4ad691f211accfd232e12161e03f366d6eebd3f0
[profile/mobile/platform/kernel/u-boot-tm1.git] / include / configs / sp8830ec_nwcn.h
1 /*\r
2  * (C) Copyright 2009 DENX Software Engineering\r
3  * Author: John Rigby <jrigby@gmail.com>\r
4  *\r
5  * This program is free software; you can redistribute it and/or\r
6  * modify it under the terms of the GNU General Public License as\r
7  * published by the Free Software Foundation; either version 2 of\r
8  * the License, or (at your option) any later version.\r
9  *\r
10  * This program is distributed in the hope that it will be useful,\r
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of\r
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the\r
13  * GNU General Public License for more details.\r
14  *\r
15  * You should have received a copy of the GNU General Public License\r
16  * along with this program; if not, write to the Free Software\r
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,\r
18  * MA 02111-1307 USA\r
19  */\r
20 \r
21 #ifndef __CONFIG_H\r
22 #define __CONFIG_H\r
23 //only used in fdl2 .in uart download, the debug infors  from  serial will break the download process.\r
24 #define CONFIG_FDL2_PRINT        0\r
25 #define BOOT_NATIVE_LINUX        1\r
26 #define BOOT_NATIVE_LINUX_MODEM  1\r
27 //#define CALIBRATION_FLAG         0x897FFC00\r
28 //#define       CALIBRATION_FLAG_WCDMA   0x93FFEC00\r
29 #define CONFIG_SILENT_CONSOLE\r
30 #define CONFIG_GPIOLIB 1\r
31 //#define NAND_DEBUG  \r
32 //#define DEBUG\r
33 #define U_BOOT_SPRD_VER 1\r
34 /*#define SPRD_EVM_TAG_ON 1*/\r
35 #ifdef SPRD_EVM_TAG_ON\r
36 #define SPRD_EVM_ADDR_START 0x00026000\r
37 #define SPRD_EVM_TAG(_x) (*(((unsigned long *)SPRD_EVM_ADDR_START)+_x) = *(volatile unsigned long *)0x87003004)\r
38 #endif\r
39 #define CONFIG_L2_OFF                   1\r
40 \r
41 #define BOOT_DEBUG 1\r
42 \r
43 #define CONFIG_YAFFS2 1\r
44 \r
45 #define BOOT_PART "boot"\r
46 //#define BOOT_PART "kernel"\r
47 #define RECOVERY_PART "recovery"\r
48 /*\r
49  * SPREADTRUM BIGPHONE board - SoC Configuration\r
50  */\r
51 #define CONFIG_SP8830\r
52 #define CONFIG_SC8830\r
53 #define CONFIG_SP8830EC\r
54 //#define CONFIG_SP8830WCN\r
55 \r
56 #define CONFIG_AUTODLOADER\r
57 \r
58 #define CHIP_ENDIAN_LITTLE\r
59 #define _LITTLE_ENDIAN 1\r
60 \r
61 #define CONFIG_RAM512M\r
62 \r
63 #define CONFIG_EMMC_BOOT\r
64 \r
65 #ifdef  CONFIG_EMMC_BOOT\r
66 #define EMMC_SECTOR_SIZE 512\r
67 #define CONFIG_MMC\r
68 \r
69 #define CONFIG_FS_EXT4\r
70 #define CONFIG_EXT4_WRITE\r
71 #define CONFIG_CMD_EXT4\r
72 #define CONFIG_CMD_EXT4_WRITE\r
73 \r
74 //#define CONFIG_TIGER_MMC\r
75 #define CONFIG_UEFI_PARTITION\r
76 #define CONFIG_EFI_PARTITION\r
77 #define CONFIG_EXT4_SPARSE_DOWNLOAD\r
78 //#define CONFIG_EMMC_SPL\r
79 #define CONFIG_SYS_EMMC_U_BOOT_SECTOR_NUM ((CONFIG_SYS_NAND_U_BOOT_SIZE+EMMC_SECTOR_SIZE-1)/EMMC_SECTOR_SIZE)\r
80 \r
81 #endif\r
82 \r
83 /*\r
84  * MMC definition\r
85  */\r
86 #define CONFIG_CMD_MMC\r
87 #ifdef  CONFIG_CMD_MMC\r
88 #define CONFIG_CMD_FAT                  1\r
89 #define CONFIG_FAT_WRITE                1\r
90 #define CONFIG_MMC                      1\r
91 #define CONFIG_GENERIC_MMC              1\r
92 #define CONFIG_SDHCI                    1\r
93 #define CONFIG_SDHCI_CTRL_NO_HISPD     1 /* disable high speed control */\r
94 #define CONFIG_SYS_MMC_MAX_BLK_COUNT    0x1000\r
95 #define CONFIG_MMC_SDMA                 1\r
96 #define CONFIG_MV_SDHCI                 1\r
97 #define CONFIG_DOS_PARTITION            1\r
98 #define CONFIG_EFI_PARTITION            1\r
99 #define CONFIG_SYS_MMC_NUM              1\r
100 #define CONFIG_SYS_MMC_BASE             {0x20600000}\r
101 #define CONFIG_SYS_SD_BASE              0x20300000\r
102 #endif\r
103 \r
104 #define BB_DRAM_TYPE_256MB_32BIT\r
105 \r
106 #define CONFIG_SYS_HZ                   1000\r
107 #define CONFIG_SPRD_TIMER_CLK           1000 /*32768*/\r
108 \r
109 //#define CONFIG_SYS_HUSH_PARSER\r
110 \r
111 #ifdef CONFIG_SYS_HUSH_PARSER\r
112 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "\r
113 #endif\r
114 \r
115 #define FIXNV_SIZE              (2*128 * 1024)\r
116 #define MODEM_SIZE              (0x800000)\r
117 #define DSP_SIZE                (0x2E0000)\r
118 #define VMJALUNA_SIZE           (0x64000) /* 400K */\r
119 #define RUNTIMENV_SIZE          (3*128 * 1024)\r
120 #define CONFIG_SPL_LOAD_LEN     (0x6000)\r
121 \r
122 \r
123 /*#define CMDLINE_NEED_CONV */\r
124 \r
125 #define WATCHDOG_LOAD_VALUE     0x4000\r
126 #define CONFIG_SYS_STACK_SIZE   0x400\r
127 //#define CONFIG_SYS_TEXT_BASZE  0x80f00000\r
128 \r
129 //#define       CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* 256 kB for U-Boot */\r
130 \r
131 /* NAND BOOT is the only boot method */\r
132 #define CONFIG_NAND_U_BOOT\r
133 #define DYNAMIC_CRC_TABLE\r
134 /* Start copying real U-boot from the second page */\r
135 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x40000\r
136 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0x8A000\r
137 #define RAM_TYPPE_IS_SDRAM      0\r
138 //#define FPGA_TRACE_DOWNLOAD //for download image from trace\r
139 \r
140 /* Load U-Boot to this address */\r
141 #define CONFIG_SYS_NAND_U_BOOT_DST      0x8f800000\r
142 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST\r
143 #define CONFIG_SYS_SDRAM_BASE 0x80000000\r
144 #define CONFIG_SYS_SDRAM_END (CONFIG_SYS_SDRAM_BASE + 256*1024*1024)\r
145 \r
146 #ifdef CONFIG_NAND_SPL\r
147 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_END - 0x40000)\r
148 #else\r
149 \r
150 #define CONFIG_MMU_TABLE_ADDR (0x00020000)\r
151 #define CONFIG_SYS_INIT_SP_ADDR     \\r
152         (CONFIG_SYS_SDRAM_END - 0x10000 - GENERATED_GBL_DATA_SIZE)\r
153 \r
154 #define CONFIG_SKIP_LOWLEVEL_INIT\r
155 #endif\r
156 \r
157 #define CONFIG_HW_WATCHDOG\r
158 //#define CONFIG_AUTOBOOT //used for FPGA test, auto boot other image\r
159 //#define CONFIG_DISPLAY_CPUINFO\r
160 \r
161 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */\r
162 #define CONFIG_SETUP_MEMORY_TAGS        1\r
163 #define CONFIG_INITRD_TAG               1\r
164 \r
165 /*\r
166  * Memory Info\r
167  */\r
168 /* malloc() len */\r
169 #define CONFIG_SYS_MALLOC_LEN           (2 << 20)       /* 1 MiB */\r
170 /*\r
171  * Board has 2 32MB banks of DRAM but there is a bug when using\r
172  * both so only the first is configured\r
173  */\r
174 #define CONFIG_NR_DRAM_BANKS    1\r
175 \r
176 #define PHYS_SDRAM_1            0x80000000\r
177 #define PHYS_SDRAM_1_SIZE       0x10000000\r
178 #if (CONFIG_NR_DRAM_BANKS == 2)\r
179 #define PHYS_SDRAM_2            0x90000000\r
180 #define PHYS_SDRAM_2_SIZE       0x10000000\r
181 #endif\r
182 /* 8MB DRAM test */\r
183 #define CONFIG_SYS_MEMTEST_START        PHYS_SDRAM_1\r
184 #define CONFIG_SYS_MEMTEST_END          (PHYS_SDRAM_1+0x0800000)\r
185 #define CONFIG_STACKSIZE        (256 * 1024)    /* regular stack */\r
186 \r
187 /*\r
188  * Serial Info\r
189  */\r
190 #define CONFIG_SPRD_UART                1\r
191 #define CONFIG_SYS_SC8800X_UART1        1\r
192 #define CONFIG_CONS_INDEX       1       /* use UART0 for console */\r
193 #define CONFIG_BAUDRATE         115200  /* Default baud rate */\r
194 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }\r
195 #define CONFIG_SPRD_SPI\r
196 #define CONFIG_SPRD_I2C\r
197 #define CONFIG_SC8830_I2C\r
198 /*\r
199  * Flash & Environment\r
200  */\r
201 /* No NOR flash present */\r
202 #define CONFIG_SYS_MONITOR_LEN ((CONFIG_SYS_NAND_U_BOOT_OFFS)+(CONFIG_SYS_NAND_U_BOOT_SIZE))\r
203 #define CONFIG_SYS_NO_FLASH     1\r
204 #define CONFIG_ENV_IS_NOWHERE\r
205 #define CONFIG_ENV_SIZE         (128 * 1024)    \r
206 /*\r
207 #define CONFIG_ENV_IS_IN_NAND\r
208 #define CONFIG_ENV_OFFSET       CONFIG_SYS_MONITOR_LEN\r
209 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET + CONFIG_ENV_SIZE)\r
210 */\r
211 \r
212 /* DDR */\r
213 #define DDR_CLK 464\r
214 //---these three macro below,only one can be open\r
215 //#define DDR_LPDDR1\r
216 #define DDR_LPDDR2\r
217 //#define DDR_DDR3\r
218 \r
219 //#define DDR_AUTO_DETECT\r
220 #define DDR_TYPE DRAM_LPDDR2_1CS_4G_X32\r
221 //#define DDR_TYPE DRAM_LPDDR2_1CS_8G_X32\r
222 //#define DDR_TYPE DRAM_LPDDR2_2CS_8G_X32\r
223 //#define DDR_TYPE DRAM_LPDDR2_2CS_16G_X32\r
224 //#define DDR_TYPE DRAM_DDR3_1CS_2G_X8_4P\r
225 //#define DDR_TYPE DRAM_DDR3_1CS_4G_X16_2P\r
226 \r
227 #define DDR3_DLL_ON TRUE\r
228 //#define DLL_BYPASS\r
229 #define DDR_APB_CLK 128\r
230 #define DDR_DFS_SUPPORT\r
231 #define DDR_DFS_VAL_BASE 0X1c00\r
232 \r
233 //#define DDR_SCAN_SUPPORT\r
234 #define MEM_IO_DS LPDDR2_DS_40R\r
235 \r
236 #define PUBL_LPDDR1_DS PUBL_LPDDR1_DS_48OHM\r
237 #define PUBL_LPDDR2_DS PUBL_LPDDR2_DS_40OHM\r
238 #define PUBL_DDR3_DS   PUBL_DDR3_DS_34OHM\r
239 \r
240 \r
241 \r
242 /* NAND */\r
243 #define CONFIG_NAND_SC8830\r
244 #define CONFIG_SPRD_NAND_REGS_BASE      (0x21100000)\r
245 #define CONFIG_SYS_MAX_NAND_DEVICE      1\r
246 #define CONFIG_SYS_NAND_BASE            (0x21100000)\r
247 //#define CONFIG_JFFS2_NAND\r
248 //#define CONFIG_SPRD_NAND_HWECC\r
249 #define CONFIG_SYS_NAND_HW_ECC\r
250 #define CONFIG_SYS_NAND_LARGEPAGE\r
251 //#define CONFIG_SYS_NAND_5_ADDR_CYCLE\r
252 \r
253 #define CONFIG_SYS_64BIT_VSPRINTF\r
254 \r
255 #define CONFIG_CMD_MTDPARTS\r
256 #define CONFIG_MTD_PARTITIONS\r
257 #define CONFIG_MTD_DEVICE\r
258 #define CONFIG_CMD_UBI\r
259 #define CONFIG_RBTREE\r
260 \r
261 /* U-Boot general configuration */\r
262 #define CONFIG_SYS_PROMPT       "=> "   /* Monitor Command Prompt */\r
263 #define CONFIG_SYS_CBSIZE       1024    /* Console I/O Buffer Size  */\r
264 /* Print buffer sz */\r
265 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE + \\r
266                 sizeof(CONFIG_SYS_PROMPT) + 16)\r
267 #define CONFIG_SYS_MAXARGS      32      /* max number of command args */\r
268 /* Boot Argument Buffer Size */\r
269 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE\r
270 #define CONFIG_CMDLINE_EDITING\r
271 #define CONFIG_SYS_LONGHELP\r
272 \r
273 /* support OS choose */\r
274 #undef CONFIG_BOOTM_NETBSD \r
275 #undef CONFIG_BOOTM_RTEMS\r
276 \r
277 /* U-Boot commands */\r
278 #include <config_cmd_default.h>\r
279 #define CONFIG_CMD_NAND\r
280 #undef CONFIG_CMD_FPGA\r
281 #undef CONFIG_CMD_LOADS\r
282 #undef CONFIG_CMD_NET\r
283 #undef CONFIG_CMD_NFS\r
284 #undef CONFIG_CMD_SETGETDCR\r
285 \r
286 #define CONFIG_ENV_OVERWRITE\r
287 \r
288 #ifdef SPRD_EVM_TAG_ON\r
289 #define CONFIG_BOOTDELAY        0\r
290 #else\r
291 #define CONFIG_BOOTDELAY        0\r
292 #define CONFIG_ZERO_BOOTDELAY_CHECK\r
293 #endif\r
294 \r
295 #define CONFIG_LOADADDR         (CONFIG_SYS_TEXT_BASE - CONFIG_SYS_MALLOC_LEN - 4*1024*1024)    /* loadaddr env var */\r
296 #define CONFIG_SYS_LOAD_ADDR    CONFIG_LOADADDR\r
297 \r
298 #define xstr(s) str(s)\r
299 #define str(s)  #s\r
300 \r
301 #ifdef CONFIG_RAM512M\r
302 #define MEM_INIT_PARA "mem=512M"\r
303 #elif defined(CONFIG_RAM256M)\r
304 #define MEM_INIT_PARA "mem=256M"\r
305 //#elif defined(CONFIG_RAMxxxM)\r
306 ////#define MEM_INIT_PARA "mem=xxxM" //xxx maybe 1024 etc\r
307 #else\r
308 #error "CONFIG_RAMxxxM macro must be defined"\r
309 #endif\r
310 #define MTDIDS_DEFAULT "nand0=sprd-nand"\r
311 #define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),512k(2ndbl),256k(params),512k(vmjaluna),10m(modem),3840k(fixnv),3840k(backupfixnv),5120k(dsp),3840k(runtimenv),10m(boot),10m(recovery),250m(system),180m(userdata),20m(cache),256k(misc),1m(boot_logo),1m(fastboot_logo),3840k(productinfo),512k(kpanic)"\r
312 #define CONFIG_BOOTARGS MEM_INIT_PARA" loglevel=1 console=ttyS1,115200n8 init=/init " MTDPARTS_DEFAULT\r
313 \r
314 #define COPY_LINUX_KERNEL_SIZE  (0x600000)\r
315 #define LINUX_INITRD_NAME       "modem"\r
316 \r
317 #define CONFIG_BOOTCOMMAND "cboot normal"\r
318 #define CONFIG_EXTRA_ENV_SETTINGS                               ""      \r
319 \r
320 #ifdef CONFIG_CMD_NET\r
321 #define CONFIG_IPADDR 192.168.10.2\r
322 #define CONFIG_SERVERIP 192.168.10.5\r
323 #define CONFIG_NETMASK 255.255.255.0\r
324 #define CONFIG_USBNET_DEVADDR 26:03:ee:00:87:9f\r
325 #define CONFIG_USBNET_HOSTADDR 9a:04:c7:d6:30:d0\r
326 \r
327 \r
328 #define CONFIG_NET_MULTI\r
329 #define CONFIG_CMD_DNS\r
330 #define CONFIG_CMD_NFS\r
331 #define CONFIG_CMD_RARP\r
332 #define CONFIG_CMD_PING\r
333 /*#define CONFIG_CMD_SNTP */\r
334 #endif\r
335 \r
336 #define CONFIG_USB_CORE_IP_293A\r
337 #define CONFIG_USB_GADGET_SC8800G\r
338 #define CONFIG_USB_DWC\r
339 #define CONFIG_USB_GADGET_DUALSPEED\r
340 //#define CONFIG_USB_ETHER\r
341 #define CONFIG_CMD_FASTBOOT\r
342 #define SCRATCH_ADDR    (CONFIG_SYS_SDRAM_BASE + 0x100000)\r
343 #define FB_DOWNLOAD_BUF_SIZE           (CONFIG_SYS_NAND_U_BOOT_DST - SCRATCH_ADDR-0x800000)
344 #define SCRATCH_ADDR_EXT1              (CONFIG_SYS_NAND_U_BOOT_DST + 32*1024*1024)
345 #define FB_DOWNLOAD_BUF_EXT1_SIZE      (224*1024*1024)
346 #define CONFIG_MODEM_CALIBERATE\r
347 \r
348 #define CONFIG_LCD\r
349 #ifdef  CONFIG_LCD\r
350 #define CONFIG_SPLASH_SCREEN\r
351 #define LCD_BPP LCD_COLOR16\r
352 //#define CONFIG_LCD_HVGA   1\r
353 //#define CONFIG_LCD_QVGA   1\r
354 #define CONFIG_LCD_QHD 1\r
355 //#define CONFIG_LCD_720P 1\r
356 //#define CONFIG_LCD_INFO\r
357 //#define LCD_TEST_PATTERN\r
358 //#define CONFIG_LCD_LOGO\r
359 //#define CONFIG_FB_LCD_S6D0139\r
360 #define CONFIG_FB_LCD_SSD2075_MIPI\r
361 #define CONFIG_FB_LCD_NT35516_MIPI\r
362 #define CONFIG_SYS_WHITE_ON_BLACK\r
363 #ifdef  LCD_TEST_PATTERN\r
364 #define CONSOLE_COLOR_RED 0xf800 \r
365 #define CONSOLE_COLOR_GREEN 0x07e0\r
366 #define CONSOLE_COLOR_YELLOW 0x07e0\r
367 #define CONSOLE_COLOR_BLUE 0x001f\r
368 #define CONSOLE_COLOR_MAGENTA 0x001f\r
369 #define CONSOLE_COLOR_CYAN 0x001f\r
370 #endif\r
371 #endif // CONFIG_LCD\r
372 \r
373 #define CONFIG_SPRD_SYSDUMP\r
374 #include <asm/sizes.h>\r
375 \r
376 #ifdef CONFIG_RAM512M\r
377 #define SPRD_SYSDUMP_MAGIC      ((PHYS_OFFSET_ADDR & (~(SZ_512M - 1))) + SZ_512M - SZ_1M)\r
378 #elif defined(CONFIG_RAM256M)\r
379 #define SPRD_SYSDUMP_MAGIC      ((PHYS_OFFSET_ADDR & (~(SZ_256M - 1))) + SZ_256M - SZ_1M)\r
380 //#elif defined(CONFIG_RAMxxxM)\r
381 //#define SPRD_SYSDUMP_MAGIC      ((PHYS_OFFSET_ADDR & (~(SZ_xxxM - 1))) + SZ_xxxM - SZ_1M) //xxx maybe 1024 etc\r
382 #else\r
383 #error "CONFIG_RAMxxxM macro must be defined"\r
384 #endif\r
385 \r
386 #define CALIBRATE_ENUM_MS 3000\r
387 #define CALIBRATE_IO_MS 2000\r
388 \r
389 //#define LOW_BAT_ADC_LEVEL 782 /*phone battery adc value low than this value will not boot up*/\r
390 #define LOW_BAT_VOL            3500 /*phone battery voltage low than this value will not boot up*/\r
391 #define LOW_BAT_VOL_CHG        3200    //3.3V charger connect\r
392 \r
393 #define PWR_KEY_DETECT_CNT 12 /*this should match the count of boot_pwr_check() function */\r
394 #define ALARM_LEAD_SET_MS 0 /* time set for alarm boot in advancd */\r
395 \r
396 #define PHYS_OFFSET_ADDR                        0x80000000\r
397 #define TD_CP_OFFSET_ADDR                       0x8000000       /*128*/\r
398 #define TD_CP_SDRAM_SIZE                        0x1200000       /*18M*/\r
399 //#define WCDMA_CP_OFFSET_ADDR          0x10000000      /*256M*/\r
400 //#define WCDMA_CP_SDRAM_SIZE           0x4000000       /*64M*/\r
401 #define WCN_CP_OFFSET_ADDR              0x14000000      /*320M*/\r
402 #define WCN_CP_SDRAM_SIZE               0x400000        /*4M*/
403 \r
404 #define SIPC_APCP_RESET_ADDR_SIZE       0xC00   /*3K*/\r
405 #define SIPC_APCP_RESET_SIZE    0x1000  /*4K*/\r
406 #define SIPC_TD_APCP_START_ADDR         (PHYS_OFFSET_ADDR + TD_CP_OFFSET_ADDR + TD_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE)        /*0x897FF000*/\r
407 //#define SIPC_WCDMA_APCP_START_ADDR    (PHYS_OFFSET_ADDR + WCDMA_CP_OFFSET_ADDR + WCDMA_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE) /*0x93FFF000*/\r
408 #define SIPC_WCN_APCP_START_ADDR                (PHYS_OFFSET_ADDR + WCN_CP_OFFSET_ADDR + WCN_CP_SDRAM_SIZE - SIPC_APCP_RESET_SIZE) /*0x94EFF000*/\r
409 \r
410 #define CONFIG_RAM_CONSOLE\r
411 \r
412 #ifdef CONFIG_RAM_CONSOLE\r
413 #define CONFIG_RAM_CONSOLE_SIZE        0x80000\r
414 #define CONFIG_RAM_CONSOLE_START    (CONFIG_SYS_NAND_U_BOOT_START + 0x600000)\r
415 #endif\r
416 #define CALIBRATION_FLAG         (PHYS_OFFSET_ADDR + TD_CP_OFFSET_ADDR + TD_CP_SDRAM_SIZE - 0x400) /*the last 1K of modem memory area*/\r
417 #define  CALIBRATION_FLAG_WCDMA  CALIBRATION_FLAG\r
418 //#define CALIBRATION_FLAG           0x89700000\r
419 \r
420 #define CONFIG_CMD_SOUND 1\r
421 #define CONFIG_CMD_FOR_HTC 1\r
422 #define CONFIG_SOUND_CODEC_SPRD_V3 1\r
423 #define CONFIG_SOUND_DAI_VBC_R2P0 1\r
424 /* #define CONFIG_SPRD_AUDIO_DEBUG */\r
425 \r
426 #define CONFIG_RAMDUMP_NO_SPLIT 1 /* Don't split sysdump file */\r
427 #define USB_PHY_TUNE_VALUE 0x44073e33\r
428 \r
429 #endif /* __CONFIG_H */\r