tizen 2.4 release
[profile/mobile/platform/kernel/u-boot-tm1.git] / include / configs / sp7710g2fpga.h
1 /*
2  * (C) Copyright 2009 DENX Software Engineering
3  * Author: John Rigby <jrigby@gmail.com>
4  *
5  * This program is free software; you can redistribute it and/or
6  * modify it under the terms of the GNU General Public License as
7  * published by the Free Software Foundation; either version 2 of
8  * the License, or (at your option) any later version.
9  *
10  * This program is distributed in the hope that it will be useful,
11  * but WITHOUT ANY WARRANTY; without even the implied warranty of
12  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
13  * GNU General Public License for more details.
14  *
15  * You should have received a copy of the GNU General Public License
16  * along with this program; if not, write to the Free Software
17  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
18  * MA 02111-1307 USA
19  */
20
21 #ifndef __CONFIG_H
22 #define __CONFIG_H
23 //only used in fdl2 .in uart download, the debug infors  from  serial will break the download process.
24 #define CONFIG_FDL2_PRINT  0    
25 #define BOOT_NATIVE_LINUX (1)
26
27 #define CONFIG_SILENT_CONSOLE
28 #define CONFIG_GPIOLIB 1
29 //#define NAND_DEBUG  
30 //#define DEBUG
31 #define U_BOOT_SPRD_VER 1
32 /*#define SPRD_EVM_TAG_ON 1*/
33 #ifdef SPRD_EVM_TAG_ON
34 #define SPRD_EVM_ADDR_START 0x40006000
35 #define SPRD_EVM_TAG(_x) (*(((unsigned long *)SPRD_EVM_ADDR_START)+_x) = *(volatile unsigned long *)0x87003004)
36 #endif
37 #define CONFIG_L2_OFF                   1
38
39 #define BOOT_DEBUG 1
40
41 #define CONFIG_YAFFS2 1
42
43 #define BOOT_PART "boot"
44 //#define BOOT_PART "kernel"
45 #define RECOVERY_PART "recovery"
46 /*
47  * SPREADTRUM BIGPHONE board - SoC Configuration
48  */
49
50 #define CONFIG_SC8810
51 #define CONFIG_SP8810
52 #define CONFIG_SC7710G2
53
54 #ifdef CONFIG_SC8810
55 #define CHIP_ENDIAN_LITTLE
56 #define SC8800S_LITTLE_ENDIAN FALSE
57 #define _LITTLE_ENDIAN 1
58 #define EXT_MEM_TYPE_DDR 1
59 #endif
60
61 #define CONFIG_EMMC_BOOT
62 #ifdef CONFIG_EMMC_BOOT
63 #define CONFIG_MMC
64 //#define CONFIG_TIGER_MMC
65 #define CONFIG_UEFI_PARTITION
66 #define CONFIG_EFI_PARTITION
67 //#define SPL_USB_DOWNLOAD
68 #define CONFIG_EXT4_SPARSE_DOWNLOAD
69 //#define CONFIG_EMMC_SPL
70
71 #define EMMC_SECTOR_SIZE 512
72 #define CONFIG_SYS_EMMC_U_BOOT_SECTOR_NUM 0x400 
73 #endif
74
75 #define CONFIG_RAM512M
76 #define BB_DRAM_TYPE_256MB_32BIT
77 #define  CONFIG_MTD_NAND_SC8810 1
78
79 #define CONFIG_SYS_HZ                   1000
80 #define CONFIG_SPRD_TIMER_CLK           1000 /*32768*/
81
82 //#define CONFIG_SYS_HUSH_PARSER
83
84 #ifdef CONFIG_SYS_HUSH_PARSER
85 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
86 #endif
87
88 #define FIXNV_SIZE              (120 * 1024)
89 #define MODEM_SIZE              (0x800000)
90 #define DSP_SIZE        (0x3E0400) /* 3968K */
91 #define VMJALUNA_SIZE       (0x64000) /* 400K */
92 #define RUNTIMENV_SIZE      (256 * 1024)
93 #define FIRMWARE_SIZE           (0x9F8000) 
94 #define CONFIG_SPL_LOAD_LEN (0x4000)
95
96
97 #define EMMC_SECTOR_SIZE    512
98
99 /*#define CMDLINE_NEED_CONV */
100
101 #define WATCHDOG_LOAD_VALUE     0x4000
102 #define CONFIG_SYS_STACK_SIZE   0x400
103
104 //SDIO HOST NUM for handshake
105 #define SDIO_APCP_HOST_SLOT_NUM  2
106
107 /* SDIO GPIO HANDSHAKE */
108 #define AP_CP_RTS 208
109 #define CP_AP_RDY 209
110 #define CP_AP_RTS 210
111 #define AP_CP_RDY 211
112 #define CP_AP_LIV 213
113
114 //#define       CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* 256 kB for U-Boot */
115
116 /* NAND BOOT is the only boot method */
117 #define CONFIG_NAND_U_BOOT
118 #define DYNAMIC_CRC_TABLE
119 /* Start copying real U-boot from the second page */
120 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x40000
121 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0x80000
122 #define RAM_TYPPE_IS_SDRAM      0
123
124 /* Load U-Boot to this address */
125 #define CONFIG_SYS_NAND_U_BOOT_DST 0x0f800000
126
127 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
128 #define CONFIG_SYS_SDRAM_BASE 0x00000000
129 #define CONFIG_SYS_SDRAM_END (CONFIG_SYS_SDRAM_BASE + 256*1024*1024)
130
131 #ifdef CONFIG_NAND_SPL
132 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_SDRAM_END - 0x40000)
133 #else
134
135 #define CONFIG_MMU_TABLE_ADDR (0x40000000)
136 #define CONFIG_SYS_INIT_SP_ADDR     \
137         (CONFIG_SYS_SDRAM_END - 0x10000 - GENERATED_GBL_DATA_SIZE)
138
139 #define CONFIG_SKIP_LOWLEVEL_INIT
140 #endif
141
142 #define CONFIG_HW_WATCHDOG
143
144 #define CONFIG_DISPLAY_CPUINFO
145
146 #define CONFIG_CMDLINE_TAG              1       /* enable passing of ATAGs */
147 #define CONFIG_SETUP_MEMORY_TAGS        1
148 #define CONFIG_INITRD_TAG               1
149
150 /*
151  * Memory Info
152  */
153 /* malloc() len */
154 #define CONFIG_SYS_MALLOC_LEN           (2 << 20)       /* 1 MiB */
155 /*
156  * Board has 2 32MB banks of DRAM but there is a bug when using
157  * both so only the first is configured
158  */
159 #define CONFIG_NR_DRAM_BANKS    1
160
161 #define PHYS_SDRAM_1            0x00000000
162 #define PHYS_SDRAM_1_SIZE       0x10000000
163 #if (CONFIG_NR_DRAM_BANKS == 2)
164 #define PHYS_SDRAM_2            0x90000000
165 #define PHYS_SDRAM_2_SIZE       0x02000000
166 #endif
167 /* 8MB DRAM test */
168 #define CONFIG_SYS_MEMTEST_START        PHYS_SDRAM_1
169 #define CONFIG_SYS_MEMTEST_END          (PHYS_SDRAM_1+0x0800000)
170 #define CONFIG_STACKSIZE        (256 * 1024)    /* regular stack */
171
172 /*
173  * Serial Info
174  */
175 #define CONFIG_SPRD_UART                1
176 #define CONFIG_SYS_SC8800X_UART1        1
177 #define CONFIG_CONS_INDEX       1       /* use UART0 for console */
178 #define CONFIG_BAUDRATE         115200  /* Default baud rate */
179 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
180 #define CONFIG_SC8825_SPI
181 #define CONFIG_SC8825_I2C
182
183 /*
184  * Flash & Environment
185  */
186 /* No NOR flash present */
187 #define CONFIG_SYS_MONITOR_LEN ((CONFIG_SYS_NAND_U_BOOT_OFFS)+(CONFIG_SYS_NAND_U_BOOT_SIZE))
188 #define CONFIG_SYS_NO_FLASH     1
189 #define CONFIG_ENV_IS_NOWHERE
190 #define CONFIG_ENV_SIZE         (128 * 1024)    
191 /*
192 #define CONFIG_ENV_IS_IN_NAND
193 #define CONFIG_ENV_OFFSET       CONFIG_SYS_MONITOR_LEN
194 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET + CONFIG_ENV_SIZE)
195 */
196
197 /* NAND */
198 #define CONFIG_NAND_SC8810
199 #define CONFIG_SPRD_NAND_REGS_BASE      (0x60000000)
200 #define CONFIG_SYS_MAX_NAND_DEVICE      1
201 #define CONFIG_SYS_NAND_BASE            (0x60000000)
202 //#define CONFIG_JFFS2_NAND
203 //#define CONFIG_SPRD_NAND_HWECC
204 #define CONFIG_SYS_NAND_HW_ECC
205 #define CONFIG_SYS_NAND_LARGEPAGE
206 //#define CONFIG_SYS_NAND_5_ADDR_CYCLE
207
208 #define CONFIG_SYS_64BIT_VSPRINTF
209
210 #define CONFIG_CMD_MTDPARTS
211 #define CONFIG_MTD_PARTITIONS
212 #define CONFIG_MTD_DEVICE
213 #define CONFIG_CMD_UBI
214 #define CONFIG_RBTREE
215
216 /* U-Boot general configuration */
217 #define CONFIG_SYS_PROMPT       "=> "   /* Monitor Command Prompt */
218 #define CONFIG_SYS_CBSIZE       1024    /* Console I/O Buffer Size  */
219 /* Print buffer sz */
220 #define CONFIG_SYS_PBSIZE       (CONFIG_SYS_CBSIZE + \
221                 sizeof(CONFIG_SYS_PROMPT) + 16)
222 #define CONFIG_SYS_MAXARGS      32      /* max number of command args */
223 /* Boot Argument Buffer Size */
224 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE
225 #define CONFIG_CMDLINE_EDITING
226 #define CONFIG_SYS_LONGHELP
227
228 /* support OS choose */
229 #undef CONFIG_BOOTM_NETBSD 
230 #undef CONFIG_BOOTM_RTEMS
231
232 /* U-Boot commands */
233 #include <config_cmd_default.h>
234 #define CONFIG_CMD_NAND
235 #undef CONFIG_CMD_FPGA
236 #undef CONFIG_CMD_LOADS
237 #undef CONFIG_CMD_NET
238 #undef CONFIG_CMD_NFS
239 #undef CONFIG_CMD_SETGETDCR
240
241 #define CONFIG_ENV_OVERWRITE
242
243 #ifdef SPRD_EVM_TAG_ON
244 #define CONFIG_BOOTDELAY        0
245 #else
246 #define CONFIG_BOOTDELAY        0
247 #define CONFIG_ZERO_BOOTDELAY_CHECK
248 #endif
249
250 #define CONFIG_LOADADDR         (CONFIG_SYS_TEXT_BASE - CONFIG_SYS_MALLOC_LEN - 4*1024*1024)    /* loadaddr env var */
251 #define CONFIG_SYS_LOAD_ADDR    CONFIG_LOADADDR
252
253 #define xstr(s) str(s)
254 #define str(s)  #s
255
256 #define MTDIDS_DEFAULT "nand0=sprd-nand"
257 #ifdef CONFIG_G2PHONE
258 #define MTDPARTS_DEFAULT "mtdparts=sprd-nand:384k@256k(boot),256k(params),6m(kernel),6m(ramdisk),6m(recovery),70m(system),30m(userdata),7m(cache)"
259 #define CONFIG_BOOTARGS "mem=64M console=ttyS1,115200n8 init=/init "MTDPARTS_DEFAULT
260 #elif defined CONFIG_SP8810
261 /*#define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),384k(2ndbl),128k(params),512k(vmjaluna),6016k(modem),7680k(kernel),5120k(dsp),1280k(fixnv),2560k(runtimenv),6400k(recovery),100m(system),198m(userdata),1m(boot_logo),1m(fastboot_logo),2m(cache),256k(misc)"*/
262 //#define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),512k(2ndbl),128k(params),512k(vmjaluna),10m(modem),10m(boot),5120k(dsp),1280k(fixnv),3840k(backupfixnv),3840k(runtimenv),10m(recovery),150m(system),300m(userdata),1m(boot_logo),1m(fastboot_logo),2m(cache),256k(misc)"
263 //#define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),512k(2ndbl),128k(params),512k(vmjaluna),10m(modem),10m(boot)"
264 #define MTDPARTS_DEFAULT "mtdparts=sprd-nand:256k(spl),512k(2ndbl),256k(params),512k(vmjaluna),10m(modem),3840k(fixnv),3840k(backupfixnv),5120k(dsp),3840k(runtimenv),10m(boot),10m(recovery),200m(system),230m(userdata),20m(cache),256k(misc),1m(boot_logo),1m(fastboot_logo),3840k(productinfo),512k(kpanic)"
265 #define CONFIG_BOOTARGS "mem=240M console=ttyS1,115200n8 init=/init " MTDPARTS_DEFAULT
266 #endif
267
268 #define CONFIG_LOOP_PER_JIFFY  3350528
269 #define COPY_LINUX_KERNEL_SIZE  (0x600000)
270 #define LINUX_INITRD_NAME       "modem"
271
272 #define CONFIG_BOOTCOMMAND "cboot normal"
273 #define CONFIG_EXTRA_ENV_SETTINGS                               ""      
274
275 #ifdef CONFIG_CMD_NET
276 #define CONFIG_IPADDR 192.168.10.2
277 #define CONFIG_SERVERIP 192.168.10.5
278 #define CONFIG_NETMASK 255.255.255.0
279 #define CONFIG_USBNET_DEVADDR 26:03:ee:00:87:9f
280 #define CONFIG_USBNET_HOSTADDR 9a:04:c7:d6:30:d0
281
282
283 #define CONFIG_NET_MULTI
284 #define CONFIG_CMD_DNS
285 #define CONFIG_CMD_NFS
286 #define CONFIG_CMD_RARP
287 #define CONFIG_CMD_PING
288 /*#define CONFIG_CMD_SNTP */
289 #endif
290
291 #define CONFIG_USB_GADGET_SC8800G
292 #define CONFIG_USB_DWC
293 #define CONFIG_USB_GADGET_DUALSPEED
294 //#define CONFIG_USB_ETHER
295 #define CONFIG_CMD_FASTBOOT
296 #define SCRATCH_ADDR    (CONFIG_SYS_SDRAM_BASE + 0x100000)
297 #define FB_DOWNLOAD_BUF_SIZE (250*1024*1024)
298
299 /*calibration opt*/
300 #define CONFIG_CALIBRATION_MODE_NEW
301 #define CONFIG_AP_ADC_CALIBRATION
302 #define CONFIG_MODEM_CALIBERATE
303 #define CONFIG_MODEM_CALI_UART  /* uart calibration only */
304 #define CALIBRATION_CHANNEL 3 // 0 : UART0 1: UART1, 3 uart3
305
306 /*
307 #define CONFIG_UPDATE_TFTP
308 #define CONFIG_FIT
309 #define CONFIG_OF_LIBFDT
310 #define CONFIG_SYS_MAX_FLASH_BANKS 1
311 #define CONFIG_SYS_MAX_FLASH_SECT 128
312 */
313 #define CONFIG_LCD
314 #ifdef CONFIG_LCD
315 //#define CONFIG_SPLASH_SCREEN
316 #define LCD_BPP LCD_COLOR16
317 //#define CONFIG_LCD_HVGA   1
318 //#define CONFIG_LCD_WVGA   1
319 //#define CONFIG_LCD_QHD 1
320 #define CONFIG_LCD_FWVGA 1
321 //#define CONFIG_LCD_INFO
322 //#define LCD_TEST_PATTERN
323 //#define CONFIG_LCD_LOGO
324 //#define CONFIG_FB_LCDC_CS1
325 //#define CONFIG_FB_LCD_NT35516_MCU
326 //#define CONFIG_FB_LCD_HX8363_RGB_SPI
327 #define CONFIG_FB_LCD_HX8363_MCU
328 #define CONFIG_SYS_WHITE_ON_BLACK
329 #ifdef LCD_TEST_PATTERN
330 #define CONSOLE_COLOR_RED 0xf800 
331 #define CONSOLE_COLOR_GREEN 0x07e0
332 #define CONSOLE_COLOR_YELLOW 0x07e0
333 #define CONSOLE_COLOR_BLUE 0x001f
334 #define CONSOLE_COLOR_MAGENTA 0x001f
335 #define CONSOLE_COLOR_CYAN 0x001f
336 #endif
337
338 #endif // CONFIG_LCD
339
340 /*
341  * MMC definition
342  */
343 #define CONFIG_CMD_MMC
344 #ifdef CONFIG_CMD_MMC
345 #define CONFIG_CMD_FAT                  1
346 #define CONFIG_FAT_WRITE        1
347 #define CONFIG_GENERIC_MMC              1
348 #define CONFIG_SDHCI                    1
349 #define CONFIG_SYS_MMC_MAX_BLK_COUNT    0x1000
350 #define CONFIG_MMC_SDMA                 1
351 #define CONFIG_MV_SDHCI                 1
352 #define CONFIG_DOS_PARTITION            1
353 #define CONFIG_SYS_MMC_NUM              2
354 #define CONFIG_SYS_MMC_BASE             {0x20500000,0x20510000}
355 #endif
356
357 #define CALIBRATE_ENUM_MS 15000
358 #define CALIBRATE_IO_MS 10000
359
360 #define LOW_BAT_VOL            3500 /*phone battery voltage low than this value will not boot up*/
361 #define LOW_BAT_VOL_CHG        3300    //3.3V charger connect
362
363 #define PWR_KEY_DETECT_CNT 12 /*this should match the count of boot_pwr_check() function */
364 #define ALARM_LEAD_SET_MS 0   /* time set for alarm boot in advancd */
365 #define USB_PHY_TUNE_VALUE 0x44073e33
366
367
368 #endif /* __CONFIG_H */
369