tizen 2.4 release
[profile/mobile/platform/kernel/u-boot-tm1.git] / include / configs / PM854.h
1 /*
2  * Copyright 2004 Freescale Semiconductor.
3  * (C) Copyright 2002,2003 Motorola,Inc.
4  * Xianghua Xiao <X.Xiao@motorola.com>
5  *
6  * See file CREDITS for list of people who contributed to this
7  * project.
8  *
9  * This program is free software; you can redistribute it and/or
10  * modify it under the terms of the GNU General Public License as
11  * published by the Free Software Foundation; either version 2 of
12  * the License, or (at your option) any later version.
13  *
14  * This program is distributed in the hope that it will be useful,
15  * but WITHOUT ANY WARRANTY; without even the implied warranty of
16  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17  * GNU General Public License for more details.
18  *
19  * You should have received a copy of the GNU General Public License
20  * along with this program; if not, write to the Free Software
21  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
22  * MA 02111-1307 USA
23  */
24
25 /*
26  * pm854 board configuration file
27  *
28  * Please refer to doc/README.mpc85xx for more info.
29  *
30  * Make sure you change the MAC address and other network params first,
31  * search for CONFIG_ETHADDR, CONFIG_SERVERIP, etc in this file.
32  */
33
34 #ifndef __CONFIG_H
35 #define __CONFIG_H
36
37 /* High Level Configuration Options */
38 #define CONFIG_BOOKE            1       /* BOOKE */
39 #define CONFIG_E500             1       /* BOOKE e500 family */
40 #define CONFIG_MPC85xx          1       /* MPC8540/MPC8560 */
41 #define CONFIG_MPC8540          1       /* MPC8540 specific */
42 #define CONFIG_PM854            1       /* PM854 board specific */
43
44 #define CONFIG_SYS_TEXT_BASE    0xfff80000
45
46 #define CONFIG_PCI
47 #define CONFIG_TSEC_ENET                /* tsec ethernet support */
48 #define CONFIG_ENV_OVERWRITE
49
50 #define CONFIG_FSL_LAW          1       /* Use common FSL init code */
51
52 /*
53  * sysclk for MPC85xx
54  *
55  * Two valid values are:
56  *    33000000
57  *    66000000
58  *
59  * Most PCI cards are still 33Mhz, so in the presence of PCI, 33MHz
60  * is likely the desired value here, so that is now the default.
61  * The board, however, can run at 66MHz.  In any event, this value
62  * must match the settings of some switches.  Details can be found
63  * in the README.mpc85xxads.
64  */
65
66 #ifndef CONFIG_SYS_CLK_FREQ
67 #define CONFIG_SYS_CLK_FREQ     66000000
68 #endif
69
70
71 /*
72  * These can be toggled for performance analysis, otherwise use default.
73  */
74 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
75 #define CONFIG_BTB                      /* toggle branch predition */
76
77 #define CONFIG_BOARD_EARLY_INIT_F       1       /* Call board_pre_init */
78
79 #undef  CONFIG_SYS_DRAM_TEST                    /* memory test, takes time */
80 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest region */
81 #define CONFIG_SYS_MEMTEST_END          0x00400000
82
83
84 /*
85  * Base addresses -- Note these are effective addresses where the
86  * actual resources get mapped (not physical addresses)
87  */
88 #define CONFIG_SYS_CCSRBAR_DEFAULT      0xff700000      /* CCSRBAR Default */
89 #define CONFIG_SYS_CCSRBAR              0xe0000000      /* relocated CCSRBAR */
90 #define CONFIG_SYS_CCSRBAR_PHYS CONFIG_SYS_CCSRBAR      /* physical addr of CCSRBAR */
91 #define CONFIG_SYS_IMMR         CONFIG_SYS_CCSRBAR      /* PQII uses CONFIG_SYS_IMMR */
92
93
94 /* DDR Setup */
95 #define CONFIG_FSL_DDR1
96 #undef CONFIG_FSL_DDR_INTERACTIVE
97 #undef CONFIG_SPD_EEPROM                /* Use SPD EEPROM for DDR setup */
98 #undef CONFIG_DDR_SPD
99 #define CONFIG_DDR_DLL                      /* possible DLL fix needed */
100 #define CONFIG_DDR_ECC                      /* only for ECC DDR module */
101 #define CONFIG_FSL_DMA                      /* use DMA to init DDR ECC  */
102
103 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
104
105 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
106 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
107 #define CONFIG_VERY_BIG_RAM
108
109 #define CONFIG_NUM_DDR_CONTROLLERS      1
110 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
111 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
112
113 /* I2C addresses of SPD EEPROMs */
114 #define SPD_EEPROM_ADDRESS      0x58    /* CTLR 0 DIMM 0 */
115
116 /* Manually set up DDR parameters */
117 #define CONFIG_SYS_SDRAM_SIZE   256             /* DDR is 256 MB */
118 #define CONFIG_SYS_DDR_CS0_BNDS 0x0000000f      /* 0-256MB */
119 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80000102
120 #define CONFIG_SYS_DDR_TIMING_1 0x47444321
121 #define CONFIG_SYS_DDR_TIMING_2 0x00000800      /* P9-45,may need tuning */
122 #define CONFIG_SYS_DDR_CONTROL  0xc2008000      /* unbuffered,no DYN_PWR */
123 #define CONFIG_SYS_DDR_MODE     0x00000062      /* DLL,normal,seq,4/2.5 */
124 #define CONFIG_SYS_DDR_INTERVAL 0x045b0100      /* autocharge,no open page */
125
126 /*
127  * SDRAM on the Local Bus
128  */
129 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
130 #define CONFIG_SYS_LBC_SDRAM_SIZE       0               /* LBC SDRAM is 0 MB */
131
132 #define CONFIG_SYS_FLASH_BASE           0xfe000000      /* start of 32 MB FLASH */
133 #define CONFIG_SYS_BR0_PRELIM           0xfe001801      /* port size 32bit */
134
135 #define CONFIG_SYS_OR0_PRELIM           0xfe006f67      /* 32 MB Flash */
136 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* number of banks */
137 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
138 #undef  CONFIG_SYS_FLASH_CHECKSUM
139 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
140 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
141
142 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
143
144
145 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
146 #define CONFIG_SYS_RAMBOOT
147 #else
148 #undef  CONFIG_SYS_RAMBOOT
149 #endif
150
151 #define CONFIG_FLASH_CFI_DRIVER
152 #define CONFIG_SYS_FLASH_CFI
153 #define CONFIG_SYS_FLASH_EMPTY_INFO
154
155 #undef CONFIG_CLOCKS_IN_MHZ
156
157 /*
158  * Local Bus Definitions
159  */
160 #define CONFIG_SYS_LBC_LCRR             0x00030004    /* LB clock ratio reg */
161 #define CONFIG_SYS_LBC_LBCR             0x00000000    /* LB config reg */
162 #define CONFIG_SYS_LBC_LSRT             0x20000000    /* LB sdram refresh timer */
163 #define CONFIG_SYS_LBC_MRTPR            0x20000000    /* LB refresh timer prescal*/
164
165
166 #define CONFIG_SYS_INIT_RAM_LOCK        1
167 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
168 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
169
170 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
171 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
172
173 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)    /* Reserve 512 kB for Mon */
174 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserved for malloc */
175
176 /* Serial Port */
177 #define CONFIG_CONS_INDEX     1
178 #define CONFIG_SYS_NS16550
179 #define CONFIG_SYS_NS16550_SERIAL
180 #define CONFIG_SYS_NS16550_REG_SIZE     1
181 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
182
183 #define CONFIG_SYS_BAUDRATE_TABLE  \
184         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
185
186 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
187 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
188
189 /* Use the HUSH parser */
190 #define CONFIG_SYS_HUSH_PARSER
191 #ifdef  CONFIG_SYS_HUSH_PARSER
192 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
193 #endif
194
195 /*
196  * I2C
197  */
198 #define CONFIG_FSL_I2C          /* Use FSL common I2C driver */
199 #define CONFIG_HARD_I2C         /* I2C with hardware support*/
200 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged */
201 #define CONFIG_SYS_I2C_SPEED            400000  /* I2C speed and slave address */
202 #define CONFIG_SYS_I2C_SLAVE            0x7F
203 #define CONFIG_SYS_I2C_NOPROBES {0x69}  /* Don't probe these addrs */
204 #define CONFIG_SYS_I2C_OFFSET           0x3000
205
206 /*
207  * EEPROM configuration
208  */
209 #define CONFIG_SYS_I2C_EEPROM_ADDR              0x58
210 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN          1
211 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS       4
212 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10
213
214 /*
215  * RTC configuration
216  */
217 #define CONFIG_RTC_PCF8563
218 #define CONFIG_SYS_I2C_RTC_ADDR         0x51
219
220 /* RapidIO MMU */
221 #define CONFIG_SYS_RIO_MEM_BASE 0xc0000000      /* base address */
222 #define CONFIG_SYS_RIO_MEM_PHYS CONFIG_SYS_RIO_MEM_BASE
223 #define CONFIG_SYS_RIO_MEM_SIZE 0x20000000      /* 128M */
224
225 /*
226  * General PCI
227  * Addresses are mapped 1-1.
228  */
229 #define CONFIG_SYS_PCI1_MEM_BASE        0x80000000
230 #define CONFIG_SYS_PCI1_MEM_PHYS        CONFIG_SYS_PCI1_MEM_BASE
231 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
232 #define CONFIG_SYS_PCI1_IO_BASE 0xe2000000
233 #define CONFIG_SYS_PCI1_IO_PHYS CONFIG_SYS_PCI1_IO_BASE
234 #define CONFIG_SYS_PCI1_IO_SIZE 0x1000000       /* 16M */
235
236 #if defined(CONFIG_PCI)
237
238 #define CONFIG_NET_MULTI
239 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
240
241 #define CONFIG_EEPRO100
242 #define CONFIG_E1000
243 #undef  CONFIG_TULIP
244
245 #if !defined(CONFIG_PCI_PNP)
246     #define PCI_ENET0_IOADDR    0xe0000000
247     #define PCI_ENET0_MEMADDR   0xe0000000
248     #define PCI_IDSEL_NUMBER    0x0c    /* slot0->3(IDSEL)=12->15 */
249 #endif
250
251 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
252 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1057   /* Motorola */
253
254 #endif  /* CONFIG_PCI */
255
256
257 #if defined(CONFIG_TSEC_ENET)
258
259 #ifndef CONFIG_NET_MULTI
260 #define CONFIG_NET_MULTI        1
261 #endif
262
263 #define CONFIG_MII              1       /* MII PHY management */
264 #define CONFIG_TSEC1    1
265 #define CONFIG_TSEC1_NAME       "TSEC0"
266 #define CONFIG_TSEC2    1
267 #define CONFIG_TSEC2_NAME       "TSEC1"
268 #define TSEC1_PHY_ADDR          0
269 #define TSEC2_PHY_ADDR          1
270 #define TSEC1_PHYIDX            0
271 #define TSEC2_PHYIDX            0
272 #define TSEC1_FLAGS             TSEC_GIGABIT
273 #define TSEC2_FLAGS             TSEC_GIGABIT
274
275 #define CONFIG_MPC85XX_FEC      1
276 #define CONFIG_MPC85XX_FEC_NAME         "FEC"
277 #define FEC_PHY_ADDR            3
278 #define FEC_PHYIDX              0
279 #define FEC_FLAGS               0
280
281 /* Options are: TSEC[0-1] */
282 #define CONFIG_ETHPRIME         "TSEC0"
283
284 #define CONFIG_HAS_ETH0
285 #define CONFIG_HAS_ETH1         1
286 #define CONFIG_HAS_ETH2         1
287
288 #endif  /* CONFIG_TSEC_ENET */
289
290
291 /*
292  * Environment
293  */
294 #ifndef CONFIG_SYS_RAMBOOT
295   #define CONFIG_ENV_IS_IN_FLASH        1
296   #define CONFIG_ENV_ADDR               (CONFIG_SYS_MONITOR_BASE - 0x80000)
297   #define CONFIG_ENV_SECT_SIZE  0x40000 /* 256K(one sector) for env */
298   #define CONFIG_ENV_SIZE               0x2000
299 #else
300   #define CONFIG_SYS_NO_FLASH           1       /* Flash is not usable now */
301   #define CONFIG_ENV_IS_NOWHERE 1       /* Store ENV in memory only */
302   #define CONFIG_ENV_ADDR               (CONFIG_SYS_MONITOR_BASE - 0x1000)
303   #define CONFIG_ENV_SIZE               0x2000
304 #endif
305
306 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
307 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
308
309
310 /*
311  * BOOTP options
312  */
313 #define CONFIG_BOOTP_BOOTFILESIZE
314 #define CONFIG_BOOTP_BOOTPATH
315 #define CONFIG_BOOTP_GATEWAY
316 #define CONFIG_BOOTP_HOSTNAME
317
318
319 /*
320  * Command line configuration.
321  */
322 #include <config_cmd_default.h>
323
324 #define CONFIG_CMD_PING
325 #define CONFIG_CMD_I2C
326 #define CONFIG_CMD_MII
327 #define CONFIG_CMD_DATE
328 #define CONFIG_CMD_EEPROM
329 #define CONFIG_CMD_REGINFO
330
331 #if defined(CONFIG_PCI)
332     #define CONFIG_CMD_PCI
333 #endif
334
335 #if defined(CONFIG_SYS_RAMBOOT)
336     #undef CONFIG_CMD_SAVEENV
337     #undef CONFIG_CMD_LOADS
338 #endif
339
340
341 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
342
343 /*
344  * Miscellaneous configurable options
345  */
346 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
347 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
348 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
349
350 #if defined(CONFIG_CMD_KGDB)
351     #define CONFIG_SYS_CBSIZE   1024            /* Console I/O Buffer Size */
352 #else
353     #define CONFIG_SYS_CBSIZE   256             /* Console I/O Buffer Size */
354 #endif
355
356 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
357 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
358 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
359 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1ms ticks */
360 #define CONFIG_LOOPW
361
362 /*
363  * For booting Linux, the board info and command line data
364  * have to be in the first 8 MB of memory, since this is
365  * the maximum mapped by the Linux kernel during initialization.
366  */
367 #define CONFIG_SYS_BOOTMAPSZ    (8 << 20)       /* Initial Memory map for Linux*/
368
369 #if defined(CONFIG_CMD_KGDB)
370 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
371 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
372 #endif
373
374
375 /*
376  * Environment Configuration
377  */
378
379 /* The mac addresses for all ethernet interface */
380 #if defined(CONFIG_TSEC_ENET)
381 #define CONFIG_ETHADDR   00:40:42:01:00:00
382 #define CONFIG_ETH1ADDR  00:40:42:01:00:01
383 #define CONFIG_ETH2ADDR  00:40:42:01:00:02
384 #endif
385
386
387 #define CONFIG_ROOTPATH         /opt/eldk/ppc_85xx
388 #define CONFIG_BOOTFILE         pm854/uImage
389
390 #define CONFIG_HOSTNAME         pm854
391 #define CONFIG_IPADDR    192.168.0.103
392 #define CONFIG_SERVERIP  192.168.0.64
393 #define CONFIG_GATEWAYIP 192.168.0.1
394 #define CONFIG_NETMASK   255.255.255.0
395
396 #define CONFIG_LOADADDR  200000 /* default location for tftp and bootm */
397
398 #define CONFIG_BOOTDELAY 5      /* -1 disables auto-boot */
399 #undef  CONFIG_BOOTARGS         /* the boot command will set bootargs */
400
401 #define CONFIG_BAUDRATE 9600
402
403 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
404    "netdev=eth0\0"                                                      \
405    "consoledev=ttyS0\0"                                                 \
406    "ramdiskaddr=400000\0"                                               \
407    "ramdiskfile=pm854/uRamdisk\0"
408
409 #define CONFIG_NFSBOOTCOMMAND                                           \
410    "setenv bootargs root=/dev/nfs rw "                                  \
411       "nfsroot=$serverip:$rootpath "                                    \
412       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
413       "console=$consoledev,$baudrate $othbootargs;"                     \
414    "tftp $loadaddr $bootfile;"                                          \
415    "bootm $loadaddr"
416
417 #define CONFIG_RAMBOOTCOMMAND \
418    "setenv bootargs root=/dev/ram rw "                                  \
419       "console=$consoledev,$baudrate $othbootargs;"                     \
420    "tftp $ramdiskaddr $ramdiskfile;"                                    \
421    "tftp $loadaddr $bootfile;"                                          \
422    "bootm $loadaddr $ramdiskaddr"
423
424 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
425
426 #endif  /* __CONFIG_H */