tizen 2.4 release
[profile/mobile/platform/kernel/u-boot-tm1.git] / include / configs / MPC8569MDS.h
1 /*
2  * Copyright (C) 2009-2010 Freescale Semiconductor, Inc.
3  *
4  * See file CREDITS for list of people who contributed to this
5  * project.
6  *
7  * This program is free software; you can redistribute it and/or
8  * modify it under the terms of the GNU General Public License as
9  * published by the Free Software Foundation; either version 2 of
10  * the License, or (at your option) any later version.
11  *
12  * This program is distributed in the hope that it will be useful,
13  * but WITHOUT ANY WARRANTY; without even the implied warranty of
14  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15  * GNU General Public License for more details.
16  *
17  * You should have received a copy of the GNU General Public License
18  * along with this program; if not, write to the Free Software
19  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
20  * MA 02111-1307 USA
21  */
22
23 /*
24  * mpc8569mds board configuration file
25  */
26 #ifndef __CONFIG_H
27 #define __CONFIG_H
28
29 /* High Level Configuration Options */
30 #define CONFIG_BOOKE            1       /* BOOKE */
31 #define CONFIG_E500             1       /* BOOKE e500 family */
32 #define CONFIG_MPC85xx          1       /* MPC8540/60/55/41/48/68 */
33 #define CONFIG_MPC8569          1       /* MPC8569 specific */
34 #define CONFIG_MPC8569MDS       1       /* MPC8569MDS board specific */
35
36 #define CONFIG_FSL_ELBC         1       /* Has Enhance localbus controller */
37
38 #define CONFIG_PCI              1       /* Disable PCI/PCIE */
39 #define CONFIG_PCIE1            1       /* PCIE controller */
40 #define CONFIG_FSL_PCI_INIT     1       /* use common fsl pci init code */
41 #define CONFIG_FSL_PCIE_RESET   1       /* need PCIe reset errata */
42 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
43 #define CONFIG_QE                       /* Enable QE */
44 #define CONFIG_ENV_OVERWRITE
45 #define CONFIG_FSL_LAW          1       /* Use common FSL init code */
46
47 #ifndef __ASSEMBLY__
48 extern unsigned long get_clock_freq(void);
49 #endif
50 /* Replace a call to get_clock_freq (after it is implemented)*/
51 #define CONFIG_SYS_CLK_FREQ     66666666
52 #define CONFIG_DDR_CLK_FREQ     CONFIG_SYS_CLK_FREQ
53
54 #ifdef CONFIG_ATM
55 #define CONFIG_PQ_MDS_PIB
56 #define CONFIG_PQ_MDS_PIB_ATM
57 #endif
58
59 /*
60  * These can be toggled for performance analysis, otherwise use default.
61  */
62 #define CONFIG_L2_CACHE                         /* toggle L2 cache      */
63 #define CONFIG_BTB                              /* toggle branch predition */
64
65 #ifdef CONFIG_NAND
66 #define CONFIG_NAND_U_BOOT              1
67 #define CONFIG_RAMBOOT_NAND             1
68 #ifdef CONFIG_NAND_SPL
69 #define CONFIG_SYS_TEXT_BASE_SPL 0xfff00000
70 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE_SPL /* start of monitor */
71 #else
72 #define CONFIG_SYS_TEXT_BASE    0xf8f82000
73 #endif
74 #endif
75
76 #ifndef CONFIG_SYS_TEXT_BASE
77 #define CONFIG_SYS_TEXT_BASE    0xfff80000
78 #endif
79
80 #ifndef CONFIG_SYS_MONITOR_BASE
81 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
82 #endif
83
84 /*
85  * Only possible on E500 Version 2 or newer cores.
86  */
87 #define CONFIG_ENABLE_36BIT_PHYS        1
88
89 #define CONFIG_BOARD_EARLY_INIT_F       1       /* Call board_pre_init */
90 #define CONFIG_BOARD_EARLY_INIT_R       1
91 #define CONFIG_HWCONFIG
92
93 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest works on */
94 #define CONFIG_SYS_MEMTEST_END          0x00400000
95
96 /*
97  * Config the L2 Cache as L2 SRAM
98  */
99 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
100 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
101 #define CONFIG_SYS_L2_SIZE              (512 << 10)
102 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
103
104 /*
105  * Base addresses -- Note these are effective addresses where the
106  * actual resources get mapped (not physical addresses)
107  */
108 #define CONFIG_SYS_CCSRBAR              0xe0000000      /* relocated CCSRBAR */
109 #define CONFIG_SYS_CCSRBAR_PHYS CONFIG_SYS_CCSRBAR
110                                                 /* physical addr of CCSRBAR */
111 #define CONFIG_SYS_IMMR         CONFIG_SYS_CCSRBAR
112                                                 /* PQII uses CONFIG_SYS_IMMR */
113
114 #if defined(CONFIG_RAMBOOT_NAND) && !defined(CONFIG_NAND_SPL)
115 #define CONFIG_SYS_CCSRBAR_DEFAULT      CONFIG_SYS_CCSRBAR
116 #else
117 #define CONFIG_SYS_CCSRBAR_DEFAULT      0xff700000      /* CCSRBAR Default */
118 #endif
119
120 /* DDR Setup */
121 #define CONFIG_FSL_DDR3
122 #undef CONFIG_FSL_DDR_INTERACTIVE
123 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
124 #define CONFIG_DDR_SPD
125 #define CONFIG_DDR_DLL                  /* possible DLL fix needed */
126 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
127
128 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
129
130 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
131                                         /* DDR is system memory*/
132 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
133
134 #define CONFIG_NUM_DDR_CONTROLLERS      1
135 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
136 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
137
138 /* I2C addresses of SPD EEPROMs */
139 #define SPD_EEPROM_ADDRESS1    0x51    /* CTLR 0 DIMM 0 */
140 #define SPD_EEPROM_ADDRESS2    0x52    /* CTLR 1 DIMM 0 */
141
142 /* These are used when DDR doesn't use SPD.  */
143 #define CONFIG_SYS_SDRAM_SIZE           1024            /* DDR is 1024MB */
144 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003F
145 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014202
146 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
147 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
148 #define CONFIG_SYS_DDR_TIMING_1         0x6F6B4644
149 #define CONFIG_SYS_DDR_TIMING_2         0x002888D0
150 #define CONFIG_SYS_DDR_SDRAM_CFG        0x47000000
151 #define CONFIG_SYS_DDR_SDRAM_CFG_2      0x04401040
152 #define CONFIG_SYS_DDR_SDRAM_MODE       0x40401521
153 #define CONFIG_SYS_DDR_SDRAM_MODE_2     0x8000C000
154 #define CONFIG_SYS_DDR_SDRAM_INTERVAL   0x03E00000
155 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
156 #define CONFIG_SYS_DDR_SDRAM_CLK_CNTL   0x01000000
157 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
158 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
159 #define CONFIG_SYS_DDR_ZQ_CNTL          0x89080600
160 #define CONFIG_SYS_DDR_WRLVL_CNTL       0x0655A604
161 #define CONFIG_SYS_DDR_CDR_1            0x80040000
162 #define CONFIG_SYS_DDR_CDR_2            0x00000000
163 #define CONFIG_SYS_DDR_OCD_CTRL         0x00000000
164 #define CONFIG_SYS_DDR_OCD_STATUS       0x00000000
165 #define CONFIG_SYS_DDR_CONTROL          0xc7000000      /* Type = DDR3 */
166 #define CONFIG_SYS_DDR_CONTROL2         0x24400000
167
168 #define CONFIG_SYS_DDR_ERR_INT_EN       0x0000000d
169 #define CONFIG_SYS_DDR_ERR_DIS          0x00000000
170 #define CONFIG_SYS_DDR_SBE              0x00010000
171
172 #undef CONFIG_CLOCKS_IN_MHZ
173
174 /*
175  * Local Bus Definitions
176  */
177
178 #define CONFIG_SYS_FLASH_BASE           0xfe000000      /* start of FLASH 32M */
179 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
180
181 #define CONFIG_SYS_BCSR_BASE            0xf8000000
182 #define CONFIG_SYS_BCSR_BASE_PHYS       CONFIG_SYS_BCSR_BASE
183
184 /*Chip select 0 - Flash*/
185 #define CONFIG_FLASH_BR_PRELIM          0xfe000801
186 #define CONFIG_FLASH_OR_PRELIM          0xfe000ff7
187
188 /*Chip select 1 - BCSR*/
189 #define CONFIG_SYS_BR1_PRELIM           0xf8000801
190 #define CONFIG_SYS_OR1_PRELIM           0xffffe9f7
191
192 /*Chip select 4 - PIB*/
193 #define CONFIG_SYS_BR4_PRELIM           0xf8008801
194 #define CONFIG_SYS_OR4_PRELIM           0xffffe9f7
195
196 /*Chip select 5 - PIB*/
197 #define CONFIG_SYS_BR5_PRELIM           0xf8010801
198 #define CONFIG_SYS_OR5_PRELIM           0xffffe9f7
199
200 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* number of banks */
201 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* sectors per device */
202 #undef  CONFIG_SYS_FLASH_CHECKSUM
203 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
204 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
205
206 #if defined(CONFIG_RAMBOOT_NAND)
207 #define CONFIG_SYS_RAMBOOT
208 #define CONFIG_SYS_EXTRA_ENV_RELOC
209 #else
210 #undef CONFIG_SYS_RAMBOOT
211 #endif
212
213 #define CONFIG_FLASH_CFI_DRIVER
214 #define CONFIG_SYS_FLASH_CFI
215 #define CONFIG_SYS_FLASH_EMPTY_INFO
216
217 /* Chip select 3 - NAND */
218 #ifndef CONFIG_NAND_SPL
219 #define CONFIG_SYS_NAND_BASE            0xFC000000
220 #else
221 #define CONFIG_SYS_NAND_BASE            0xFFF00000
222 #endif
223
224 /* NAND boot: 4K NAND loader config */
225 #define CONFIG_SYS_NAND_SPL_SIZE        0x1000
226 #define CONFIG_SYS_NAND_U_BOOT_SIZE     ((512 << 10) - 0x2000)
227 #define CONFIG_SYS_NAND_U_BOOT_DST      (CONFIG_SYS_INIT_L2_ADDR)
228 #define CONFIG_SYS_NAND_U_BOOT_START \
229         (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_NAND_SPL_SIZE)
230 #define CONFIG_SYS_NAND_U_BOOT_OFFS     (0)
231 #define CONFIG_SYS_NAND_U_BOOT_RELOC    (CONFIG_SYS_INIT_L2_END - 0x2000)
232 #define CONFIG_SYS_NAND_U_BOOT_RELOC_SP ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
233
234 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
235 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE, }
236 #define CONFIG_SYS_MAX_NAND_DEVICE      1
237 #define CONFIG_MTD_NAND_VERIFY_WRITE    1
238 #define CONFIG_CMD_NAND                 1
239 #define CONFIG_NAND_FSL_ELBC            1
240 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128 * 1024)
241 #define CONFIG_NAND_BR_PRELIM   (CONFIG_SYS_NAND_BASE_PHYS \
242                                 | (2<<BR_DECC_SHIFT) /* Use HW ECC */ \
243                                 | BR_PS_8            /* Port Size = 8 bit */ \
244                                 | BR_MS_FCM          /* MSEL = FCM */ \
245                                 | BR_V)              /* valid */
246 #define CONFIG_NAND_OR_PRELIM   (0xFFFC0000          /* length 256K */ \
247                                 | OR_FCM_CSCT \
248                                 | OR_FCM_CST \
249                                 | OR_FCM_CHT \
250                                 | OR_FCM_SCY_1 \
251                                 | OR_FCM_TRLX \
252                                 | OR_FCM_EHTR)
253
254 #ifdef CONFIG_RAMBOOT_NAND
255 #define CONFIG_SYS_BR0_PRELIM   CONFIG_NAND_BR_PRELIM   /* NAND Base Address */
256 #define CONFIG_SYS_OR0_PRELIM   CONFIG_NAND_OR_PRELIM   /* NAND Options */
257 #define CONFIG_SYS_BR3_PRELIM   CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
258 #define CONFIG_SYS_OR3_PRELIM   CONFIG_FLASH_OR_PRELIM  /* NOR Options */
259 #else
260 #define CONFIG_SYS_BR0_PRELIM   CONFIG_FLASH_BR_PRELIM  /* NOR Base Address */
261 #define CONFIG_SYS_OR0_PRELIM   CONFIG_FLASH_OR_PRELIM  /* NOR Options */
262 #define CONFIG_SYS_BR3_PRELIM   CONFIG_NAND_BR_PRELIM /* NAND Base Address */
263 #define CONFIG_SYS_OR3_PRELIM   CONFIG_NAND_OR_PRELIM /* NAND Options */
264 #endif
265
266 /*
267  * SDRAM on the LocalBus
268  */
269 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM        */
270 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
271
272 #define CONFIG_SYS_LBC_LCRR     0x00000004      /* LB clock ratio reg */
273 #define CONFIG_SYS_LBC_LBCR     0x00040000      /* LB config reg */
274 #define CONFIG_SYS_LBC_LSRT     0x20000000      /* LB sdram refresh timer */
275 #define CONFIG_SYS_LBC_MRTPR    0x00000000      /* LB refresh timer prescal*/
276
277 #define CONFIG_SYS_INIT_RAM_LOCK        1
278 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000  /* Initial RAM address */
279 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000      /* Size of used area in RAM */
280
281 #define CONFIG_SYS_GBL_DATA_OFFSET      \
282                         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
283 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
284
285 #define CONFIG_SYS_MONITOR_LEN  (256 * 1024)    /* Reserve 256 kB for Mon */
286 #define CONFIG_SYS_MALLOC_LEN   (512 * 1024)    /* Reserved for malloc */
287
288 /* Serial Port */
289 #define CONFIG_CONS_INDEX               1
290 #define CONFIG_SERIAL_MULTI             1
291 #define CONFIG_SYS_NS16550
292 #define CONFIG_SYS_NS16550_SERIAL
293 #define CONFIG_SYS_NS16550_REG_SIZE    1
294 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
295 #ifdef CONFIG_NAND_SPL
296 #define CONFIG_NS16550_MIN_FUNCTIONS
297 #endif
298
299 #define CONFIG_SYS_BAUDRATE_TABLE  \
300         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
301
302 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_CCSRBAR+0x4500)
303 #define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_CCSRBAR+0x4600)
304
305 /* Use the HUSH parser*/
306 #define CONFIG_SYS_HUSH_PARSER
307 #ifdef  CONFIG_SYS_HUSH_PARSER
308 #define CONFIG_SYS_PROMPT_HUSH_PS2 "> "
309 #endif
310
311 /* pass open firmware flat tree */
312 #define CONFIG_OF_LIBFDT                1
313 #define CONFIG_OF_BOARD_SETUP           1
314 #define CONFIG_OF_STDOUT_VIA_ALIAS      1
315
316 /*
317  * I2C
318  */
319 #define CONFIG_FSL_I2C          /* Use FSL common I2C driver */
320 #define CONFIG_HARD_I2C         /* I2C with hardware support*/
321 #undef  CONFIG_SOFT_I2C         /* I2C bit-banged */
322 #define CONFIG_I2C_MULTI_BUS
323 #define CONFIG_SYS_I2C_SPEED    400000  /* I2C speed and slave address */
324 #define CONFIG_SYS_I2C_SLAVE    0x7F
325 #define CONFIG_SYS_I2C_NOPROBES {{0,0x69}}      /* Don't probe these addrs */
326 #define CONFIG_SYS_I2C_OFFSET   0x3000
327 #define CONFIG_SYS_I2C2_OFFSET  0x3100
328
329 /*
330  * I2C2 EEPROM
331  */
332 #define CONFIG_ID_EEPROM
333 #ifdef CONFIG_ID_EEPROM
334 #define CONFIG_SYS_I2C_EEPROM_NXID
335 #endif
336 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x52
337 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  1
338 #define CONFIG_SYS_EEPROM_BUS_NUM       1
339
340 #define PLPPAR1_I2C_BIT_MASK            0x0000000F
341 #define PLPPAR1_I2C2_VAL                0x00000000
342 #define PLPPAR1_ESDHC_VAL               0x0000000A
343 #define PLPDIR1_I2C_BIT_MASK            0x0000000F
344 #define PLPDIR1_I2C2_VAL                0x0000000F
345 #define PLPDIR1_ESDHC_VAL               0x00000006
346 #define PLPPAR1_UART0_BIT_MASK          0x00000fc0
347 #define PLPPAR1_ESDHC_4BITS_VAL         0x00000a80
348 #define PLPDIR1_UART0_BIT_MASK          0x00000fc0
349 #define PLPDIR1_ESDHC_4BITS_VAL         0x00000a80
350
351 /*
352  * General PCI
353  * Memory Addresses are mapped 1-1. I/O is mapped from 0
354  */
355 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
356 #define CONFIG_SYS_PCIE1_MEM_BUS        0xa0000000
357 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
358 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
359 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe2800000
360 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
361 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe2800000
362 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00800000      /* 8M */
363
364 #define CONFIG_SYS_SRIO_MEM_VIRT        0xc0000000
365 #define CONFIG_SYS_SRIO_MEM_BUS         0xc0000000
366 #define CONFIG_SYS_SRIO_MEM_PHYS        0xc0000000
367
368 #ifdef CONFIG_QE
369 /*
370  * QE UEC ethernet configuration
371  */
372 #define CONFIG_SYS_UCC_RGMII_MODE       /* Set UCC work at RGMII by default */
373 #undef CONFIG_SYS_UCC_RMII_MODE         /* Set UCC work at RMII mode */
374
375 #define CONFIG_MIIM_ADDRESS     (CONFIG_SYS_CCSRBAR + 0x82120)
376 #define CONFIG_UEC_ETH
377 #define CONFIG_ETHPRIME         "UEC0"
378 #define CONFIG_PHY_MODE_NEED_CHANGE
379
380 #define CONFIG_UEC_ETH1         /* GETH1 */
381 #define CONFIG_HAS_ETH0
382
383 #ifdef CONFIG_UEC_ETH1
384 #define CONFIG_SYS_UEC1_UCC_NUM        0       /* UCC1 */
385 #define CONFIG_SYS_UEC1_RX_CLK         QE_CLK_NONE
386 #if defined(CONFIG_SYS_UCC_RGMII_MODE)
387 #define CONFIG_SYS_UEC1_TX_CLK         QE_CLK12
388 #define CONFIG_SYS_UEC1_ETH_TYPE       GIGA_ETH
389 #define CONFIG_SYS_UEC1_PHY_ADDR       7
390 #define CONFIG_SYS_UEC1_INTERFACE_TYPE RGMII_ID
391 #define CONFIG_SYS_UEC1_INTERFACE_SPEED 1000
392 #elif defined(CONFIG_SYS_UCC_RMII_MODE)
393 #define CONFIG_SYS_UEC1_TX_CLK         QE_CLK16 /* CLK16 for RMII */
394 #define CONFIG_SYS_UEC1_ETH_TYPE       FAST_ETH
395 #define CONFIG_SYS_UEC1_PHY_ADDR       8        /* 0x8 for RMII */
396 #define CONFIG_SYS_UEC1_INTERFACE_TYPE RMII
397 #define CONFIG_SYS_UEC1_INTERFACE_SPEED 100
398 #endif /* CONFIG_SYS_UCC_RGMII_MODE */
399 #endif /* CONFIG_UEC_ETH1 */
400
401 #define CONFIG_UEC_ETH2         /* GETH2 */
402 #define CONFIG_HAS_ETH1
403
404 #ifdef CONFIG_UEC_ETH2
405 #define CONFIG_SYS_UEC2_UCC_NUM        1       /* UCC2 */
406 #define CONFIG_SYS_UEC2_RX_CLK         QE_CLK_NONE
407 #if defined(CONFIG_SYS_UCC_RGMII_MODE)
408 #define CONFIG_SYS_UEC2_TX_CLK         QE_CLK17
409 #define CONFIG_SYS_UEC2_ETH_TYPE       GIGA_ETH
410 #define CONFIG_SYS_UEC2_PHY_ADDR       1
411 #define CONFIG_SYS_UEC2_INTERFACE_TYPE RGMII_ID
412 #define CONFIG_SYS_UEC2_INTERFACE_SPEED 1000
413 #elif defined(CONFIG_SYS_UCC_RMII_MODE)
414 #define CONFIG_SYS_UEC2_TX_CLK         QE_CLK16 /* CLK 16 for RMII */
415 #define CONFIG_SYS_UEC2_ETH_TYPE       FAST_ETH
416 #define CONFIG_SYS_UEC2_PHY_ADDR       0x9      /* 0x9 for RMII */
417 #define CONFIG_SYS_UEC2_INTERFACE_TYPE RMII
418 #define CONFIG_SYS_UEC2_INTERFACE_SPEED 100
419 #endif /* CONFIG_SYS_UCC_RGMII_MODE */
420 #endif /* CONFIG_UEC_ETH2 */
421
422 #define CONFIG_UEC_ETH3         /* GETH3 */
423 #define CONFIG_HAS_ETH2
424
425 #ifdef CONFIG_UEC_ETH3
426 #define CONFIG_SYS_UEC3_UCC_NUM        2       /* UCC3 */
427 #define CONFIG_SYS_UEC3_RX_CLK         QE_CLK_NONE
428 #if defined(CONFIG_SYS_UCC_RGMII_MODE)
429 #define CONFIG_SYS_UEC3_TX_CLK         QE_CLK12
430 #define CONFIG_SYS_UEC3_ETH_TYPE       GIGA_ETH
431 #define CONFIG_SYS_UEC3_PHY_ADDR       2
432 #define CONFIG_SYS_UEC3_INTERFACE_TYPE RGMII_ID
433 #define CONFIG_SYS_UEC3_INTERFACE_SPEED 1000
434 #elif defined(CONFIG_SYS_UCC_RMII_MODE)
435 #define CONFIG_SYS_UEC3_TX_CLK          QE_CLK16 /* CLK_16 for RMII */
436 #define CONFIG_SYS_UEC3_ETH_TYPE        FAST_ETH
437 #define CONFIG_SYS_UEC3_PHY_ADDR        0xA     /* 0xA for RMII */
438 #define CONFIG_SYS_UEC3_INTERFACE_TYPE RMII
439 #define CONFIG_SYS_UEC3_INTERFACE_SPEED 100
440 #endif /* CONFIG_SYS_UCC_RGMII_MODE */
441 #endif /* CONFIG_UEC_ETH3 */
442
443 #define CONFIG_UEC_ETH4         /* GETH4 */
444 #define CONFIG_HAS_ETH3
445
446 #ifdef CONFIG_UEC_ETH4
447 #define CONFIG_SYS_UEC4_UCC_NUM        3       /* UCC4 */
448 #define CONFIG_SYS_UEC4_RX_CLK         QE_CLK_NONE
449 #if defined(CONFIG_SYS_UCC_RGMII_MODE)
450 #define CONFIG_SYS_UEC4_TX_CLK         QE_CLK17
451 #define CONFIG_SYS_UEC4_ETH_TYPE       GIGA_ETH
452 #define CONFIG_SYS_UEC4_PHY_ADDR       3
453 #define CONFIG_SYS_UEC4_INTERFACE_TYPE RGMII_ID
454 #define CONFIG_SYS_UEC4_INTERFACE_SPEED 1000
455 #elif defined(CONFIG_SYS_UCC_RMII_MODE)
456 #define CONFIG_SYS_UEC4_TX_CLK          QE_CLK16 /* CLK16 for RMII */
457 #define CONFIG_SYS_UEC4_ETH_TYPE        FAST_ETH
458 #define CONFIG_SYS_UEC4_PHY_ADDR        0xB     /* 0xB for RMII */
459 #define CONFIG_SYS_UEC4_INTERFACE_TYPE RMII
460 #define CONFIG_SYS_UEC4_INTERFACE_SPEED 100
461 #endif /* CONFIG_SYS_UCC_RGMII_MODE */
462 #endif /* CONFIG_UEC_ETH4 */
463
464 #undef CONFIG_UEC_ETH6         /* GETH6 */
465 #define CONFIG_HAS_ETH5
466
467 #ifdef CONFIG_UEC_ETH6
468 #define CONFIG_SYS_UEC6_UCC_NUM        5       /* UCC6 */
469 #define CONFIG_SYS_UEC6_RX_CLK         QE_CLK_NONE
470 #define CONFIG_SYS_UEC6_TX_CLK         QE_CLK_NONE
471 #define CONFIG_SYS_UEC6_ETH_TYPE       GIGA_ETH
472 #define CONFIG_SYS_UEC6_PHY_ADDR       4
473 #define CONFIG_SYS_UEC6_INTERFACE_TYPE SGMII
474 #define CONFIG_SYS_UEC6_INTERFACE_SPEED 1000
475 #endif /* CONFIG_UEC_ETH6 */
476
477 #undef CONFIG_UEC_ETH8         /* GETH8 */
478 #define CONFIG_HAS_ETH7
479
480 #ifdef CONFIG_UEC_ETH8
481 #define CONFIG_SYS_UEC8_UCC_NUM        7       /* UCC8 */
482 #define CONFIG_SYS_UEC8_RX_CLK         QE_CLK_NONE
483 #define CONFIG_SYS_UEC8_TX_CLK         QE_CLK_NONE
484 #define CONFIG_SYS_UEC8_ETH_TYPE       GIGA_ETH
485 #define CONFIG_SYS_UEC8_PHY_ADDR       6
486 #define CONFIG_SYS_UEC8_INTERFACE_TYPE SGMII
487 #define CONFIG_SYS_UEC8_INTERFACE_SPEED 1000
488 #endif /* CONFIG_UEC_ETH8 */
489
490 #endif /* CONFIG_QE */
491
492 #if defined(CONFIG_PCI)
493
494 #define CONFIG_NET_MULTI
495 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
496
497 #undef CONFIG_EEPRO100
498 #undef CONFIG_TULIP
499 #define CONFIG_E1000                    /* Define e1000 pci Ethernet card */
500
501 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
502
503 #endif  /* CONFIG_PCI */
504
505 #ifndef CONFIG_NET_MULTI
506 #define CONFIG_NET_MULTI        1
507 #endif
508
509 /*
510  * Environment
511  */
512 #if defined(CONFIG_SYS_RAMBOOT)
513 #if defined(CONFIG_RAMBOOT_NAND)
514 #define CONFIG_ENV_IS_IN_NAND   1
515 #define CONFIG_ENV_SIZE         CONFIG_SYS_NAND_BLOCK_SIZE
516 #define CONFIG_ENV_OFFSET       ((512 * 1024) + CONFIG_SYS_NAND_BLOCK_SIZE)
517 #endif
518 #else
519 #define CONFIG_ENV_IS_IN_FLASH  1
520 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
521 #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K(one sector) for env */
522 #define CONFIG_ENV_SIZE         0x2000
523 #endif
524
525 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
526 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
527
528 /* QE microcode/firmware address */
529 #define CONFIG_SYS_QE_FW_ADDR   0xfff00000
530
531 /*
532  * BOOTP options
533  */
534 #define CONFIG_BOOTP_BOOTFILESIZE
535 #define CONFIG_BOOTP_BOOTPATH
536 #define CONFIG_BOOTP_GATEWAY
537 #define CONFIG_BOOTP_HOSTNAME
538
539
540 /*
541  * Command line configuration.
542  */
543 #include <config_cmd_default.h>
544
545 #define CONFIG_CMD_PING
546 #define CONFIG_CMD_I2C
547 #define CONFIG_CMD_MII
548 #define CONFIG_CMD_ELF
549 #define CONFIG_CMD_IRQ
550 #define CONFIG_CMD_SETEXPR
551 #define CONFIG_CMD_REGINFO
552
553 #if defined(CONFIG_PCI)
554     #define CONFIG_CMD_PCI
555 #endif
556
557
558 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
559
560 #define CONFIG_MMC     1
561
562 #ifdef CONFIG_MMC
563 #define CONFIG_FSL_ESDHC
564 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
565 #define CONFIG_CMD_MMC
566 #define CONFIG_GENERIC_MMC
567 #define CONFIG_CMD_EXT2
568 #define CONFIG_CMD_FAT
569 #define CONFIG_DOS_PARTITION
570 #endif
571
572 /*
573  * Miscellaneous configurable options
574  */
575 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
576 #define CONFIG_CMDLINE_EDITING                  /* Command-line editing */
577 #define CONFIG_AUTO_COMPLETE                    /* add autocompletion support */
578 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
579 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt */
580 #if defined(CONFIG_CMD_KGDB)
581 #define CONFIG_SYS_CBSIZE       2048            /* Console I/O Buffer Size */
582 #else
583 #define CONFIG_SYS_CBSIZE       512             /* Console I/O Buffer Size */
584 #endif
585 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)
586                                                 /* Print Buffer Size */
587 #define CONFIG_SYS_MAXARGS      32              /* max number of command args */
588 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE
589                                                 /* Boot Argument Buffer Size */
590 #define CONFIG_SYS_HZ   1000            /* decrementer freq: 1ms ticks */
591
592 /*
593  * For booting Linux, the board info and command line data
594  * have to be in the first 16 MB of memory, since this is
595  * the maximum mapped by the Linux kernel during initialization.
596  */
597 #define CONFIG_SYS_BOOTMAPSZ    (16 << 20)
598                                         /* Initial Memory map for Linux*/
599
600 #if defined(CONFIG_CMD_KGDB)
601 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
602 #define CONFIG_KGDB_SER_INDEX   2       /* which serial port to use */
603 #endif
604
605 /*
606  * Environment Configuration
607  */
608 #define CONFIG_HOSTNAME mpc8569mds
609 #define CONFIG_ROOTPATH  /nfsroot
610 #define CONFIG_BOOTFILE  your.uImage
611
612 #define CONFIG_SERVERIP  192.168.1.1
613 #define CONFIG_GATEWAYIP 192.168.1.1
614 #define CONFIG_NETMASK   255.255.255.0
615
616 #define CONFIG_LOADADDR  200000   /*default location for tftp and bootm*/
617
618 #define CONFIG_BOOTDELAY 10       /* -1 disables auto-boot */
619 #undef  CONFIG_BOOTARGS           /* the boot command will set bootargs*/
620
621 #define CONFIG_BAUDRATE 115200
622
623 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
624         "netdev=eth0\0"                                                 \
625         "consoledev=ttyS0\0"                                            \
626         "ramdiskaddr=600000\0"                                          \
627         "ramdiskfile=your.ramdisk.u-boot\0"                             \
628         "fdtaddr=400000\0"                                              \
629         "fdtfile=your.fdt.dtb\0"                                        \
630         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
631         "nfsroot=$serverip:$rootpath "                                  \
632         "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
633         "console=$consoledev,$baudrate $othbootargs\0"                  \
634         "ramargs=setenv bootargs root=/dev/ram rw "                     \
635         "console=$consoledev,$baudrate $othbootargs\0"                  \
636
637 #define CONFIG_NFSBOOTCOMMAND                                           \
638         "run nfsargs;"                                                  \
639         "tftp $loadaddr $bootfile;"                                     \
640         "tftp $fdtaddr $fdtfile;"                                       \
641         "bootm $loadaddr - $fdtaddr"
642
643 #define CONFIG_RAMBOOTCOMMAND                                           \
644         "run ramargs;"                                                  \
645         "tftp $ramdiskaddr $ramdiskfile;"                               \
646         "tftp $loadaddr $bootfile;"                                     \
647         "bootm $loadaddr $ramdiskaddr"
648
649 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
650
651 #endif  /* __CONFIG_H */