251ec1b5fa08831578983068fa492f4dd94a664f
[platform/upstream/libdrm.git] / radeon / radeon_bo_gem.c
1 /*
2  * Copyright © 2008 Dave Airlie
3  * Copyright © 2008 Jérôme Glisse
4  * All Rights Reserved.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining
7  * a copy of this software and associated documentation files (the
8  * "Software"), to deal in the Software without restriction, including
9  * without limitation the rights to use, copy, modify, merge, publish,
10  * distribute, sub license, and/or sell copies of the Software, and to
11  * permit persons to whom the Software is furnished to do so, subject to
12  * the following conditions:
13  *
14  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
15  * EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES
16  * OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
17  * NON-INFRINGEMENT. IN NO EVENT SHALL THE COPYRIGHT HOLDERS, AUTHORS
18  * AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
19  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
20  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE
21  * USE OR OTHER DEALINGS IN THE SOFTWARE.
22  *
23  * The above copyright notice and this permission notice (including the
24  * next paragraph) shall be included in all copies or substantial portions
25  * of the Software.
26  */
27 /*
28  * Authors:
29  *      Dave Airlie
30  *      Jérôme Glisse <glisse@freedesktop.org>
31  */
32 #ifdef HAVE_CONFIG_H
33 #include <config.h>
34 #endif
35 #include <stdio.h>
36 #include <stdint.h>
37 #include <stdlib.h>
38 #include <string.h>
39 #include <sys/mman.h>
40 #include <errno.h>
41 #include "libdrm.h"
42 #include "xf86drm.h"
43 #include "xf86atomic.h"
44 #include "drm.h"
45 #include "radeon_drm.h"
46 #include "radeon_bo.h"
47 #include "radeon_bo_int.h"
48 #include "radeon_bo_gem.h"
49 #include <fcntl.h>
50 struct radeon_bo_gem {
51     struct radeon_bo_int    base;
52     uint32_t                name;
53     int                     map_count;
54     atomic_t                reloc_in_cs;
55     void                    *priv_ptr;
56 };
57
58 struct bo_manager_gem {
59     struct radeon_bo_manager    base;
60 };
61
62 static int bo_wait(struct radeon_bo_int *boi);
63     
64 static struct radeon_bo *bo_open(struct radeon_bo_manager *bom,
65                                  uint32_t handle,
66                                  uint32_t size,
67                                  uint32_t alignment,
68                                  uint32_t domains,
69                                  uint32_t flags)
70 {
71     struct radeon_bo_gem *bo;
72     int r;
73
74     bo = (struct radeon_bo_gem*)calloc(1, sizeof(struct radeon_bo_gem));
75     if (bo == NULL) {
76         return NULL;
77     }
78
79     bo->base.bom = bom;
80     bo->base.handle = 0;
81     bo->base.size = size;
82     bo->base.alignment = alignment;
83     bo->base.domains = domains;
84     bo->base.flags = flags;
85     bo->base.ptr = NULL;
86     atomic_set(&bo->reloc_in_cs, 0);
87     bo->map_count = 0;
88     if (handle) {
89         struct drm_gem_open open_arg;
90
91         memset(&open_arg, 0, sizeof(open_arg));
92         open_arg.name = handle;
93         r = drmIoctl(bom->fd, DRM_IOCTL_GEM_OPEN, &open_arg);
94         if (r != 0) {
95             free(bo);
96             return NULL;
97         }
98         bo->base.handle = open_arg.handle;
99         bo->base.size = open_arg.size;
100         bo->name = handle;
101     } else {
102         struct drm_radeon_gem_create args;
103
104         args.size = size;
105         args.alignment = alignment;
106         args.initial_domain = bo->base.domains;
107         args.flags = 0;
108         args.handle = 0;
109         r = drmCommandWriteRead(bom->fd, DRM_RADEON_GEM_CREATE,
110                                 &args, sizeof(args));
111         bo->base.handle = args.handle;
112         if (r) {
113             fprintf(stderr, "Failed to allocate :\n");
114             fprintf(stderr, "   size      : %d bytes\n", size);
115             fprintf(stderr, "   alignment : %d bytes\n", alignment);
116             fprintf(stderr, "   domains   : %d\n", bo->base.domains);
117             free(bo);
118             return NULL;
119         }
120     }
121     radeon_bo_ref((struct radeon_bo*)bo);
122     return (struct radeon_bo*)bo;
123 }
124
125 static void bo_ref(struct radeon_bo_int *boi)
126 {
127 }
128
129 static struct radeon_bo *bo_unref(struct radeon_bo_int *boi)
130 {
131     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)boi;
132     struct drm_gem_close args;
133
134     if (boi->cref) {
135         return (struct radeon_bo *)boi;
136     }
137     if (bo_gem->priv_ptr) {
138         munmap(bo_gem->priv_ptr, boi->size);
139     }
140
141     /* Zero out args to make valgrind happy */
142     memset(&args, 0, sizeof(args));
143
144     /* close object */
145     args.handle = boi->handle;
146     drmIoctl(boi->bom->fd, DRM_IOCTL_GEM_CLOSE, &args);
147     memset(bo_gem, 0, sizeof(struct radeon_bo_gem));
148     free(bo_gem);
149     return NULL;
150 }
151
152 static int bo_map(struct radeon_bo_int *boi, int write)
153 {
154     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)boi;
155     struct drm_radeon_gem_mmap args;
156     int r;
157     void *ptr;
158
159     if (bo_gem->map_count++ != 0) {
160         return 0;
161     }
162     if (bo_gem->priv_ptr) {
163         goto wait;
164     }
165
166     boi->ptr = NULL;
167
168     /* Zero out args to make valgrind happy */
169     memset(&args, 0, sizeof(args));
170     args.handle = boi->handle;
171     args.offset = 0;
172     args.size = (uint64_t)boi->size;
173     r = drmCommandWriteRead(boi->bom->fd,
174                             DRM_RADEON_GEM_MMAP,
175                             &args,
176                             sizeof(args));
177     if (r) {
178         fprintf(stderr, "error mapping %p 0x%08X (error = %d)\n",
179                 boi, boi->handle, r);
180         return r;
181     }
182     ptr = mmap(0, args.size, PROT_READ|PROT_WRITE, MAP_SHARED, boi->bom->fd, args.addr_ptr);
183     if (ptr == MAP_FAILED)
184         return -errno;
185     bo_gem->priv_ptr = ptr;
186 wait:
187     boi->ptr = bo_gem->priv_ptr;
188     r = bo_wait(boi);
189     if (r)
190         return r;
191     return 0;
192 }
193
194 static int bo_unmap(struct radeon_bo_int *boi)
195 {
196     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)boi;
197
198     if (--bo_gem->map_count > 0) {
199         return 0;
200     }
201     //munmap(bo->ptr, bo->size);
202     boi->ptr = NULL;
203     return 0;
204 }
205
206 static int bo_wait(struct radeon_bo_int *boi)
207 {
208     struct drm_radeon_gem_wait_idle args;
209     int ret;
210
211     /* Zero out args to make valgrind happy */
212     memset(&args, 0, sizeof(args));
213     args.handle = boi->handle;
214     do {
215         ret = drmCommandWrite(boi->bom->fd, DRM_RADEON_GEM_WAIT_IDLE,
216                               &args, sizeof(args));
217     } while (ret == -EBUSY);
218     return ret;
219 }
220
221 static int bo_is_busy(struct radeon_bo_int *boi, uint32_t *domain)
222 {
223     struct drm_radeon_gem_busy args;
224     int ret;
225
226     args.handle = boi->handle;
227     args.domain = 0;
228
229     ret = drmCommandWriteRead(boi->bom->fd, DRM_RADEON_GEM_BUSY,
230                               &args, sizeof(args));
231
232     *domain = args.domain;
233     return ret;
234 }
235
236 static int bo_set_tiling(struct radeon_bo_int *boi, uint32_t tiling_flags,
237                          uint32_t pitch)
238 {
239     struct drm_radeon_gem_set_tiling args;
240     int r;
241
242     args.handle = boi->handle;
243     args.tiling_flags = tiling_flags;
244     args.pitch = pitch;
245
246     r = drmCommandWriteRead(boi->bom->fd,
247                             DRM_RADEON_GEM_SET_TILING,
248                             &args,
249                             sizeof(args));
250     return r;
251 }
252
253 static int bo_get_tiling(struct radeon_bo_int *boi, uint32_t *tiling_flags,
254                          uint32_t *pitch)
255 {
256     struct drm_radeon_gem_set_tiling args = {};
257     int r;
258
259     args.handle = boi->handle;
260
261     r = drmCommandWriteRead(boi->bom->fd,
262                             DRM_RADEON_GEM_GET_TILING,
263                             &args,
264                             sizeof(args));
265
266     if (r)
267         return r;
268
269     *tiling_flags = args.tiling_flags;
270     *pitch = args.pitch;
271     return r;
272 }
273
274 static struct radeon_bo_funcs bo_gem_funcs = {
275     bo_open,
276     bo_ref,
277     bo_unref,
278     bo_map,
279     bo_unmap,
280     bo_wait,
281     NULL,
282     bo_set_tiling,
283     bo_get_tiling,
284     bo_is_busy,
285 };
286
287 drm_public struct radeon_bo_manager *radeon_bo_manager_gem_ctor(int fd)
288 {
289     struct bo_manager_gem *bomg;
290
291     bomg = (struct bo_manager_gem*)calloc(1, sizeof(struct bo_manager_gem));
292     if (bomg == NULL) {
293         return NULL;
294     }
295     bomg->base.funcs = &bo_gem_funcs;
296     bomg->base.fd = fd;
297     return (struct radeon_bo_manager*)bomg;
298 }
299
300 drm_public void radeon_bo_manager_gem_dtor(struct radeon_bo_manager *bom)
301 {
302     struct bo_manager_gem *bomg = (struct bo_manager_gem*)bom;
303
304     if (bom == NULL) {
305         return;
306     }
307     free(bomg);
308 }
309
310 drm_public uint32_t
311 radeon_gem_name_bo(struct radeon_bo *bo)
312 {
313     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)bo;
314     return bo_gem->name;
315 }
316
317 drm_public void *
318 radeon_gem_get_reloc_in_cs(struct radeon_bo *bo)
319 {
320     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)bo;
321     return &bo_gem->reloc_in_cs;
322 }
323
324 drm_public int
325 radeon_gem_get_kernel_name(struct radeon_bo *bo, uint32_t *name)
326 {
327     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)bo;
328     struct radeon_bo_int *boi = (struct radeon_bo_int *)bo;
329     struct drm_gem_flink flink;
330     int r;
331
332     if (bo_gem->name) {
333         *name = bo_gem->name;
334         return 0;
335     }
336     flink.handle = bo->handle;
337     r = drmIoctl(boi->bom->fd, DRM_IOCTL_GEM_FLINK, &flink);
338     if (r) {
339         return r;
340     }
341     bo_gem->name = flink.name;
342     *name = flink.name;
343     return 0;
344 }
345
346 drm_public int
347 radeon_gem_set_domain(struct radeon_bo *bo, uint32_t read_domains, uint32_t write_domain)
348 {
349     struct radeon_bo_int *boi = (struct radeon_bo_int *)bo;
350     struct drm_radeon_gem_set_domain args;
351     int r;
352
353     args.handle = bo->handle;
354     args.read_domains = read_domains;
355     args.write_domain = write_domain;
356
357     r = drmCommandWriteRead(boi->bom->fd,
358                             DRM_RADEON_GEM_SET_DOMAIN,
359                             &args,
360                             sizeof(args));
361     return r;
362 }
363
364 drm_public int radeon_gem_prime_share_bo(struct radeon_bo *bo, int *handle)
365 {
366     struct radeon_bo_gem *bo_gem = (struct radeon_bo_gem*)bo;
367     int ret;
368
369     ret = drmPrimeHandleToFD(bo_gem->base.bom->fd, bo->handle, DRM_CLOEXEC, handle);
370     return ret;
371 }
372
373 drm_public struct radeon_bo *
374 radeon_gem_bo_open_prime(struct radeon_bo_manager *bom, int fd_handle, uint32_t size)
375 {
376     struct radeon_bo_gem *bo;
377     int r;
378     uint32_t handle;
379
380     bo = (struct radeon_bo_gem*)calloc(1, sizeof(struct radeon_bo_gem));
381     if (bo == NULL) {
382         return NULL;
383     }
384
385     bo->base.bom = bom;
386     bo->base.handle = 0;
387     bo->base.size = size;
388     bo->base.alignment = 0;
389     bo->base.domains = RADEON_GEM_DOMAIN_GTT;
390     bo->base.flags = 0;
391     bo->base.ptr = NULL;
392     atomic_set(&bo->reloc_in_cs, 0);
393     bo->map_count = 0;
394
395     r = drmPrimeFDToHandle(bom->fd, fd_handle, &handle);
396     if (r != 0) {
397         free(bo);
398         return NULL;
399     }
400
401     bo->base.handle = handle;
402     bo->name = handle;
403
404     radeon_bo_ref((struct radeon_bo *)bo);
405     return (struct radeon_bo *)bo;
406
407 }