Merge tag 'xilinx-for-v2022.07-rc1-v2' of https://source.denx.de/u-boot/custodians...
authorTom Rini <trini@konsulko.com>
Tue, 5 Apr 2022 15:27:39 +0000 (11:27 -0400)
committerTom Rini <trini@konsulko.com>
Tue, 5 Apr 2022 15:27:39 +0000 (11:27 -0400)
commit037ef53cf01c522073a0a930c84c3ca858f032e1
treeaa6ce3d6777690251a57e7bb85c2865005046b30
parent4de720e98d552dfda9278516bf788c4a73b3e56f
parenta7379ba6505d70d887951be9ebb3f47e3792c708
Merge tag 'xilinx-for-v2022.07-rc1-v2' of https://source.denx.de/u-boot/custodians/u-boot-microblaze

Xilinx changes for v2022.07-rc1 v2

xilinx:
- Allow booting bigger kernels till 100MB

zynqmp:
- DT updates (reset IDs)
- Remove unneeded low level uart initialization from psu_init*
- Enable PWM features
- Add support for 1EG device

serial_zynq:
- Change fifo behavior in DEBUG mode

zynq_sdhci:
- Fix BASECLK setting calculation

clk_zynqmp:
- Add support for showing video clock

gpio:
- Update slg driver to handle DT flags

net:
- Update ethernet_id code to support also DM_ETH_PHY
- Add support for DM_ETH_PHY in gem driver
- Enable dynamic mode for SGMII config in gem driver

pwm:
- Add driver for cadence PWM

versal:
- Add support for reserved memory

firmware:
- Handle PD enabling for SPL
- Add support for IOUSLCR SGMII configurations

include:
- Sync phy.h with Linux
- Update xilinx power domain dt binding headers
MAINTAINERS
configs/xilinx_zynqmp_virt_defconfig
include/configs/xilinx_versal.h
include/configs/xilinx_zynqmp.h