Merge tag 'xilinx-for-v2021.10' of https://source.denx.de/u-boot/custodians/u-boot...
[platform/kernel/u-boot.git] / include / configs / smartweb.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2007-2008
4  * Stelian Pop <stelian@popies.net>
5  * Lead Tech Design <www.leadtechdesign.com>
6  *
7  * (C) Copyright 2010
8  * Achim Ehrlich <aehrlich@taskit.de>
9  * taskit GmbH <www.taskit.de>
10  *
11  * (C) Copyright 2012
12  * Markus Hubig <mhubig@imko.de>
13  * IMKO GmbH <www.imko.de>
14  *
15  * (C) Copyright 2014
16  * Heiko Schocher <hs@denx.de>
17  * DENX Software Engineering GmbH
18  *
19  * Configuation settings for the smartweb.
20  */
21
22 #ifndef __CONFIG_H
23 #define __CONFIG_H
24
25 /*
26  * SoC must be defined first, before hardware.h is included.
27  * In this case SoC is defined in boards.cfg.
28  */
29 #include <asm/hardware.h>
30 #include <linux/sizes.h>
31
32 /*
33  * Warning: changing CONFIG_SYS_TEXT_BASE requires adapting the initial boot
34  * program. Since the linker has to swallow that define, we must use a pure
35  * hex number here!
36  */
37
38 /* ARM asynchronous clock */
39 #define CONFIG_SYS_AT91_SLOW_CLOCK      32768           /* slow clock xtal */
40 #define CONFIG_SYS_AT91_MAIN_CLOCK      18432000        /* 18.432MHz crystal */
41
42 /* misc settings */
43 #define CONFIG_CMDLINE_TAG              /* pass commandline to Kernel */
44 #define CONFIG_SETUP_MEMORY_TAGS        /* pass memory defs to kernel */
45 #define CONFIG_INITRD_TAG               /* pass initrd param to kernel */
46 #define CONFIG_SKIP_LOWLEVEL_INIT_ONLY  /* U-Boot is loaded by a bootloader */
47
48 /* We set the max number of command args high to avoid HUSH bugs. */
49 #define CONFIG_SYS_MAXARGS    32
50
51 /* setting board specific options */
52 #define CONFIG_MACH_TYPE                MACH_TYPE_SMARTWEB
53 #define CONFIG_SYS_AUTOLOAD "yes"
54 #define CONFIG_RESET_TO_RETRY
55
56 /* The LED PINs */
57 #define CONFIG_RED_LED                  AT91_PIN_PA9
58 #define CONFIG_GREEN_LED                AT91_PIN_PA6
59
60 /*
61  * SDRAM: 1 bank, 64 MB, base address 0x20000000
62  * Already initialized before u-boot gets started.
63  */
64 #define CONFIG_SYS_SDRAM_BASE           ATMEL_BASE_CS1
65 #define CONFIG_SYS_SDRAM_SIZE           (64 * SZ_1M)
66
67 /*
68  * Perform a SDRAM Memtest from the start of SDRAM
69  * till the beginning of the U-Boot position in RAM.
70  */
71
72 /* Size of malloc() pool */
73 #define CONFIG_SYS_MALLOC_LEN \
74         ROUND(3 * CONFIG_ENV_SIZE + (4 * SZ_1M), 0x1000)
75
76 /* NAND flash settings */
77 #define CONFIG_SYS_MAX_NAND_DEVICE      1
78 #define CONFIG_SYS_NAND_BASE            ATMEL_BASE_CS3
79 #define CONFIG_SYS_NAND_DBW_8
80 #define CONFIG_SYS_NAND_MASK_ALE        (1 << 21)
81 #define CONFIG_SYS_NAND_MASK_CLE        (1 << 22)
82 #define CONFIG_SYS_NAND_ENABLE_PIN      AT91_PIN_PC14
83 #define CONFIG_SYS_NAND_READY_PIN       AT91_PIN_PC13
84
85 /* general purpose I/O */
86 #define CONFIG_ATMEL_LEGACY             /* required until (g)pio is fixed */
87 #define CONFIG_AT91_GPIO_PULLUP 1       /* keep pullups on peripheral pins */
88
89 /* serial console */
90 #define CONFIG_USART_BASE               ATMEL_BASE_DBGU
91 #define CONFIG_USART_ID                 ATMEL_ID_SYS
92
93 /*
94  * Ethernet configuration
95  *
96  */
97 #define CONFIG_MACB
98 #define CONFIG_RMII                     /* use reduced MII inteface */
99 #define CONFIG_NET_RETRY_COUNT  20      /* # of DHCP/BOOTP retries */
100 #define CONFIG_AT91_WANTS_COMMON_PHY
101
102 /* BOOTP and DHCP options */
103 #define CONFIG_BOOTP_BOOTFILESIZE
104 #define CONFIG_NFSBOOTCOMMAND                                           \
105         "setenv autoload yes; setenv autoboot yes; "                    \
106         "setenv bootargs ${basicargs} ${mtdparts} "                     \
107         "root=/dev/nfs ip=dhcp nfsroot=${serverip}:/srv/nfs/rootfs; "   \
108         "dhcp"
109
110 #if !defined(CONFIG_SPL_BUILD)
111 /* USB configuration */
112 #define CONFIG_USB_ATMEL
113 #define CONFIG_USB_ATMEL_CLK_SEL_PLLB
114 #define CONFIG_USB_OHCI_NEW
115 #define CONFIG_SYS_USB_OHCI_CPU_INIT
116 #define CONFIG_SYS_USB_OHCI_REGS_BASE   ATMEL_UHP_BASE
117 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "at91sam9260"
118 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS      2
119
120 /* USB DFU support */
121
122 #define CONFIG_USB_GADGET_AT91
123
124 /* DFU class support */
125 #define DFU_MANIFEST_POLL_TIMEOUT       25000
126 #endif
127
128 /* General Boot Parameter */
129 #define CONFIG_BOOTCOMMAND              "run flashboot"
130 #define CONFIG_SYS_CBSIZE               512
131
132 /*
133  * RAM Memory address where to put the
134  * Linux Kernel befor starting.
135  */
136 #define CONFIG_SYS_LOAD_ADDR            0x22000000
137
138 /*
139  * The NAND Flash partitions:
140  */
141 #define CONFIG_ENV_RANGE                (SZ_512K)
142
143 /*
144  * Predefined environment variables.
145  * Usefull to define some easy to use boot commands.
146  */
147 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
148                                                                         \
149         "basicargs=console=ttyS0,115200\0"                              \
150                                                                         \
151         "mtdparts="CONFIG_MTDPARTS_DEFAULT"\0"
152
153 #ifdef CONFIG_SPL_BUILD
154 #define CONFIG_SYS_INIT_SP_ADDR         0x301000
155 #define CONFIG_SPL_STACK_R
156 #define CONFIG_SPL_STACK_R_ADDR         CONFIG_SYS_TEXT_BASE
157 #else
158 /*
159  * Initial stack pointer: 4k - GENERATED_GBL_DATA_SIZE in internal SRAM,
160  * leaving the correct space for initial global data structure above that
161  * address while providing maximum stack area below.
162  */
163 #define CONFIG_SYS_INIT_SP_ADDR \
164         (ATMEL_BASE_SRAM1 + 0x1000 - GENERATED_GBL_DATA_SIZE)
165 #endif
166
167 /* Defines for SPL */
168 #define CONFIG_SPL_MAX_SIZE             (SZ_4K)
169
170 #define CONFIG_SPL_BSS_START_ADDR       CONFIG_SYS_SDRAM_BASE
171 #define CONFIG_SPL_BSS_MAX_SIZE         (SZ_16K)
172 #define CONFIG_SYS_SPL_MALLOC_START     (CONFIG_SPL_BSS_START_ADDR + \
173                                         CONFIG_SPL_BSS_MAX_SIZE)
174 #define CONFIG_SYS_SPL_MALLOC_SIZE      CONFIG_SYS_MALLOC_LEN
175
176 #define CONFIG_SYS_NAND_ENABLE_PIN_SPL  (2*32 + 14)
177 #define CONFIG_SYS_USE_NANDFLASH        1
178 #define CONFIG_SPL_NAND_RAW_ONLY
179 #define CONFIG_SPL_NAND_SOFTECC
180 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x20000
181 #define CONFIG_SYS_NAND_U_BOOT_SIZE     SZ_512K
182 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_TEXT_BASE
183 #define CONFIG_SYS_NAND_U_BOOT_DST      CONFIG_SYS_TEXT_BASE
184 #define CONFIG_SYS_NAND_5_ADDR_CYCLE
185
186 #define CONFIG_SYS_NAND_SIZE            (SZ_256M)
187 #define CONFIG_SYS_NAND_PAGE_SIZE       SZ_2K
188 #define CONFIG_SYS_NAND_BLOCK_SIZE      (SZ_128K)
189 #define CONFIG_SYS_NAND_PAGE_COUNT      (CONFIG_SYS_NAND_BLOCK_SIZE / \
190                                          CONFIG_SYS_NAND_PAGE_SIZE)
191 #define CONFIG_SYS_NAND_BAD_BLOCK_POS   NAND_LARGE_BADBLOCK_POS
192 #define CONFIG_SYS_NAND_ECCSIZE         256
193 #define CONFIG_SYS_NAND_ECCBYTES        3
194 #define CONFIG_SYS_NAND_OOBSIZE         64
195 #define CONFIG_SYS_NAND_ECCPOS          { 40, 41, 42, 43, 44, 45, 46, 47, \
196                                           48, 49, 50, 51, 52, 53, 54, 55, \
197                                           56, 57, 58, 59, 60, 61, 62, 63, }
198
199 #define CONFIG_SPL_ATMEL_SIZE
200 #define CONFIG_SYS_MASTER_CLOCK         (198656000/2)
201 #define AT91_PLL_LOCK_TIMEOUT           1000000
202 #define CONFIG_SYS_AT91_PLLA            0x2060bf09
203 #define CONFIG_SYS_MCKR                 0x100
204 #define CONFIG_SYS_MCKR_CSS             (0x02 | CONFIG_SYS_MCKR)
205 #define CONFIG_SYS_AT91_PLLB            0x10483f0e
206
207 #define CONFIG_SPL_PAD_TO               CONFIG_SYS_NAND_U_BOOT_OFFS
208 #define CONFIG_SYS_SPL_LEN              CONFIG_SPL_PAD_TO
209
210 #endif /* __CONFIG_H */