Merge git://git.denx.de/u-boot-net
[platform/kernel/u-boot.git] / include / configs / rsk7203.h
1 /*
2  * Configuation settings for the Renesas Technology RSK 7203
3  *
4  * Copyright (C) 2008 Nobuhiro Iwamatsu
5  * Copyright (C) 2008 Renesas Solutions Corp.
6  *
7  * SPDX-License-Identifier:     GPL-2.0+
8  */
9
10 #ifndef __RSK7203_H
11 #define __RSK7203_H
12
13 #define CONFIG_CPU_SH7203       1
14 #define CONFIG_RSK7203  1
15
16 #define CONFIG_LOADADDR         0x0C100000 /* RSK7203_SDRAM_BASE + 1MB */
17
18 #define CONFIG_DISPLAY_BOARDINFO
19 #undef  CONFIG_SHOW_BOOT_PROGRESS
20
21 /* MEMORY */
22 #define RSK7203_SDRAM_BASE      0x0C000000
23 #define RSK7203_FLASH_BASE_1    0x20000000      /* Non cache */
24 #define RSK7203_FLASH_BANK_SIZE (4 * 1024 * 1024)
25
26 #define CONFIG_SYS_TEXT_BASE    0x0C7C0000
27 #define CONFIG_SYS_LONGHELP             /* undef to save memory */
28 #define CONFIG_SYS_CBSIZE       256     /* Buffer size for input from the Console */
29 #define CONFIG_SYS_PBSIZE       256     /* Buffer size for Console output */
30 #define CONFIG_SYS_MAXARGS      16      /* max args accepted for monitor commands */
31 /* Buffer size for Boot Arguments passed to kernel */
32 #define CONFIG_SYS_BARGSIZE     512
33 /* List of legal baudrate settings for this board */
34 #define CONFIG_SYS_BAUDRATE_TABLE       { 115200 }
35
36 /* SCIF */
37 #define CONFIG_CONS_SCIF0       1
38
39 #define CONFIG_SYS_MEMTEST_START        RSK7203_SDRAM_BASE
40 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_MEMTEST_START + (3 * 1024 * 1024))
41
42 #define CONFIG_SYS_SDRAM_BASE           RSK7203_SDRAM_BASE
43 #define CONFIG_SYS_SDRAM_SIZE           (32 * 1024 * 1024)
44
45 #define CONFIG_SYS_LOAD_ADDR            (CONFIG_SYS_SDRAM_BASE + 1024 * 1024)
46 #define CONFIG_SYS_MONITOR_BASE RSK7203_FLASH_BASE_1
47 #define CONFIG_SYS_MONITOR_LEN          (128 * 1024)
48 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)
49 #define CONFIG_SYS_BOOTMAPSZ            (8 * 1024 * 1024)
50
51 /* FLASH */
52 #define CONFIG_FLASH_CFI_DRIVER
53 #define CONFIG_SYS_FLASH_CFI
54 #define CONFIG_SYS_FLASH_CFI_WIDTH FLASH_CFI_16BIT
55 #undef  CONFIG_SYS_FLASH_QUIET_TEST
56 #define CONFIG_SYS_FLASH_EMPTY_INFO     /* print 'E' for empty sector on flinfo */
57 #define CONFIG_SYS_FLASH_BASE           RSK7203_FLASH_BASE_1
58 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
59 #define CONFIG_SYS_MAX_FLASH_SECT       64
60 #define CONFIG_SYS_MAX_FLASH_BANKS      1
61
62 #define CONFIG_ENV_SECT_SIZE    (64 * 1024)
63 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
64 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE + CONFIG_SYS_MONITOR_LEN)
65 #define CONFIG_SYS_FLASH_ERASE_TOUT     12000
66 #define CONFIG_SYS_FLASH_WRITE_TOUT     500
67
68 /* Board Clock */
69 #define CONFIG_SYS_CLK_FREQ     33333333
70 #define CONFIG_SH_TMU_CLK_FREQ CONFIG_SYS_CLK_FREQ
71 #define CONFIG_SH_SCIF_CLK_FREQ CONFIG_SYS_CLK_FREQ
72 #define CMT_CLK_DIVIDER 32      /* 8 (default), 32, 128 or 512 */
73 #define CONFIG_SH_CMT_CLK_FREQ (CONFIG_SYS_CLK_FREQ / CMT_CLK_DIVIDER)
74
75 /* Network interface */
76 #define CONFIG_SMC911X
77 #define CONFIG_SMC911X_16_BIT
78 #define CONFIG_SMC911X_BASE (0x24000000)
79
80 #endif  /* __RSK7203_H */