Merge tag 'u-boot-stm32-20220620' of https://source.denx.de/u-boot/custodians/u-boot...
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_VSC7385_ENET
17 #define CONFIG_SLIC
18 #define __SW_BOOT_MASK          0x03
19 #define __SW_BOOT_NOR           0x5c
20 #define __SW_BOOT_SPI           0x1c
21 #define __SW_BOOT_SD            0x9c
22 #define __SW_BOOT_NAND          0xec
23 #define __SW_BOOT_PCIE          0x6c
24 #define __SW_NOR_BANK_MASK      0xfd
25 #define __SW_NOR_BANK_UP        0x00
26 #define __SW_NOR_BANK_LO        0x02
27 #define CONFIG_SYS_L2_SIZE      (256 << 10)
28 #endif
29
30 /*
31  * P1020RDB-PD board has user selectable switches for evaluating different
32  * frequency and boot options for the P1020 device. The table that
33  * follow describe the available options. The front six binary number was in
34  * accordance with SW3[1:6].
35  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
36  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
37  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
38  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
39  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
40  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
41  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
42  */
43 #if defined(CONFIG_TARGET_P1020RDB_PD)
44 #define CONFIG_VSC7385_ENET
45 #define CONFIG_SLIC
46 #define __SW_BOOT_MASK          0x03
47 #define __SW_BOOT_NOR           0x64
48 #define __SW_BOOT_SPI           0x34
49 #define __SW_BOOT_SD            0x24
50 #define __SW_BOOT_NAND          0x44
51 #define __SW_BOOT_PCIE          0x74
52 #define __SW_NOR_BANK_MASK      0xfd
53 #define __SW_NOR_BANK_UP        0x00
54 #define __SW_NOR_BANK_LO        0x02
55 #define CONFIG_SYS_L2_SIZE      (256 << 10)
56 /*
57  * Dynamic MTD Partition support with mtdparts
58  */
59 #endif
60
61 #if defined(CONFIG_TARGET_P2020RDB)
62 #define CONFIG_VSC7385_ENET
63 #define __SW_BOOT_MASK          0x03
64 #define __SW_BOOT_NOR           0xc8
65 #define __SW_BOOT_SPI           0x28
66 #define __SW_BOOT_SD            0x68
67 #define __SW_BOOT_SD2           0x18
68 #define __SW_BOOT_NAND          0xe8
69 #define __SW_BOOT_PCIE          0xa8
70 #define __SW_NOR_BANK_MASK      0xfd
71 #define __SW_NOR_BANK_UP        0x00
72 #define __SW_NOR_BANK_LO        0x02
73 #define CONFIG_SYS_L2_SIZE      (512 << 10)
74 /*
75  * Dynamic MTD Partition support with mtdparts
76  */
77 #endif
78
79 #ifdef CONFIG_SDCARD
80 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
81 #define CONFIG_SYS_MMC_U_BOOT_DST       (0x11000000)
82 #define CONFIG_SYS_MMC_U_BOOT_START     (0x11000000)
83 #define CONFIG_SYS_MMC_U_BOOT_OFFS      (128 << 10)
84 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
85 #elif defined(CONFIG_SPIFLASH)
86 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
87 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         (0x11000000)
88 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       (0x11000000)
89 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        (128 << 10)
90 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
91 #elif defined(CONFIG_MTD_RAW_NAND)
92 #ifdef CONFIG_TPL_BUILD
93 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
94 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
95 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
96 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
97 #elif defined(CONFIG_SPL_BUILD)
98 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
99 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
100 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
101 #else
102 #ifndef CONFIG_MPC85XX_HAVE_RESET_VECTOR
103 #define CONFIG_SYS_MPC85XX_NO_RESETVEC
104 #endif
105 #endif /* not CONFIG_TPL_BUILD */
106 #endif
107
108 #ifndef CONFIG_RESET_VECTOR_ADDRESS
109 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
110 #endif
111
112 #define CONFIG_PCIE1    /* PCIE controller 1 (slot 1) */
113 #define CONFIG_PCIE2    /* PCIE controller 2 (slot 2) */
114
115 #define CONFIG_LBA48
116
117 #define CONFIG_HWCONFIG
118 /*
119  * These can be toggled for performance analysis, otherwise use default.
120  */
121 #define CONFIG_L2_CACHE
122
123 #define CONFIG_ENABLE_36BIT_PHYS
124
125 #define CONFIG_SYS_CCSRBAR              0xffe00000
126 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
127
128 /* DDR Setup */
129 #define CONFIG_SYS_DDR_RAW_TIMING
130 #define CONFIG_SYS_SPD_BUS_NUM 1
131 #define SPD_EEPROM_ADDRESS 0x52
132
133 #if defined(CONFIG_TARGET_P1020RDB_PD)
134 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
135 #else
136 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
137 #endif
138 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
139 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
140 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
141
142 /* Default settings for DDR3 */
143 #ifndef CONFIG_TARGET_P2020RDB
144 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
145 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
146 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
147 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
148 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
149 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
150
151 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
152 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
153 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
154 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
155
156 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
157 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
158 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
159 #define CONFIG_SYS_DDR_RCW_1            0x00000000
160 #define CONFIG_SYS_DDR_RCW_2            0x00000000
161 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
162 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
163 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
164 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
165
166 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
167 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
168 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
169 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
170 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
171 #define CONFIG_SYS_DDR_MODE_1           0x40461520
172 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
173 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
174 #endif
175
176 /*
177  * Memory map
178  *
179  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
180  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
181  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
182  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
183  *   (early boot only)
184  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
185  * 0xff98_0000 0xff98_ffff      PMC             64K non-cacheable       CS2
186  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
187  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
188  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
189  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
190  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
191  */
192
193 /*
194  * Local Bus Definitions
195  */
196 #if defined(CONFIG_TARGET_P1020RDB_PD)
197 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
198 #define CONFIG_SYS_FLASH_BASE           0xec000000
199 #else
200 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
201 #define CONFIG_SYS_FLASH_BASE           0xef000000
202 #endif
203
204 #ifdef CONFIG_PHYS_64BIT
205 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
206 #else
207 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
208 #endif
209
210 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
211         | BR_PS_16 | BR_V)
212
213 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
214
215 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
216 #define CONFIG_SYS_FLASH_QUIET_TEST
217 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
218
219 #undef CONFIG_SYS_FLASH_CHECKSUM
220 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
221 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
222
223 #define CONFIG_SYS_FLASH_EMPTY_INFO
224
225 /* Nand Flash */
226 #ifdef CONFIG_NAND_FSL_ELBC
227 #define CONFIG_SYS_NAND_BASE            0xff800000
228 #ifdef CONFIG_PHYS_64BIT
229 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
230 #else
231 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
232 #endif
233
234 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
235 #define CONFIG_SYS_MAX_NAND_DEVICE      1
236
237 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
238         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
239         | BR_PS_8       /* Port Size = 8 bit */ \
240         | BR_MS_FCM     /* MSEL = FCM */ \
241         | BR_V) /* valid */
242 #if defined(CONFIG_TARGET_P1020RDB_PD)
243 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
244         | OR_FCM_PGS    /* Large Page*/ \
245         | OR_FCM_CSCT \
246         | OR_FCM_CST \
247         | OR_FCM_CHT \
248         | OR_FCM_SCY_1 \
249         | OR_FCM_TRLX \
250         | OR_FCM_EHTR)
251 #else
252 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
253         | OR_FCM_CSCT \
254         | OR_FCM_CST \
255         | OR_FCM_CHT \
256         | OR_FCM_SCY_1 \
257         | OR_FCM_TRLX \
258         | OR_FCM_EHTR)
259 #endif
260 #endif /* CONFIG_NAND_FSL_ELBC */
261
262 #define CONFIG_SYS_INIT_RAM_LOCK
263 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
264 #ifdef CONFIG_PHYS_64BIT
265 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
266 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
267 /* The assembler doesn't like typecast */
268 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
269         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
270           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
271 #else
272 /* Initial L1 address */
273 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
274 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
275 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
276 #endif
277 /* Size of used area in RAM */
278 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
279
280 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
281
282 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
283
284 #define CONFIG_SYS_CPLD_BASE    0xffa00000
285 #ifdef CONFIG_PHYS_64BIT
286 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
287 #else
288 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
289 #endif
290 /* CPLD config size: 1Mb */
291
292 #define CONFIG_SYS_PMC_BASE     0xff980000
293 #define CONFIG_SYS_PMC_BASE_PHYS        CONFIG_SYS_PMC_BASE
294 #define CONFIG_PMC_BR_PRELIM    (BR_PHYS_ADDR(CONFIG_SYS_PMC_BASE_PHYS) | \
295                                         BR_PS_8 | BR_V)
296 #define CONFIG_PMC_OR_PRELIM    (OR_AM_64KB | OR_GPCM_CSNT | OR_GPCM_XACS | \
297                                  OR_GPCM_SCY | OR_GPCM_TRLX | OR_GPCM_EHTR | \
298                                  OR_GPCM_EAD)
299
300 /* Vsc7385 switch */
301 #ifdef CONFIG_VSC7385_ENET
302 #define __VSCFW_ADDR                    "vscfw_addr=ef000000\0"
303 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
304
305 #ifdef CONFIG_PHYS_64BIT
306 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
307 #else
308 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
309 #endif
310
311 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
312         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
313 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
314                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
315                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
316
317 /* The size of the VSC7385 firmware image */
318 #define CONFIG_VSC7385_IMAGE_SIZE       8192
319 #endif
320
321 #ifndef __VSCFW_ADDR
322 #define __VSCFW_ADDR ""
323 #endif
324
325 /*
326  * Config the L2 Cache as L2 SRAM
327 */
328 #if defined(CONFIG_SPL_BUILD)
329 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
330 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
331 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
332 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
333 #elif defined(CONFIG_MTD_RAW_NAND)
334 #ifdef CONFIG_TPL_BUILD
335 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
336 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
337 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
338 #else
339 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
340 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
341 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
342 #endif /* CONFIG_TPL_BUILD */
343 #endif
344 #endif
345
346 /* Serial Port - controlled on board with jumper J8
347  * open - index 2
348  * shorted - index 1
349  */
350 #undef CONFIG_SERIAL_SOFTWARE_FIFO
351 #define CONFIG_SYS_NS16550_SERIAL
352 #define CONFIG_SYS_NS16550_REG_SIZE     1
353 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
354 #if defined(CONFIG_SPL_BUILD) && CONFIG_IS_ENABLED(INIT_MINIMAL)
355 #define CONFIG_NS16550_MIN_FUNCTIONS
356 #endif
357
358 #define CONFIG_SYS_BAUDRATE_TABLE       \
359         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
360
361 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
362 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
363
364 /* I2C */
365 #if !CONFIG_IS_ENABLED(DM_I2C)
366 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
367 #endif
368
369 #define CONFIG_SYS_SPD_BUS_NUM          1 /* For rom_loc and flash bank */
370
371 /*
372  * I2C2 EEPROM
373  */
374
375 #define CONFIG_RTC_PT7C4338
376 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
377 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
378
379 /* enable read and write access to EEPROM */
380
381 #if defined(CONFIG_PCI)
382 /*
383  * General PCI
384  * Memory space is mapped 1-1, but I/O space must start from 0.
385  */
386
387 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
388 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
389 #ifdef CONFIG_PHYS_64BIT
390 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
391 #else
392 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
393 #endif
394 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
395 #ifdef CONFIG_PHYS_64BIT
396 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
397 #else
398 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
399 #endif
400
401 /* controller 1, Slot 2, tgtid 1, Base address a000 */
402 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
403 #ifdef CONFIG_PHYS_64BIT
404 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
405 #else
406 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
407 #endif
408 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
409 #ifdef CONFIG_PHYS_64BIT
410 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
411 #else
412 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
413 #endif
414
415 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup */
416 #endif /* CONFIG_PCI */
417
418 #if defined(CONFIG_TSEC_ENET)
419 #define CONFIG_TSEC1
420 #define CONFIG_TSEC1_NAME       "eTSEC1"
421 #define CONFIG_TSEC2
422 #define CONFIG_TSEC2_NAME       "eTSEC2"
423 #define CONFIG_TSEC3
424 #define CONFIG_TSEC3_NAME       "eTSEC3"
425
426 #define TSEC1_PHY_ADDR  2
427 #define TSEC2_PHY_ADDR  0
428 #define TSEC3_PHY_ADDR  1
429
430 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
431 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
432 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
433
434 #define TSEC1_PHYIDX    0
435 #define TSEC2_PHYIDX    0
436 #define TSEC3_PHYIDX    0
437 #endif /* CONFIG_TSEC_ENET */
438
439 /*
440  * Environment
441  */
442 #if defined(CONFIG_SDCARD)
443 #define CONFIG_FSL_FIXED_MMC_LOCATION
444 #elif defined(CONFIG_MTD_RAW_NAND)
445 #define CONFIG_ENV_RANGE        (3 * CONFIG_ENV_SIZE)
446 #ifdef CONFIG_TPL_BUILD
447 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
448 #endif
449 #elif defined(CONFIG_SYS_RAMBOOT)
450 #define SPL_ENV_ADDR            (CONFIG_SYS_MONITOR_BASE - 0x1000)
451 #endif
452
453 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
454 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
455
456 /*
457  * USB
458  */
459 #define CONFIG_HAS_FSL_DR_USB
460
461 #if defined(CONFIG_HAS_FSL_DR_USB)
462 #ifdef CONFIG_USB_EHCI_HCD
463 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
464 #endif
465 #endif
466
467 #if defined(CONFIG_TARGET_P1020RDB_PD)
468 #define CONFIG_USB_MAX_CONTROLLER_COUNT 1
469 #endif
470
471 #ifdef CONFIG_MMC
472 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
473 #endif
474
475 /*
476  * Miscellaneous configurable options
477  */
478
479 /*
480  * For booting Linux, the board info and command line data
481  * have to be in the first 64 MB of memory, since this is
482  * the maximum mapped by the Linux kernel during initialization.
483  */
484 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
485 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
486
487 /*
488  * Environment Configuration
489  */
490 #define CONFIG_HOSTNAME         "unknown"
491 #define CONFIG_ROOTPATH         "/opt/nfsroot"
492 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
493
494 #include "p1_p2_bootsrc.h"
495
496 #define CONFIG_EXTRA_ENV_SETTINGS       \
497 "netdev=eth0\0" \
498 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
499 "loadaddr=1000000\0"    \
500 "bootfile=uImage\0"     \
501 "tftpflash=tftpboot $loadaddr $uboot; " \
502         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
503         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
504         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
505         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
506         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
507 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
508 "consoledev=ttyS0\0"    \
509 "ramdiskaddr=2000000\0" \
510 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
511 "fdtaddr=1e00000\0"     \
512 "bdev=sda1\0" \
513 "jffs2nor=mtdblock3\0"  \
514 "norbootaddr=ef080000\0"        \
515 "norfdtaddr=ef040000\0" \
516 "jffs2nand=mtdblock9\0" \
517 "nandbootaddr=100000\0" \
518 "nandfdtaddr=80000\0"           \
519 "ramdisk_size=120000\0" \
520 __VSCFW_ADDR    \
521 MAP_NOR_LO_CMD(map_lowernorbank) \
522 MAP_NOR_UP_CMD(map_uppernorbank) \
523 RST_NOR_CMD(norboot) \
524 RST_SPI_CMD(spiboot) \
525 RST_SD_CMD(sdboot) \
526 RST_NAND_CMD(nandboot) \
527 RST_PCIE_CMD(pciboot) \
528 ""
529
530 #define CONFIG_USB_FAT_BOOT     \
531 "setenv bootargs root=/dev/ram rw "     \
532 "console=$consoledev,$baudrate $othbootargs " \
533 "ramdisk_size=$ramdisk_size;"   \
534 "usb start;"    \
535 "fatload usb 0:2 $loadaddr $bootfile;"  \
536 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
537 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
538 "bootm $loadaddr $ramdiskaddr $fdtaddr"
539
540 #define CONFIG_USB_EXT2_BOOT    \
541 "setenv bootargs root=/dev/ram rw "     \
542 "console=$consoledev,$baudrate $othbootargs " \
543 "ramdisk_size=$ramdisk_size;"   \
544 "usb start;"    \
545 "ext2load usb 0:4 $loadaddr $bootfile;" \
546 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
547 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
548 "bootm $loadaddr $ramdiskaddr $fdtaddr"
549
550 #define CONFIG_NORBOOT  \
551 "setenv bootargs root=/dev/$jffs2nor rw "       \
552 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
553 "bootm $norbootaddr - $norfdtaddr"
554
555 #endif /* __CONFIG_H */