e849f5ee874ace67dac7fa578c6d2e622b42aaeb
[platform/kernel/u-boot.git] / include / configs / p1_p2_rdb_pc.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2010-2011 Freescale Semiconductor, Inc.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * QorIQ RDB boards configuration file
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #include <linux/stringify.h>
14
15 #if defined(CONFIG_TARGET_P1020RDB_PC)
16 #define CONFIG_VSC7385_ENET
17 #define CONFIG_SLIC
18 #define __SW_BOOT_MASK          0x03
19 #define __SW_BOOT_NOR           0x5c
20 #define __SW_BOOT_SPI           0x1c
21 #define __SW_BOOT_SD            0x9c
22 #define __SW_BOOT_NAND          0xec
23 #define __SW_BOOT_PCIE          0x6c
24 #define __SW_NOR_BANK_MASK      0xfd
25 #define __SW_NOR_BANK_UP        0x00
26 #define __SW_NOR_BANK_LO        0x02
27 #define CONFIG_SYS_L2_SIZE      (256 << 10)
28 #endif
29
30 /*
31  * P1020RDB-PD board has user selectable switches for evaluating different
32  * frequency and boot options for the P1020 device. The table that
33  * follow describe the available options. The front six binary number was in
34  * accordance with SW3[1:6].
35  * 111101 533 533 267 667 NOR Core0 boot; Core1 hold-off
36  * 101101 667 667 333 667 NOR Core0 boot; Core1 hold-off
37  * 011001 800 800 400 667 NOR Core0 boot; Core1 hold-off
38  * 001001 800 800 400 667 SD/MMC Core0 boot; Core1 hold-off
39  * 001101 800 800 400 667 SPI Core0 boot; Core1 hold-off
40  * 010001 800 800 400 667 NAND Core0 boot; Core1 hold-off
41  * 011101 800 800 400 667 PCIe-2 Core0 boot; Core1 hold-off
42  */
43 #if defined(CONFIG_TARGET_P1020RDB_PD)
44 #define CONFIG_VSC7385_ENET
45 #define CONFIG_SLIC
46 #define __SW_BOOT_MASK          0x03
47 #define __SW_BOOT_NOR           0x64
48 #define __SW_BOOT_SPI           0x34
49 #define __SW_BOOT_SD            0x24
50 #define __SW_BOOT_NAND          0x44
51 #define __SW_BOOT_PCIE          0x74
52 #define __SW_NOR_BANK_MASK      0xfd
53 #define __SW_NOR_BANK_UP        0x00
54 #define __SW_NOR_BANK_LO        0x02
55 #define CONFIG_SYS_L2_SIZE      (256 << 10)
56 /*
57  * Dynamic MTD Partition support with mtdparts
58  */
59 #endif
60
61 #if defined(CONFIG_TARGET_P2020RDB)
62 #define CONFIG_VSC7385_ENET
63 #define __SW_BOOT_MASK          0x03
64 #define __SW_BOOT_NOR           0xc8
65 #define __SW_BOOT_SPI           0x28
66 #define __SW_BOOT_SD            0x68
67 #define __SW_BOOT_SD2           0x18
68 #define __SW_BOOT_NAND          0xe8
69 #define __SW_BOOT_PCIE          0xa8
70 #define __SW_NOR_BANK_MASK      0xfd
71 #define __SW_NOR_BANK_UP        0x00
72 #define __SW_NOR_BANK_LO        0x02
73 #define CONFIG_SYS_L2_SIZE      (512 << 10)
74 /*
75  * Dynamic MTD Partition support with mtdparts
76  */
77 #endif
78
79 #ifdef CONFIG_SDCARD
80 #define CONFIG_SYS_MMC_U_BOOT_SIZE      (768 << 10)
81 #define CONFIG_SYS_MMC_U_BOOT_DST       CONFIG_SYS_TEXT_BASE
82 #define CONFIG_SYS_MMC_U_BOOT_START     CONFIG_SYS_TEXT_BASE
83 #define CONFIG_SYS_MMC_U_BOOT_OFFS      CONFIG_SPL_PAD_TO
84 #elif defined(CONFIG_SPIFLASH)
85 #define CONFIG_SYS_SPI_FLASH_U_BOOT_SIZE        (768 << 10)
86 #define CONFIG_SYS_SPI_FLASH_U_BOOT_DST         CONFIG_SYS_TEXT_BASE
87 #define CONFIG_SYS_SPI_FLASH_U_BOOT_START       CONFIG_SYS_TEXT_BASE
88 #define CONFIG_SYS_SPI_FLASH_U_BOOT_OFFS        CONFIG_SPL_PAD_TO
89 #elif defined(CONFIG_MTD_RAW_NAND)
90 #ifdef CONFIG_TPL_BUILD
91 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (832 << 10)
92 #define CONFIG_SYS_NAND_U_BOOT_DST      (0x11000000)
93 #define CONFIG_SYS_NAND_U_BOOT_START    (0x11000000)
94 #elif defined(CONFIG_SPL_BUILD)
95 #define CONFIG_SYS_NAND_U_BOOT_SIZE     (128 << 10)
96 #define CONFIG_SYS_NAND_U_BOOT_DST      0xf8f80000
97 #define CONFIG_SYS_NAND_U_BOOT_START    0xf8f80000
98 #endif /* not CONFIG_TPL_BUILD */
99 #endif
100
101 #ifndef CONFIG_RESET_VECTOR_ADDRESS
102 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
103 #endif
104
105 #define CONFIG_HWCONFIG
106 /*
107  * These can be toggled for performance analysis, otherwise use default.
108  */
109 #define CONFIG_L2_CACHE
110
111 #define CONFIG_SYS_CCSRBAR              0xffe00000
112 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
113
114 /* DDR Setup */
115 #define SPD_EEPROM_ADDRESS 0x52
116
117 #if defined(CONFIG_TARGET_P1020RDB_PD)
118 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_2G
119 #else
120 #define CONFIG_SYS_SDRAM_SIZE_LAW       LAW_SIZE_1G
121 #endif
122 #define CONFIG_SYS_SDRAM_SIZE           (1u << (CONFIG_SYS_SDRAM_SIZE_LAW - 19))
123 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
124 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
125
126 /* Default settings for DDR3 */
127 #ifndef CONFIG_TARGET_P2020RDB
128 #define CONFIG_SYS_DDR_CS0_BNDS         0x0000003f
129 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80014302
130 #define CONFIG_SYS_DDR_CS0_CONFIG_2     0x00000000
131 #define CONFIG_SYS_DDR_CS1_BNDS         0x0040007f
132 #define CONFIG_SYS_DDR_CS1_CONFIG       0x80014302
133 #define CONFIG_SYS_DDR_CS1_CONFIG_2     0x00000000
134
135 #define CONFIG_SYS_DDR_INIT_ADDR        0x00000000
136 #define CONFIG_SYS_DDR_INIT_EXT_ADDR    0x00000000
137 #define CONFIG_SYS_DDR_MODE_CONTROL     0x00000000
138
139 #define CONFIG_SYS_DDR_ZQ_CONTROL       0x89080600
140 #define CONFIG_SYS_DDR_WRLVL_CONTROL    0x8655A608
141 #define CONFIG_SYS_DDR_SR_CNTR          0x00000000
142 #define CONFIG_SYS_DDR_RCW_1            0x00000000
143 #define CONFIG_SYS_DDR_RCW_2            0x00000000
144 #define CONFIG_SYS_DDR_CONTROL          0xC70C0000      /* Type = DDR3  */
145 #define CONFIG_SYS_DDR_CONTROL_2        0x04401050
146 #define CONFIG_SYS_DDR_TIMING_4         0x00220001
147 #define CONFIG_SYS_DDR_TIMING_5         0x03402400
148
149 #define CONFIG_SYS_DDR_TIMING_3         0x00020000
150 #define CONFIG_SYS_DDR_TIMING_0         0x00330004
151 #define CONFIG_SYS_DDR_TIMING_1         0x6f6B4846
152 #define CONFIG_SYS_DDR_TIMING_2         0x0FA8C8CF
153 #define CONFIG_SYS_DDR_CLK_CTRL         0x03000000
154 #define CONFIG_SYS_DDR_MODE_1           0x40461520
155 #define CONFIG_SYS_DDR_MODE_2           0x8000c000
156 #define CONFIG_SYS_DDR_INTERVAL         0x0C300000
157 #endif
158
159 /*
160  * Memory map
161  *
162  * 0x0000_0000 0x7fff_ffff      DDR             Up to 2GB cacheable
163  * 0x8000_0000 0xdfff_ffff      PCI Express Mem 1.5G non-cacheable(PCIe * 3)
164  * 0xec00_0000 0xefff_ffff      NOR flash       Up to 64M non-cacheable CS0/1
165  * 0xf8f8_0000 0xf8ff_ffff      L2 SRAM         Up to 512K cacheable
166  *   (early boot only)
167  * 0xff80_0000 0xff80_7fff      NAND flash      32K non-cacheable       CS1/0
168  * 0xffa0_0000 0xffaf_ffff      CPLD            1M non-cacheable        CS3
169  * 0xffb0_0000 0xffbf_ffff      VSC7385 switch  1M non-cacheable        CS2
170  * 0xffc0_0000 0xffc3_ffff      PCI IO range    256k non-cacheable
171  * 0xffd0_0000 0xffd0_3fff      L1 for stack    16K cacheable
172  * 0xffe0_0000 0xffef_ffff      CCSR            1M non-cacheable
173  */
174
175 /*
176  * Local Bus Definitions
177  */
178 #if defined(CONFIG_TARGET_P1020RDB_PD)
179 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* 64M */
180 #define CONFIG_SYS_FLASH_BASE           0xec000000
181 #else
182 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* 16M */
183 #define CONFIG_SYS_FLASH_BASE           0xef000000
184 #endif
185
186 #ifdef CONFIG_PHYS_64BIT
187 #define CONFIG_SYS_FLASH_BASE_PHYS      (0xf00000000ull | CONFIG_SYS_FLASH_BASE)
188 #else
189 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
190 #endif
191
192 #define CONFIG_FLASH_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
193         | BR_PS_16 | BR_V)
194
195 #define CONFIG_FLASH_OR_PRELIM  0xfc000ff7
196
197 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE_PHYS}
198 #define CONFIG_SYS_FLASH_QUIET_TEST
199 #define CONFIG_FLASH_SHOW_PROGRESS      45      /* count down from 45/5: 9..1 */
200
201 /* Nand Flash */
202 #ifdef CONFIG_NAND_FSL_ELBC
203 #define CONFIG_SYS_NAND_BASE            0xff800000
204 #ifdef CONFIG_PHYS_64BIT
205 #define CONFIG_SYS_NAND_BASE_PHYS       0xfff800000ull
206 #else
207 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
208 #endif
209
210 #define CONFIG_SYS_NAND_BASE_LIST       { CONFIG_SYS_NAND_BASE }
211 #define CONFIG_SYS_MAX_NAND_DEVICE      1
212
213 #define CONFIG_SYS_NAND_BR_PRELIM (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
214         | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
215         | BR_PS_8       /* Port Size = 8 bit */ \
216         | BR_MS_FCM     /* MSEL = FCM */ \
217         | BR_V) /* valid */
218 #if defined(CONFIG_TARGET_P1020RDB_PD)
219 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB \
220         | OR_FCM_PGS    /* Large Page*/ \
221         | OR_FCM_CSCT \
222         | OR_FCM_CST \
223         | OR_FCM_CHT \
224         | OR_FCM_SCY_1 \
225         | OR_FCM_TRLX \
226         | OR_FCM_EHTR)
227 #else
228 #define CONFIG_SYS_NAND_OR_PRELIM       (OR_AM_32KB     /* small page */ \
229         | OR_FCM_CSCT \
230         | OR_FCM_CST \
231         | OR_FCM_CHT \
232         | OR_FCM_SCY_1 \
233         | OR_FCM_TRLX \
234         | OR_FCM_EHTR)
235 #endif
236 #endif /* CONFIG_NAND_FSL_ELBC */
237
238 #define CONFIG_SYS_INIT_RAM_LOCK
239 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* stack in RAM */
240 #ifdef CONFIG_PHYS_64BIT
241 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0xf
242 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR
243 /* The assembler doesn't like typecast */
244 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS \
245         ((CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH * 1ull << 32) | \
246           CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW)
247 #else
248 /* Initial L1 address */
249 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS   CONFIG_SYS_INIT_RAM_ADDR
250 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_HIGH 0
251 #define CONFIG_SYS_INIT_RAM_ADDR_PHYS_LOW CONFIG_SYS_INIT_RAM_ADDR_PHYS
252 #endif
253 /* Size of used area in RAM */
254 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000
255
256 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
257
258 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
259
260 #define CONFIG_SYS_CPLD_BASE    0xffa00000
261 #ifdef CONFIG_PHYS_64BIT
262 #define CONFIG_SYS_CPLD_BASE_PHYS       0xfffa00000ull
263 #else
264 #define CONFIG_SYS_CPLD_BASE_PHYS       CONFIG_SYS_CPLD_BASE
265 #endif
266 /* CPLD config size: 1Mb */
267
268 /* Vsc7385 switch */
269 #ifdef CONFIG_VSC7385_ENET
270 #define __VSCFW_ADDR                    "vscfw_addr=ef000000\0"
271 #define CONFIG_SYS_VSC7385_BASE         0xffb00000
272
273 #ifdef CONFIG_PHYS_64BIT
274 #define CONFIG_SYS_VSC7385_BASE_PHYS    0xfffb00000ull
275 #else
276 #define CONFIG_SYS_VSC7385_BASE_PHYS    CONFIG_SYS_VSC7385_BASE
277 #endif
278
279 #define CONFIG_SYS_VSC7385_BR_PRELIM    \
280         (BR_PHYS_ADDR(CONFIG_SYS_VSC7385_BASE_PHYS) | BR_PS_8 | BR_V)
281 #define CONFIG_SYS_VSC7385_OR_PRELIM    (OR_AM_128KB | OR_GPCM_CSNT | \
282                         OR_GPCM_XACS |  OR_GPCM_SCY_15 | OR_GPCM_SETA | \
283                         OR_GPCM_TRLX |  OR_GPCM_EHTR | OR_GPCM_EAD)
284
285 /* The size of the VSC7385 firmware image */
286 #define CONFIG_VSC7385_IMAGE_SIZE       8192
287 #endif
288
289 #ifndef __VSCFW_ADDR
290 #define __VSCFW_ADDR ""
291 #endif
292
293 /*
294  * Config the L2 Cache as L2 SRAM
295 */
296 #if defined(CONFIG_SPL_BUILD)
297 #if defined(CONFIG_SDCARD) || defined(CONFIG_SPIFLASH)
298 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
299 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
300 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
301 #elif defined(CONFIG_MTD_RAW_NAND)
302 #ifdef CONFIG_TPL_BUILD
303 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
304 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
305 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
306 #else
307 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
308 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
309 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
310 #endif /* CONFIG_TPL_BUILD */
311 #endif
312 #endif
313
314 /* Serial Port - controlled on board with jumper J8
315  * open - index 2
316  * shorted - index 1
317  */
318 #undef CONFIG_SERIAL_SOFTWARE_FIFO
319 #define CONFIG_SYS_NS16550_SERIAL
320 #define CONFIG_SYS_NS16550_REG_SIZE     1
321 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
322 #if defined(CONFIG_SPL_BUILD) && CONFIG_IS_ENABLED(INIT_MINIMAL)
323 #define CONFIG_NS16550_MIN_FUNCTIONS
324 #endif
325
326 #define CONFIG_SYS_BAUDRATE_TABLE       \
327         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
328
329 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
330 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
331
332 /* I2C */
333 #if !CONFIG_IS_ENABLED(DM_I2C)
334 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
335 #endif
336
337 /*
338  * I2C2 EEPROM
339  */
340
341 #define CONFIG_RTC_PT7C4338
342 #define CONFIG_SYS_I2C_RTC_ADDR         0x68
343 #define CONFIG_SYS_I2C_PCA9557_ADDR     0x18
344
345 /* enable read and write access to EEPROM */
346
347 #if defined(CONFIG_PCI)
348 /*
349  * General PCI
350  * Memory space is mapped 1-1, but I/O space must start from 0.
351  */
352
353 /* controller 2, direct to uli, tgtid 2, Base address 9000 */
354 #define CONFIG_SYS_PCIE2_MEM_VIRT       0xa0000000
355 #ifdef CONFIG_PHYS_64BIT
356 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc20000000ull
357 #else
358 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xa0000000
359 #endif
360 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc10000
361 #ifdef CONFIG_PHYS_64BIT
362 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc10000ull
363 #else
364 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc10000
365 #endif
366
367 /* controller 1, Slot 2, tgtid 1, Base address a000 */
368 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x80000000
369 #ifdef CONFIG_PHYS_64BIT
370 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc00000000ull
371 #else
372 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x80000000
373 #endif
374 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc00000
375 #ifdef CONFIG_PHYS_64BIT
376 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc00000ull
377 #else
378 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc00000
379 #endif
380 #endif /* CONFIG_PCI */
381
382 #if defined(CONFIG_TSEC_ENET)
383 #define CONFIG_TSEC1
384 #define CONFIG_TSEC1_NAME       "eTSEC1"
385 #define CONFIG_TSEC2
386 #define CONFIG_TSEC2_NAME       "eTSEC2"
387 #define CONFIG_TSEC3
388 #define CONFIG_TSEC3_NAME       "eTSEC3"
389
390 #define TSEC1_PHY_ADDR  2
391 #define TSEC2_PHY_ADDR  0
392 #define TSEC3_PHY_ADDR  1
393
394 #define TSEC1_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
395 #define TSEC2_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
396 #define TSEC3_FLAGS     (TSEC_GIGABIT | TSEC_REDUCED)
397
398 #define TSEC1_PHYIDX    0
399 #define TSEC2_PHYIDX    0
400 #define TSEC3_PHYIDX    0
401 #endif /* CONFIG_TSEC_ENET */
402
403 /*
404  * Environment
405  */
406 #if defined(CONFIG_MTD_RAW_NAND)
407 #ifdef CONFIG_TPL_BUILD
408 #define SPL_ENV_ADDR            (CONFIG_SYS_INIT_L2_ADDR + (160 << 10))
409 #endif
410 #endif
411
412 #define CONFIG_LOADS_ECHO               /* echo on for serial download */
413 #define CONFIG_SYS_LOADS_BAUD_CHANGE    /* allow baudrate change */
414
415 /*
416  * USB
417  */
418
419 #ifdef CONFIG_MMC
420 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
421 #endif
422
423 /*
424  * Miscellaneous configurable options
425  */
426
427 /*
428  * For booting Linux, the board info and command line data
429  * have to be in the first 64 MB of memory, since this is
430  * the maximum mapped by the Linux kernel during initialization.
431  */
432 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory for Linux*/
433
434 /*
435  * Environment Configuration
436  */
437 #define CONFIG_HOSTNAME         "unknown"
438 #define CONFIG_ROOTPATH         "/opt/nfsroot"
439 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
440
441 #include "p1_p2_bootsrc.h"
442
443 #define CONFIG_EXTRA_ENV_SETTINGS       \
444 "netdev=eth0\0" \
445 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
446 "loadaddr=1000000\0"    \
447 "bootfile=uImage\0"     \
448 "tftpflash=tftpboot $loadaddr $uboot; " \
449         "protect off " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
450         "erase " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; "      \
451         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize; " \
452         "protect on " __stringify(CONFIG_SYS_TEXT_BASE) " +$filesize; " \
453         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE) " $filesize\0" \
454 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"    \
455 "consoledev=ttyS0\0"    \
456 "ramdiskaddr=2000000\0" \
457 "ramdiskfile=rootfs.ext2.gz.uboot\0"    \
458 "fdtaddr=1e00000\0"     \
459 "bdev=sda1\0" \
460 "jffs2nor=mtdblock3\0"  \
461 "norbootaddr=ef080000\0"        \
462 "norfdtaddr=ef040000\0" \
463 "jffs2nand=mtdblock9\0" \
464 "nandbootaddr=100000\0" \
465 "nandfdtaddr=80000\0"           \
466 "ramdisk_size=120000\0" \
467 __VSCFW_ADDR    \
468 MAP_NOR_LO_CMD(map_lowernorbank) \
469 MAP_NOR_UP_CMD(map_uppernorbank) \
470 RST_NOR_CMD(norboot) \
471 RST_SPI_CMD(spiboot) \
472 RST_SD_CMD(sdboot) \
473 RST_NAND_CMD(nandboot) \
474 RST_PCIE_CMD(pciboot) \
475 ""
476
477 #define CONFIG_USB_FAT_BOOT     \
478 "setenv bootargs root=/dev/ram rw "     \
479 "console=$consoledev,$baudrate $othbootargs " \
480 "ramdisk_size=$ramdisk_size;"   \
481 "usb start;"    \
482 "fatload usb 0:2 $loadaddr $bootfile;"  \
483 "fatload usb 0:2 $fdtaddr $fdtfile;"    \
484 "fatload usb 0:2 $ramdiskaddr $ramdiskfile;"    \
485 "bootm $loadaddr $ramdiskaddr $fdtaddr"
486
487 #define CONFIG_USB_EXT2_BOOT    \
488 "setenv bootargs root=/dev/ram rw "     \
489 "console=$consoledev,$baudrate $othbootargs " \
490 "ramdisk_size=$ramdisk_size;"   \
491 "usb start;"    \
492 "ext2load usb 0:4 $loadaddr $bootfile;" \
493 "ext2load usb 0:4 $fdtaddr $fdtfile;" \
494 "ext2load usb 0:4 $ramdiskaddr $ramdiskfile;" \
495 "bootm $loadaddr $ramdiskaddr $fdtaddr"
496
497 #define CONFIG_NORBOOT  \
498 "setenv bootargs root=/dev/$jffs2nor rw "       \
499 "console=$consoledev,$baudrate rootfstype=jffs2 $othbootargs;"  \
500 "bootm $norbootaddr - $norfdtaddr"
501
502 #endif /* __CONFIG_H */