dm: Move OMAP GPIO driver to drivers/gpio/
[platform/kernel/u-boot.git] / include / configs / omap3_evm_common.h
1 /*
2  * Common configuration settings for the TI OMAP3 EVM board.
3  *
4  * Copyright (C) 2006-2011 Texas Instruments Incorporated - http://www.ti.com/
5  *
6  * This program is free software; you can redistribute it and/or
7  * modify it under the terms of the GNU General Public License as
8  * published by the Free Software Foundation; either version 2 of
9  * the License, or (at your option) any later version.
10  *
11  * This program is distributed "as is" WITHOUT ANY WARRANTY of any
12  * kind, whether express or implied; without even the implied warranty
13  * of MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14  * GNU General Public License for more details.
15  */
16
17 #ifndef __OMAP3_EVM_COMMON_H
18 #define __OMAP3_EVM_COMMON_H
19
20 /*
21  * High level configuration options
22  */
23 #define CONFIG_OMAP                     /* This is TI OMAP core */
24 #define CONFIG_OMAP34XX                 /* belonging to 34XX family */
25 #define CONFIG_OMAP_GPIO
26
27 #define CONFIG_SDRC                     /* The chip has SDRC controller */
28
29 #define CONFIG_OMAP3_EVM                /* This is a OMAP3 EVM */
30 #define CONFIG_TWL4030_POWER            /* with TWL4030 PMIC */
31
32 #undef CONFIG_USE_IRQ                   /* no support for IRQs */
33
34 /*
35  * Clock related definitions
36  */
37 #define V_OSCK                  26000000        /* Clock output from T2 */
38 #define V_SCLK                  (V_OSCK >> 1)
39
40 /*
41  * OMAP3 has 12 GP timers, they can be driven by the system clock
42  * (12/13/16.8/19.2/38.4MHz) or by 32KHz clock. We use 13MHz (V_SCLK).
43  * This rate is divided by a local divisor.
44  */
45 #define CONFIG_SYS_TIMERBASE            OMAP34XX_GPT2
46 #define CONFIG_SYS_PTV                  2       /* Divisor: 2^(PTV+1) => 8 */
47 #define CONFIG_SYS_HZ                   1000
48
49 /* Size of environment - 128KB */
50 #define CONFIG_ENV_SIZE                 (128 << 10)
51
52 /* Size of malloc pool */
53 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + (128 << 10))
54
55 /*
56  * Stack sizes
57  * These values are used in start.S
58  */
59 #define CONFIG_STACKSIZE        (128 << 10)     /* regular stack 128 KiB */
60
61 /*
62  * Physical Memory Map
63  * Note 1: CS1 may or may not be populated
64  * Note 2: SDRAM size is expected to be at least 32MB
65  */
66 #define CONFIG_NR_DRAM_BANKS            2
67 #define PHYS_SDRAM_1                    OMAP34XX_SDRC_CS0
68 #define PHYS_SDRAM_2                    OMAP34XX_SDRC_CS1
69
70 /* Limits for memtest */
71 #define CONFIG_SYS_MEMTEST_START        (OMAP34XX_SDRC_CS0)
72 #define CONFIG_SYS_MEMTEST_END          (OMAP34XX_SDRC_CS0 + \
73                                                 0x01F00000) /* 31MB */
74
75 /* Default load address */
76 #define CONFIG_SYS_LOAD_ADDR            (OMAP34XX_SDRC_CS0)
77
78 /* -----------------------------------------------------------------------------
79  * Hardware drivers
80  * -----------------------------------------------------------------------------
81  */
82
83 /*
84  * NS16550 Configuration
85  */
86 #define V_NS16550_CLK                   48000000        /* 48MHz (APLL96/2) */
87
88 #define CONFIG_SYS_NS16550
89 #define CONFIG_SYS_NS16550_SERIAL
90 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
91 #define CONFIG_SYS_NS16550_CLK          V_NS16550_CLK
92
93 /*
94  * select serial console configuration
95  */
96 #define CONFIG_CONS_INDEX               1
97 #define CONFIG_SERIAL1                  1       /* UART1 on OMAP3 EVM */
98 #define CONFIG_SYS_NS16550_COM1         OMAP34XX_UART1
99 #define CONFIG_BAUDRATE                 115200
100 #define CONFIG_SYS_BAUDRATE_TABLE       {4800, 9600, 19200, 38400, 57600,\
101                                         115200}
102
103 /*
104  * I2C
105  */
106 #define CONFIG_HARD_I2C
107 #define CONFIG_DRIVER_OMAP34XX_I2C
108
109 #define CONFIG_SYS_I2C_SPEED            100000
110 #define CONFIG_SYS_I2C_SLAVE            1
111 #define CONFIG_SYS_I2C_BUS              0
112 #define CONFIG_SYS_I2C_BUS_SELECT       1
113
114 /*
115  * PISMO support
116  */
117 #define PISMO1_NAND_SIZE                GPMC_SIZE_128M
118 #define PISMO1_ONEN_SIZE                GPMC_SIZE_128M
119
120 /* Monitor at start of flash - Reserve 2 sectors */
121 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_FLASH_BASE
122
123 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)
124
125 /* Start location & size of environment */
126 #define ONENAND_ENV_OFFSET              0x260000
127 #define SMNAND_ENV_OFFSET               0x260000
128
129 #define CONFIG_SYS_ENV_SECT_SIZE        (128 << 10)     /* 128 KiB */
130
131 /*
132  * NAND
133  */
134 /* Physical address to access NAND */
135 #define CONFIG_SYS_NAND_ADDR            NAND_BASE
136
137 /* Physical address to access NAND at CS0 */
138 #define CONFIG_SYS_NAND_BASE            NAND_BASE
139
140 /* Max number of NAND devices */
141 #define CONFIG_SYS_MAX_NAND_DEVICE      1
142
143 /* Timeout values (in ticks) */
144 #define CONFIG_SYS_FLASH_ERASE_TOUT     (100 * CONFIG_SYS_HZ)
145 #define CONFIG_SYS_FLASH_WRITE_TOUT     (100 * CONFIG_SYS_HZ)
146
147 /* Flash banks JFFS2 should use */
148 #define CONFIG_SYS_MAX_MTD_BANKS        (CONFIG_SYS_MAX_FLASH_BANKS + \
149                                                 CONFIG_SYS_MAX_NAND_DEVICE)
150
151 #define CONFIG_SYS_JFFS2_MEM_NAND
152 #define CONFIG_SYS_JFFS2_FIRST_BANK     CONFIG_SYS_MAX_FLASH_BANKS
153 #define CONFIG_SYS_JFFS2_NUM_BANKS      1
154
155 #define CONFIG_JFFS2_NAND
156 /* nand device jffs2 lives on */
157 #define CONFIG_JFFS2_DEV                "nand0"
158 /* Start of jffs2 partition */
159 #define CONFIG_JFFS2_PART_OFFSET        0x680000
160 /* Size of jffs2 partition */
161 #define CONFIG_JFFS2_PART_SIZE          0xf980000
162
163 /*
164  * USB
165  */
166 #ifdef CONFIG_USB_OMAP3
167
168 #ifdef CONFIG_MUSB_HCD
169 #define CONFIG_CMD_USB
170
171 #define CONFIG_USB_STORAGE
172 #define CONGIG_CMD_STORAGE
173 #define CONFIG_CMD_FAT
174
175 #ifdef CONFIG_USB_KEYBOARD
176 #define CONFIG_SYS_USB_EVENT_POLL
177 #define CONFIG_PREBOOT                  "usb start"
178 #endif /* CONFIG_USB_KEYBOARD */
179
180 #endif /* CONFIG_MUSB_HCD */
181
182 #ifdef CONFIG_MUSB_UDC
183 /* USB device configuration */
184 #define CONFIG_USB_DEVICE
185 #define CONFIG_USB_TTY
186 #define CONFIG_SYS_CONSOLE_IS_IN_ENV
187
188 /* Change these to suit your needs */
189 #define CONFIG_USBD_VENDORID            0x0451
190 #define CONFIG_USBD_PRODUCTID           0x5678
191 #define CONFIG_USBD_MANUFACTURER        "Texas Instruments"
192 #define CONFIG_USBD_PRODUCT_NAME        "EVM"
193 #endif /* CONFIG_MUSB_UDC */
194
195 #endif /* CONFIG_USB_OMAP3 */
196
197 /* ----------------------------------------------------------------------------
198  * U-boot features
199  * ----------------------------------------------------------------------------
200  */
201 #define CONFIG_SYS_PROMPT               "OMAP3_EVM # "
202 #define CONFIG_SYS_MAXARGS              16      /* max args for a command */
203
204 #define CONFIG_MISC_INIT_R
205
206 #define CONFIG_CMDLINE_TAG                      /* enable passing of ATAGs */
207 #define CONFIG_SETUP_MEMORY_TAGS
208 #define CONFIG_INITRD_TAG
209 #define CONFIG_REVISION_TAG
210
211 /* Size of Console IO buffer */
212 #define CONFIG_SYS_CBSIZE               512
213
214 /* Size of print buffer */
215 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + \
216                                                 sizeof(CONFIG_SYS_PROMPT) + 16)
217
218 /* Size of bootarg buffer */
219 #define CONFIG_SYS_BARGSIZE             (CONFIG_SYS_CBSIZE)
220
221 #define CONFIG_BOOTFILE                 "uImage"
222
223 /*
224  * NAND / OneNAND
225  */
226 #if defined(CONFIG_CMD_NAND)
227 #define CONFIG_SYS_FLASH_BASE           PISMO1_NAND_BASE
228
229 #define CONFIG_NAND_OMAP_GPMC
230 #define GPMC_NAND_ECC_LP_x16_LAYOUT
231 #define CONFIG_ENV_OFFSET               SMNAND_ENV_OFFSET
232 #elif defined(CONFIG_CMD_ONENAND)
233 #define CONFIG_SYS_FLASH_BASE           PISMO1_ONEN_BASE
234 #define CONFIG_SYS_ONENAND_BASE         ONENAND_MAP
235 #endif
236
237 #if !defined(CONFIG_ENV_IS_NOWHERE)
238 #if defined(CONFIG_CMD_NAND)
239 #define CONFIG_ENV_IS_IN_NAND
240 #elif defined(CONFIG_CMD_ONENAND)
241 #define CONFIG_ENV_IS_IN_ONENAND
242 #define CONFIG_ENV_OFFSET               ONENAND_ENV_OFFSET
243 #endif
244 #endif /* CONFIG_ENV_IS_NOWHERE */
245
246 #define CONFIG_ENV_ADDR                 CONFIG_ENV_OFFSET
247
248 #if defined(CONFIG_CMD_NET)
249
250 /* Ethernet (SMSC9115 from SMSC9118 family) */
251 #define CONFIG_SMC911X
252 #define CONFIG_SMC911X_32_BIT
253 #define CONFIG_SMC911X_BASE             0x2C000000
254
255 /* BOOTP fields */
256 #define CONFIG_BOOTP_SUBNETMASK         0x00000001
257 #define CONFIG_BOOTP_GATEWAY            0x00000002
258 #define CONFIG_BOOTP_HOSTNAME           0x00000004
259 #define CONFIG_BOOTP_BOOTPATH           0x00000010
260
261 #endif /* CONFIG_CMD_NET */
262
263 /* Support for relocation */
264 #define CONFIG_SYS_SDRAM_BASE           PHYS_SDRAM_1
265 #define CONFIG_SYS_INIT_RAM_ADDR        0x4020f800
266 #define CONFIG_SYS_INIT_RAM_SIZE        0x800
267 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_INIT_RAM_ADDR + \
268                                          CONFIG_SYS_INIT_RAM_SIZE - \
269                                          GENERATED_GBL_DATA_SIZE)
270
271 /* -----------------------------------------------------------------------------
272  * Board specific
273  * -----------------------------------------------------------------------------
274  */
275 #define CONFIG_SYS_NO_FLASH
276
277 /* Uncomment to define the board revision statically */
278 /* #define CONFIG_STATIC_BOARD_REV      OMAP3EVM_BOARD_GEN_2 */
279
280 #define CONFIG_SYS_CACHELINE_SIZE       64
281
282 /* Defines for SPL */
283 #define CONFIG_SPL
284 #define CONFIG_SPL_TEXT_BASE            0x40200800
285 #define CONFIG_SPL_MAX_SIZE             (54 * 1024)     /* 8 KB for stack */
286 #define CONFIG_SPL_STACK                LOW_LEVEL_SRAM_STACK
287
288 #define CONFIG_SPL_BSS_START_ADDR       0x80000000
289 #define CONFIG_SPL_BSS_MAX_SIZE         0x80000         /* 512 KB */
290
291 #define CONFIG_SPL_BOARD_INIT
292 #define CONFIG_SPL_LIBCOMMON_SUPPORT
293 #define CONFIG_SPL_LIBDISK_SUPPORT
294 #define CONFIG_SPL_I2C_SUPPORT
295 #define CONFIG_SPL_LIBGENERIC_SUPPORT
296 #define CONFIG_SPL_SERIAL_SUPPORT
297 #define CONFIG_SPL_POWER_SUPPORT
298 #define CONFIG_SPL_OMAP3_ID_NAND
299 #define CONFIG_SPL_LDSCRIPT             "$(CPUDIR)/omap-common/u-boot-spl.lds"
300
301 /*
302  * 1MB into the SDRAM to allow for SPL's bss at the beginning of SDRAM
303  * 64 bytes before this address should be set aside for u-boot.img's
304  * header. That is 0x800FFFC0--0x80100000 should not be used for any
305  * other needs.
306  */
307 #define CONFIG_SYS_TEXT_BASE            0x80100000
308 #define CONFIG_SYS_SPL_MALLOC_START     0x80208000
309 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x100000
310
311 #endif /* __OMAP3_EVM_COMMON_H */