fdcf43f44d1824746353d6f49ac8522b87cbd4ca
[platform/kernel/u-boot.git] / include / configs / nitrogen6x.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2010-2011 Freescale Semiconductor, Inc.
4  *
5  * Configuration settings for the Boundary Devices Nitrogen6X
6  * and Freescale i.MX6Q Sabre Lite boards.
7  */
8
9 #ifndef __CONFIG_H
10 #define __CONFIG_H
11
12 #include "mx6_common.h"
13
14 #define CONFIG_MACH_TYPE        3769
15
16 /* Size of malloc() pool */
17 #define CONFIG_SYS_MALLOC_LEN           (10 * 1024 * 1024)
18
19 #define CONFIG_USBD_HS
20
21 #define CONFIG_MXC_UART_BASE           UART2_BASE
22
23 /* I2C Configs */
24 #define CONFIG_SYS_I2C
25 #define CONFIG_SYS_I2C_MXC
26 #define CONFIG_SYS_I2C_MXC_I2C1         /* enable I2C bus 1 */
27 #define CONFIG_SYS_I2C_MXC_I2C2         /* enable I2C bus 2 */
28 #define CONFIG_SYS_I2C_MXC_I2C3         /* enable I2C bus 3 */
29 #define CONFIG_SYS_I2C_SPEED            100000
30 #define CONFIG_I2C_EDID
31
32 /* MMC Configs */
33 #define CONFIG_SYS_FSL_ESDHC_ADDR      0
34 #define CONFIG_SYS_FSL_USDHC_NUM       2
35
36 /*
37  * SATA Configs
38  */
39 #ifdef CONFIG_CMD_SATA
40 #define CONFIG_SYS_SATA_MAX_DEVICE      1
41 #define CONFIG_DWC_AHSATA_PORT_ID       0
42 #define CONFIG_DWC_AHSATA_BASE_ADDR     SATA_ARB_BASE_ADDR
43 #define CONFIG_LBA48
44 #endif
45
46 #define CONFIG_FEC_MXC
47 #define IMX_FEC_BASE                    ENET_BASE_ADDR
48 #define CONFIG_FEC_XCV_TYPE             RGMII
49 #define CONFIG_ETHPRIME                 "FEC"
50 #define CONFIG_FEC_MXC_PHYADDR          6
51
52 /* USB Configs */
53 #define CONFIG_USB_MAX_CONTROLLER_COUNT 2
54 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET        /* For OTG port */
55 #define CONFIG_MXC_USB_PORTSC   (PORT_PTS_UTMI | PORT_PTS_PTW)
56 #define CONFIG_MXC_USB_FLAGS    0
57
58 /* Framebuffer and LCD */
59 #define CONFIG_VIDEO_BMP_RLE8
60 #define CONFIG_SPLASH_SCREEN
61 #define CONFIG_SPLASH_SCREEN_ALIGN
62 #define CONFIG_VIDEO_BMP_GZIP
63 #define CONFIG_SYS_VIDEO_LOGO_MAX_SIZE (6 * 1024 * 1024)
64 #define CONFIG_BMP_16BPP
65 #define CONFIG_IMX_HDMI
66 #define CONFIG_IMX_VIDEO_SKIP
67
68 #ifdef CONFIG_CMD_MMC
69 #define DISTRO_BOOT_DEV_MMC(func) func(MMC, mmc, 0) func(MMC, mmc, 1)
70 #else
71 #define DISTRO_BOOT_DEV_MMC(func)
72 #endif
73
74 #ifdef CONFIG_CMD_SATA
75 #define DISTRO_BOOT_DEV_SATA(func) func(SATA, sata, 0)
76 #else
77 #define DISTRO_BOOT_DEV_SATA(func)
78 #endif
79
80 #ifdef CONFIG_USB_STORAGE
81 #define DISTRO_BOOT_DEV_USB(func) func(USB, usb, 0)
82 #else
83 #define DISTRO_BOOT_DEV_USB(func)
84 #endif
85
86 #ifdef CONFIG_CMD_PXE
87 #define DISTRO_BOOT_DEV_PXE(func) func(PXE, pxe, na)
88 #else
89 #define DISTRO_BOOT_DEV_PXE(func)
90 #endif
91
92 #ifdef CONFIG_CMD_DHCP
93 #define DISTRO_BOOT_DEV_DHCP(func) func(DHCP, dhcp, na)
94 #else
95 #define DISTRO_BOOT_DEV_DHCP(func)
96 #endif
97
98
99 #if defined(CONFIG_SABRELITE)
100 #define FDTFILE "fdtfile=imx6q-sabrelite.dtb\0"
101 #else
102 /* FIXME: nitrogen6x covers multiple configs. Define fdtfile for each supported config. */
103 #define FDTFILE
104 #endif
105
106 #define BOOT_TARGET_DEVICES(func) \
107         DISTRO_BOOT_DEV_MMC(func) \
108         DISTRO_BOOT_DEV_SATA(func) \
109         DISTRO_BOOT_DEV_USB(func) \
110         DISTRO_BOOT_DEV_PXE(func) \
111         DISTRO_BOOT_DEV_DHCP(func)
112
113 #include <config_distro_bootcmd.h>
114 #include <linux/stringify.h>
115
116 #define CONFIG_EXTRA_ENV_SETTINGS \
117         "console=ttymxc1\0" \
118         "fdt_high=0xffffffff\0" \
119         "initrd_high=0xffffffff\0" \
120         "fdt_addr_r=0x18000000\0" \
121         FDTFILE \
122         "kernel_addr_r=" __stringify(CONFIG_LOADADDR) "\0"  \
123         "pxefile_addr_r=" __stringify(CONFIG_LOADADDR) "\0" \
124         "scriptaddr=" __stringify(CONFIG_LOADADDR) "\0" \
125         "ramdisk_addr_r=0x13000000\0" \
126         "ramdiskaddr=0x13000000\0" \
127         "ip_dyn=yes\0" \
128         "usb_pgood_delay=2000\0" \
129         BOOTENV
130
131 /* Miscellaneous configurable options */
132
133 /* Physical Memory Map */
134 #define PHYS_SDRAM                     MMDC0_ARB_BASE_ADDR
135
136 #define CONFIG_SYS_SDRAM_BASE          PHYS_SDRAM
137 #define CONFIG_SYS_INIT_RAM_ADDR       IRAM_BASE_ADDR
138 #define CONFIG_SYS_INIT_RAM_SIZE       IRAM_SIZE
139
140 #define CONFIG_SYS_INIT_SP_OFFSET \
141         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
142 #define CONFIG_SYS_INIT_SP_ADDR \
143         (CONFIG_SYS_INIT_RAM_ADDR + CONFIG_SYS_INIT_SP_OFFSET)
144
145 /* Environment organization */
146
147 /*
148  * PCI express
149  */
150 #ifdef CONFIG_CMD_PCI
151 #define CONFIG_PCI_SCAN_SHOW
152 #define CONFIG_PCIE_IMX
153 #endif
154
155 #endif         /* __CONFIG_H */