925245441cfe533900ee4f5a35e3ed27669b1390
[platform/kernel/u-boot.git] / include / configs / lwmon5.h
1 /*
2  * (C) Copyright 2007-2013
3  * Stefan Roese, DENX Software Engineering, sr@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * lwmon5.h - configuration for lwmon5 board
10  */
11 #ifndef __CONFIG_H
12 #define __CONFIG_H
13
14 /*
15  * Liebherr extra version info
16  */
17 #define CONFIG_IDENT_STRING     " - v2.0"
18
19 /*
20  * High Level Configuration Options
21  */
22 #define CONFIG_LWMON5           1               /* Board is lwmon5      */
23 #define CONFIG_440EPX           1               /* Specific PPC440EPx   */
24 #define CONFIG_440              1               /* ... PPC440 family    */
25
26
27 #define CONFIG_SYS_TEXT_BASE    0xFFF80000
28 #define CONFIG_HOSTNAME         lwmon5
29
30 #define CONFIG_SYS_CLK_FREQ     33300000        /* external freq to pll */
31
32 #define CONFIG_4xx_DCACHE               /* enable cache in SDRAM        */
33
34 #define CONFIG_BOARD_EARLY_INIT_F       /* Call board_early_init_f      */
35 #define CONFIG_BOARD_EARLY_INIT_R       /* Call board_early_init_r      */
36 #define CONFIG_BOARD_POSTCLK_INIT       /* Call board_postclk_init      */
37 #define CONFIG_MISC_INIT_R              /* Call misc_init_r             */
38 #define CONFIG_BOARD_RESET              /* Call board_reset             */
39
40 /*
41  * Base addresses -- Note these are effective addresses where the
42  * actual resources get mapped (not physical addresses)
43  */
44 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE    /* Start of U-Boot      */
45 #define CONFIG_SYS_MONITOR_LEN          0x80000
46 #define CONFIG_SYS_MALLOC_LEN           (1 << 20)       /* Reserved for malloc  */
47
48 #define CONFIG_SYS_BOOT_BASE_ADDR       0xf0000000
49 #define CONFIG_SYS_SDRAM_BASE           0x00000000      /* _must_ be 0          */
50 #define CONFIG_SYS_FLASH_BASE           0xf8000000      /* start of FLASH       */
51 #define CONFIG_SYS_LIME_BASE_0          0xc0000000
52 #define CONFIG_SYS_LIME_BASE_1          0xc1000000
53 #define CONFIG_SYS_LIME_BASE_2          0xc2000000
54 #define CONFIG_SYS_LIME_BASE_3          0xc3000000
55 #define CONFIG_SYS_FPGA_BASE_0          0xc4000000
56 #define CONFIG_SYS_FPGA_BASE_1          0xc4200000
57 #define CONFIG_SYS_OCM_BASE             0xe0010000      /* ocm                  */
58 #define CONFIG_SYS_PCI_BASE             0xe0000000      /* Internal PCI regs    */
59 #define CONFIG_SYS_PCI_MEMBASE          0x80000000      /* mapped pci memory    */
60 #define CONFIG_SYS_PCI_MEMBASE1         (CONFIG_SYS_PCI_MEMBASE  + 0x10000000)
61 #define CONFIG_SYS_PCI_MEMBASE2         (CONFIG_SYS_PCI_MEMBASE1 + 0x10000000)
62 #define CONFIG_SYS_PCI_MEMBASE3         (CONFIG_SYS_PCI_MEMBASE2 + 0x10000000)
63
64 #define CONFIG_SYS_USB2D0_BASE          0xe0000100
65 #define CONFIG_SYS_USB_DEVICE           0xe0000000
66 #define CONFIG_SYS_USB_HOST             0xe0000400
67
68 /*
69  * Initial RAM & stack pointer
70  *
71  * On LWMON5 we use D-cache as init-ram and stack pointer. We also move
72  * the POST_WORD from OCM to a 440EPx register that preserves it's
73  * content during reset (GPT0_COMP6). This way we reserve the OCM (16k)
74  * for logbuffer only. (GPT0_COMP1-COMP5 are reserved for logbuffer header.)
75  */
76 #define CONFIG_SYS_INIT_RAM_DCACHE      1               /* d-cache as init ram  */
77 #define CONFIG_SYS_INIT_RAM_ADDR        0x70000000              /* DCache       */
78 #define CONFIG_SYS_INIT_RAM_SIZE                (4 << 10)
79 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
80                                          GENERATED_GBL_DATA_SIZE)
81 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
82
83 /* unused GPT0 COMP reg */
84 #define CONFIG_SYS_POST_WORD_ADDR       (CONFIG_SYS_PERIPHERAL_BASE + GPT0_COMP6)
85 #define CONFIG_SYS_OCM_SIZE             (16 << 10)
86 /* 440EPx errata CHIP 11: don't use last 4kbytes */
87 #define CONFIG_SYS_MEM_TOP_HIDE         (4 << 10)
88
89 /* Additional registers for watchdog timer post test */
90 #define CONFIG_SYS_WATCHDOG_TIME_ADDR   (CONFIG_SYS_PERIPHERAL_BASE + GPT0_MASK2)
91 #define CONFIG_SYS_WATCHDOG_FLAGS_ADDR  (CONFIG_SYS_PERIPHERAL_BASE + GPT0_MASK1)
92 #define CONFIG_SYS_DSPIC_TEST_ADDR      CONFIG_SYS_WATCHDOG_FLAGS_ADDR
93 #define CONFIG_SYS_OCM_STATUS_ADDR      CONFIG_SYS_WATCHDOG_FLAGS_ADDR
94 #define CONFIG_SYS_WATCHDOG_MAGIC       0x12480000
95 #define CONFIG_SYS_WATCHDOG_MAGIC_MASK  0xFFFF0000
96 #define CONFIG_SYS_DSPIC_TEST_MASK      0x00000001
97 #define CONFIG_SYS_OCM_STATUS_OK        0x00009A00
98 #define CONFIG_SYS_OCM_STATUS_FAIL      0x0000A300
99 #define CONFIG_SYS_OCM_STATUS_MASK      0x0000FF00
100
101 /*
102  * Serial Port
103  */
104 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
105 #define CONFIG_SYS_NS16550_SERIAL
106 #define CONFIG_SYS_NS16550_REG_SIZE     1
107 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
108 #undef CONFIG_SYS_EXT_SERIAL_CLOCK              /* no external clock provided   */
109 #define CONFIG_BAUDRATE         115200
110
111 #define CONFIG_SYS_BAUDRATE_TABLE                                               \
112         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
113
114 /*
115  * Environment
116  */
117 #define CONFIG_ENV_IS_IN_FLASH          /* use FLASH for environment vars       */
118
119 /*
120  * FLASH related
121  */
122 #define CONFIG_SYS_FLASH_CFI                    /* The flash is CFI compatible  */
123 #define CONFIG_FLASH_CFI_DRIVER                 /* Use common CFI driver        */
124
125 #define CONFIG_SYS_FLASH0               0xFC000000
126 #define CONFIG_SYS_FLASH1               0xF8000000
127 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH1, CONFIG_SYS_FLASH0 }
128
129 #define CONFIG_SYS_MAX_FLASH_BANKS_DETECT 2     /* max number of memory banks           */
130 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max number of sectors on one chip    */
131
132 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
133 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
134
135 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       /* use buffered writes (20x faster)     */
136 #define CONFIG_SYS_FLASH_PROTECTION             /* use hardware flash protection        */
137
138 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
139 #define CONFIG_SYS_FLASH_QUIET_TEST             /* don't warn upon unknown flash        */
140
141 #define CONFIG_ENV_SECT_SIZE    0x40000 /* size of one complete sector          */
142 #define CONFIG_ENV_ADDR         ((-CONFIG_SYS_MONITOR_LEN) - CONFIG_ENV_SECT_SIZE)
143 #define CONFIG_ENV_SIZE         0x2000  /* Total Size of Environment Sector     */
144
145 /* Address and size of Redundant Environment Sector     */
146 #define CONFIG_ENV_ADDR_REDUND  (CONFIG_ENV_ADDR - CONFIG_ENV_SECT_SIZE)
147 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
148
149 /*
150  * DDR SDRAM
151  */
152 #define CONFIG_SYS_MBYTES_SDRAM         256
153 #define CONFIG_SYS_DDR_CACHED_ADDR      0x40000000      /* setup 2nd TLB cached here    */
154 #define CONFIG_DDR_DATA_EYE                     /* use DDR2 optimization        */
155 #define CONFIG_DDR_ECC                          /* enable ECC                   */
156
157 /* POST support */
158 #define CONFIG_POST             (CONFIG_SYS_POST_CACHE          | \
159                                  CONFIG_SYS_POST_CPU            | \
160                                  CONFIG_SYS_POST_ECC            | \
161                                  CONFIG_SYS_POST_ETHER          | \
162                                  CONFIG_SYS_POST_FPU            | \
163                                  CONFIG_SYS_POST_I2C            | \
164                                  CONFIG_SYS_POST_MEMORY         | \
165                                  CONFIG_SYS_POST_OCM            | \
166                                  CONFIG_SYS_POST_RTC            | \
167                                  CONFIG_SYS_POST_SPR            | \
168                                  CONFIG_SYS_POST_UART           | \
169                                  CONFIG_SYS_POST_SYSMON         | \
170                                  CONFIG_SYS_POST_WATCHDOG       | \
171                                  CONFIG_SYS_POST_DSP            | \
172                                  CONFIG_SYS_POST_BSPEC1         | \
173                                  CONFIG_SYS_POST_BSPEC2         | \
174                                  CONFIG_SYS_POST_BSPEC3         | \
175                                  CONFIG_SYS_POST_BSPEC4         | \
176                                  CONFIG_SYS_POST_BSPEC5)
177
178 /* Define here the base-addresses of the UARTs to test in POST */
179 #define CONFIG_SYS_POST_UART_TABLE      { CONFIG_SYS_NS16550_COM1, \
180                         CONFIG_SYS_NS16550_COM2 }
181
182 #define CONFIG_POST_UART  {                             \
183         "UART test",                                    \
184         "uart",                                         \
185         "This test verifies the UART operation.",       \
186         POST_RAM | POST_SLOWTEST | POST_ALWAYS | POST_MANUAL,   \
187         &uart_post_test,                                \
188         NULL,                                           \
189         NULL,                                           \
190         CONFIG_SYS_POST_UART                            \
191         }
192
193 #define CONFIG_POST_WATCHDOG  {                         \
194         "Watchdog timer test",                          \
195         "watchdog",                                     \
196         "This test checks the watchdog timer.",         \
197         POST_RAM | POST_POWERON | POST_SLOWTEST | POST_MANUAL | POST_REBOOT, \
198         &lwmon5_watchdog_post_test,                     \
199         NULL,                                           \
200         NULL,                                           \
201         CONFIG_SYS_POST_WATCHDOG                        \
202         }
203
204 #define CONFIG_POST_BSPEC1    {                         \
205         "dsPIC init test",                              \
206         "dspic_init",                                   \
207         "This test returns result of dsPIC READY test run earlier.",    \
208         POST_RAM | POST_ALWAYS,                         \
209         &dspic_init_post_test,                          \
210         NULL,                                           \
211         NULL,                                           \
212         CONFIG_SYS_POST_BSPEC1                          \
213         }
214
215 #define CONFIG_POST_BSPEC2    {                         \
216         "dsPIC test",                                   \
217         "dspic",                                        \
218         "This test gets result of dsPIC POST and dsPIC version.",       \
219         POST_RAM | POST_ALWAYS,                         \
220         &dspic_post_test,                               \
221         NULL,                                           \
222         NULL,                                           \
223         CONFIG_SYS_POST_BSPEC2                          \
224         }
225
226 #define CONFIG_POST_BSPEC3    {                         \
227         "FPGA test",                                    \
228         "fpga",                                         \
229         "This test checks FPGA registers and memory.",  \
230         POST_RAM | POST_ALWAYS | POST_MANUAL,           \
231         &fpga_post_test,                                \
232         NULL,                                           \
233         NULL,                                           \
234         CONFIG_SYS_POST_BSPEC3                          \
235         }
236
237 #define CONFIG_POST_BSPEC4    {                         \
238         "GDC test",                                     \
239         "gdc",                                          \
240         "This test checks GDC registers and memory.",   \
241         POST_RAM | POST_ALWAYS | POST_MANUAL,\
242         &gdc_post_test,                                 \
243         NULL,                                           \
244         NULL,                                           \
245         CONFIG_SYS_POST_BSPEC4                          \
246         }
247
248 #define CONFIG_POST_BSPEC5    {                         \
249         "SYSMON1 test",                                 \
250         "sysmon1",                                      \
251         "This test checks GPIO_62_EPX pin indicating power failure.",   \
252         POST_RAM | POST_MANUAL | POST_NORMAL | POST_SLOWTEST,   \
253         &sysmon1_post_test,                             \
254         NULL,                                           \
255         NULL,                                           \
256         CONFIG_SYS_POST_BSPEC5                          \
257         }
258
259 #define CONFIG_SYS_POST_CACHE_ADDR      0x7fff0000 /* free virtual address      */
260 #define CONFIG_LOGBUFFER
261 /* Reserve GPT0_COMP1-COMP5 for logbuffer header */
262 #define CONFIG_ALT_LH_ADDR      (CONFIG_SYS_PERIPHERAL_BASE + GPT0_COMP1)
263 #define CONFIG_ALT_LB_ADDR      (CONFIG_SYS_OCM_BASE)
264 #define CONFIG_SYS_CONSOLE_IS_IN_ENV /* Otherwise it catches logbuffer as output */
265
266 /*
267  * I2C
268  */
269 #define CONFIG_SYS_I2C
270 #define CONFIG_SYS_I2C_PPC4XX
271 #define CONFIG_SYS_I2C_PPC4XX_CH0
272 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           100000
273 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
274
275 #define CONFIG_SYS_I2C_RTC_ADDR 0x51    /* RTC                          */
276 #define CONFIG_SYS_I2C_EEPROM_CPU_ADDR  0x52    /* EEPROM          (CPU Modul)  */
277 #define CONFIG_SYS_I2C_EEPROM_MB_ADDR   0x53    /* EEPROM AT24C128 (MainBoard)  */
278 #define CONFIG_SYS_I2C_DSPIC_ADDR       0x54    /* dsPIC                        */
279 #define CONFIG_SYS_I2C_DSPIC_2_ADDR     0x55    /* dsPIC                        */
280 #define CONFIG_SYS_I2C_DSPIC_KEYB_ADDR  0x56    /* dsPIC                        */
281 #define CONFIG_SYS_I2C_DSPIC_IO_ADDR    0x57    /* dsPIC                        */
282
283 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2        /* Bytes of address             */
284 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 6     /* The Atmel AT24C128 has       */
285                                         /* 64 byte page write mode using*/
286                                         /* last 6 bits of the address   */
287 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
288 #define CONFIG_SYS_EEPROM_PAGE_WRITE_ENABLE
289
290 #define CONFIG_RTC_PCF8563                      /* enable Philips PCF8563 RTC   */
291 #define CONFIG_SYS_I2C_RTC_ADDR         0x51    /* Philips PCF8563 RTC address  */
292 #define CONFIG_SYS_I2C_KEYBD_ADDR       0x56    /* PIC LWE keyboard             */
293 #define CONFIG_SYS_I2C_DSPIC_IO_ADDR    0x57    /* PIC I/O addr               */
294
295 #define CONFIG_SYS_POST_I2C_ADDRS       {CONFIG_SYS_I2C_RTC_ADDR,       \
296                                          CONFIG_SYS_I2C_EEPROM_CPU_ADDR,\
297                                          CONFIG_SYS_I2C_EEPROM_MB_ADDR, \
298                                          CONFIG_SYS_I2C_DSPIC_ADDR,     \
299                                          CONFIG_SYS_I2C_DSPIC_2_ADDR,   \
300                                          CONFIG_SYS_I2C_DSPIC_KEYB_ADDR,\
301                                          CONFIG_SYS_I2C_DSPIC_IO_ADDR }
302
303 /*
304  * Pass open firmware flat tree
305  */
306 #define CONFIG_OF_BOARD_SETUP
307 /* Update size in "reg" property of NOR FLASH device tree nodes */
308 #define CONFIG_FDT_FIXUP_NOR_FLASH_SIZE
309
310 #define CONFIG_FIT                      /* enable FIT image support     */
311
312 #define CONFIG_POST_KEY_MAGIC   "3C+3E" /* press F3 + F5 keys to force POST */
313
314 #define CONFIG_PREBOOT          "setenv bootdelay 15"
315
316 #undef  CONFIG_BOOTARGS
317
318 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
319         "hostname=lwmon5\0"                                             \
320         "netdev=eth0\0"                                                 \
321         "unlock=yes\0"                                                  \
322         "logversion=2\0"                                                \
323         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
324                 "nfsroot=${serverip}:${rootpath}\0"                     \
325         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
326         "addip=setenv bootargs ${bootargs} "                            \
327                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
328                 ":${hostname}:${netdev}:off panic=1\0"                  \
329         "addtty=setenv bootargs ${bootargs} console=ttyS1,${baudrate}\0"\
330         "addmisc=setenv bootargs ${bootargs} rtc-pcf8563.probe=0,0x51\0"\
331         "flash_nfs=run nfsargs addip addtty addmisc;"                   \
332                 "bootm ${kernel_addr}\0"                                \
333         "flash_self=run ramargs addip addtty addmisc;"                  \
334                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
335         "net_nfs=tftp 200000 ${bootfile};"                              \
336                 "run nfsargs addip addtty addmisc;bootm\0"              \
337         "rootpath=/opt/eldk/ppc_4xxFP\0"                                \
338         "bootfile=/tftpboot/lwmon5/uImage\0"                            \
339         "kernel_addr=FC000000\0"                                        \
340         "ramdisk_addr=FC180000\0"                                       \
341         "load=tftp 200000 /tftpboot/${hostname}/u-boot.bin\0"           \
342         "update=protect off FFF80000 FFFFFFFF;era FFF80000 FFFFFFFF;"   \
343                 "cp.b 200000 FFF80000 80000\0"                          \
344         "upd=run load update\0"                                         \
345         "lwe_env=tftp 200000 /tftpboot.dev/lwmon5/env_uboot.bin;"       \
346                 "autoscr 200000\0"                                      \
347         ""
348 #define CONFIG_BOOTCOMMAND      "run flash_self"
349
350 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
351
352 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
353 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
354
355 #define CONFIG_PPC4xx_EMAC
356 #define CONFIG_IBM_EMAC4_V4     1
357 #define CONFIG_MII              1       /* MII PHY management           */
358 #define CONFIG_PHY_ADDR         3       /* PHY address, See schematics  */
359
360 #define CONFIG_PHY_RESET        1       /* reset phy upon startup         */
361 #define CONFIG_PHY_RESET_DELAY  300
362
363 #define CONFIG_HAS_ETH0
364 #define CONFIG_SYS_RX_ETH_BUFFER        32      /* Number of ethernet rx buffers & descriptors */
365
366 #define CONFIG_HAS_ETH1         1       /* add support for "eth1addr"   */
367 #define CONFIG_PHY1_ADDR        1
368
369 /* Video console */
370 #define CONFIG_VIDEO
371 #define CONFIG_VIDEO_MB862xx
372 #define CONFIG_VIDEO_MB862xx_ACCEL
373 #define CONFIG_CFB_CONSOLE
374 #define CONFIG_VIDEO_LOGO
375 #define CONFIG_CONSOLE_EXTRA_INFO
376 #define VIDEO_FB_16BPP_PIXEL_SWAP
377 #define VIDEO_FB_16BPP_WORD_SWAP
378
379 #define CONFIG_VGA_AS_SINGLE_DEVICE
380 #define CONFIG_VIDEO_SW_CURSOR
381 #define CONFIG_SPLASH_SCREEN
382
383 /*
384  * USB/EHCI
385  */
386 #define CONFIG_USB_EHCI                 /* Enable EHCI USB support      */
387 #define CONFIG_USB_EHCI_PPC4XX          /* on PPC4xx platform           */
388 #define CONFIG_SYS_PPC4XX_USB_ADDR      0xe0000300
389 #define CONFIG_EHCI_MMIO_BIG_ENDIAN
390 #define CONFIG_EHCI_DESC_BIG_ENDIAN
391 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET /* re-init HCD after CMD_RESET */
392 #define CONFIG_USB_STORAGE
393
394 /* Partitions */
395 #define CONFIG_MAC_PARTITION
396 #define CONFIG_DOS_PARTITION
397 #define CONFIG_ISO_PARTITION
398
399 /*
400  * BOOTP options
401  */
402 #define CONFIG_BOOTP_BOOTFILESIZE
403 #define CONFIG_BOOTP_BOOTPATH
404 #define CONFIG_BOOTP_GATEWAY
405 #define CONFIG_BOOTP_HOSTNAME
406
407 /*
408  * Command line configuration.
409  */
410 #define CONFIG_CMD_ASKENV
411 #define CONFIG_CMD_DATE
412 #define CONFIG_CMD_DHCP
413 #define CONFIG_CMD_DIAG
414 #define CONFIG_CMD_EEPROM
415 #define CONFIG_CMD_FAT
416 #define CONFIG_CMD_I2C
417 #define CONFIG_CMD_IRQ
418 #define CONFIG_CMD_MII
419 #define CONFIG_CMD_PING
420 #define CONFIG_CMD_REGINFO
421 #define CONFIG_CMD_SDRAM
422
423 #ifdef CONFIG_VIDEO
424 #define CONFIG_CMD_BMP
425 #endif
426
427 #ifdef CONFIG_440EPX
428 #define CONFIG_CMD_USB
429 #endif
430
431 /*
432  * Miscellaneous configurable options
433  */
434 #define CONFIG_SUPPORT_VFAT
435
436 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
437
438 #define CONFIG_SYS_HUSH_PARSER          1       /* Use the HUSH parser          */
439
440 #if defined(CONFIG_CMD_KGDB)
441 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
442 #else
443 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
444 #endif
445 #define CONFIG_SYS_PBSIZE              (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
446 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
447 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE /* Boot Argument Buffer Size  */
448
449 #define CONFIG_SYS_MEMTEST_START        0x0400000 /* memtest works on           */
450 #define CONFIG_SYS_MEMTEST_END          0x0C00000 /* 4 ... 12 MB in DRAM        */
451
452 #define CONFIG_SYS_LOAD_ADDR            0x100000  /* default load address       */
453 #define CONFIG_SYS_EXTBDINFO            1       /* To use extended board_into (bd_t) */
454
455 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
456 #define CONFIG_LOOPW            1       /* enable loopw command         */
457 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
458 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
459
460 #define CONFIG_SYS_CONSOLE_INFO_QUIET   /* don't print console @ startup*/
461
462 #ifndef DEBUG
463 #define CONFIG_HW_WATCHDOG      1       /* Use external HW-Watchdog     */
464 #endif
465 #define CONFIG_WD_PERIOD        40000   /* in usec */
466 #define CONFIG_WD_MAX_RATE      66600   /* in ticks */
467
468 /*
469  * For booting Linux, the board info and command line data
470  * have to be in the first 16 MB of memory, since this is
471  * the maximum mapped by the 40x Linux kernel during initialization.
472  */
473 #define CONFIG_SYS_BOOTMAPSZ            (16 << 20) /* Initial Memory map for Linux */
474 #define CONFIG_SYS_BOOTM_LEN            (16 << 20) /* Increase max gunzip size */
475
476 /*
477  * External Bus Controller (EBC) Setup
478  */
479 #define CONFIG_SYS_FLASH                CONFIG_SYS_FLASH_BASE
480
481 /* Memory Bank 0 (NOR-FLASH) initialization                                     */
482 #define CONFIG_SYS_EBC_PB0AP            0x03000280
483 #define CONFIG_SYS_EBC_PB0CR            (CONFIG_SYS_FLASH | 0xfc000)
484
485 /* Memory Bank 1 (Lime) initialization                                          */
486 #define CONFIG_SYS_EBC_PB1AP            0x01004380
487 #define CONFIG_SYS_EBC_PB1CR            (CONFIG_SYS_LIME_BASE_0 | 0xbc000)
488
489 /* Memory Bank 2 (FPGA) initialization                                          */
490 #define CONFIG_SYS_EBC_PB2AP            0x01004400
491 #define CONFIG_SYS_EBC_PB2CR            (CONFIG_SYS_FPGA_BASE_0 | 0x1c000)
492
493 /* Memory Bank 3 (FPGA2) initialization                                         */
494 #define CONFIG_SYS_EBC_PB3AP            0x01004400
495 #define CONFIG_SYS_EBC_PB3CR            (CONFIG_SYS_FPGA_BASE_1 | 0x1c000)
496
497 #define CONFIG_SYS_EBC_CFG              0xb8400000
498
499 /*
500  * Graphics (Fujitsu Lime)
501  */
502 /* SDRAM Clock frequency adjustment register */
503 #define CONFIG_SYS_LIME_SDRAM_CLOCK     0xC1FC0038
504 #if 1 /* 133MHz is not tested enough, use 100MHz for now */
505 /* Lime Clock frequency is to set 100MHz */
506 #define CONFIG_SYS_LIME_CLOCK_100MHZ    0x00000
507 #else
508 /* Lime Clock frequency for 133MHz */
509 #define CONFIG_SYS_LIME_CLOCK_133MHZ    0x10000
510 #endif
511
512 /* SDRAM Parameter register */
513 #define CONFIG_SYS_LIME_MMR             0xC1FCFFFC
514 /*
515  * SDRAM parameter value; was 0x414FB7F2, caused several vertical bars
516  * and pixel flare on display when 133MHz was configured. According to
517  * SDRAM chip datasheet CAS Latency is 3 for 133MHz and -75 Speed
518  * Grade
519  */
520 #ifdef CONFIG_SYS_LIME_CLOCK_133MHZ
521 #define CONFIG_SYS_MB862xx_MMR  0x414FB7F3
522 #define CONFIG_SYS_MB862xx_CCF  CONFIG_SYS_LIME_CLOCK_133MHZ
523 #else
524 #define CONFIG_SYS_MB862xx_MMR  0x414FB7F2
525 #define CONFIG_SYS_MB862xx_CCF  CONFIG_SYS_LIME_CLOCK_100MHZ
526 #endif
527
528 /*
529  * GPIO Setup
530  */
531 #define CONFIG_SYS_GPIO_PHY1_RST        12
532 #define CONFIG_SYS_GPIO_FLASH_WP        14
533 #define CONFIG_SYS_GPIO_PHY0_RST        22
534 #define CONFIG_SYS_GPIO_PERM_VOLT_FEED  49
535 #define CONFIG_SYS_GPIO_DSPIC_READY     51
536 #define CONFIG_SYS_GPIO_CAN_ENABLE      53
537 #define CONFIG_SYS_GPIO_LSB_ENABLE      54
538 #define CONFIG_SYS_GPIO_EEPROM_EXT_WP   55
539 #define CONFIG_SYS_GPIO_HIGHSIDE        56
540 #define CONFIG_SYS_GPIO_EEPROM_INT_WP   57
541 #define CONFIG_SYS_GPIO_BOARD_RESET     58
542 #define CONFIG_SYS_GPIO_LIME_S          59
543 #define CONFIG_SYS_GPIO_LIME_RST        60
544 #define CONFIG_SYS_GPIO_SYSMON_STATUS   62
545 #define CONFIG_SYS_GPIO_WATCHDOG        63
546
547 #define GPIO49_VAL      1
548
549 /*
550  * PPC440 GPIO Configuration
551  */
552 #define CONFIG_SYS_4xx_GPIO_TABLE { /*    Out             GPIO  Alternate1      Alternate2      Alternate3 */ \
553 {                                                                                       \
554 /* GPIO Core 0 */                                                                       \
555 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO0 EBC_ADDR(7)     DMA_REQ(2)      */      \
556 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO1 EBC_ADDR(6)     DMA_ACK(2)      */      \
557 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO2 EBC_ADDR(5)     DMA_EOT/TC(2)   */      \
558 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO3 EBC_ADDR(4)     DMA_REQ(3)      */      \
559 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO4 EBC_ADDR(3)     DMA_ACK(3)      */      \
560 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO5 EBC_ADDR(2)     DMA_EOT/TC(3)   */      \
561 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO6 EBC_CS_N(1)                     */      \
562 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO7 EBC_CS_N(2)                     */      \
563 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO8 EBC_CS_N(3)                     */      \
564 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO9 EBC_CS_N(4)                     */      \
565 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO10 EBC_CS_N(5)                    */      \
566 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO11 EBC_BUS_ERR                    */      \
567 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO12                                */      \
568 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO13                                */      \
569 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO14                                */      \
570 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO15                                */      \
571 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO16 GMCTxD(4)                      */      \
572 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO17 GMCTxD(5)                      */      \
573 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO18 GMCTxD(6)                      */      \
574 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO19 GMCTxD(7)                      */      \
575 {GPIO0_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO20 RejectPkt0                     */      \
576 {GPIO0_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO21 RejectPkt1                     */      \
577 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO22                                */      \
578 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO23 SCPD0                          */      \
579 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO24 GMCTxD(2)                      */      \
580 {GPIO0_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_0}, /* GPIO25 GMCTxD(3)                      */      \
581 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO26                                */      \
582 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO27 EXT_EBC_REQ    USB2D_RXERROR   */      \
583 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO28                USB2D_TXVALID   */      \
584 {GPIO0_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO29 EBC_EXT_HDLA   USB2D_PAD_SUSPNDM */    \
585 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO30 EBC_EXT_ACK    USB2D_XCVRSELECT*/      \
586 {GPIO0_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO31 EBC_EXR_BUSREQ USB2D_TERMSELECT*/      \
587 },                                                                                      \
588 {                                                                                       \
589 /* GPIO Core 1 */                                                                       \
590 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO32 USB2D_OPMODE0  EBC_DATA(2)     */      \
591 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO33 USB2D_OPMODE1  EBC_DATA(3)     */      \
592 {GPIO1_BASE, GPIO_OUT, GPIO_ALT3, GPIO_OUT_0}, /* GPIO34 UART0_DCD_N    UART1_DSR_CTS_N UART2_SOUT*/ \
593 {GPIO1_BASE, GPIO_IN , GPIO_ALT3, GPIO_OUT_0}, /* GPIO35 UART0_8PIN_DSR_N UART1_RTS_DTR_N UART2_SIN*/ \
594 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO36 UART0_8PIN_CTS_N EBC_DATA(0)   UART3_SIN*/ \
595 {GPIO1_BASE, GPIO_OUT, GPIO_ALT2, GPIO_OUT_0}, /* GPIO37 UART0_RTS_N    EBC_DATA(1)     UART3_SOUT*/ \
596 {GPIO1_BASE, GPIO_OUT, GPIO_ALT2, GPIO_OUT_0}, /* GPIO38 UART0_DTR_N    UART1_SOUT      */      \
597 {GPIO1_BASE, GPIO_IN , GPIO_ALT2, GPIO_OUT_0}, /* GPIO39 UART0_RI_N     UART1_SIN       */      \
598 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO40 UIC_IRQ(0)                     */      \
599 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO41 UIC_IRQ(1)                     */      \
600 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO42 UIC_IRQ(2)                     */      \
601 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO43 UIC_IRQ(3)                     */      \
602 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO44 UIC_IRQ(4)     DMA_ACK(1)      */      \
603 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO45 UIC_IRQ(6)     DMA_EOT/TC(1)   */      \
604 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO46 UIC_IRQ(7)     DMA_REQ(0)      */      \
605 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO47 UIC_IRQ(8)     DMA_ACK(0)      */      \
606 {GPIO1_BASE, GPIO_IN , GPIO_ALT1, GPIO_OUT_0}, /* GPIO48 UIC_IRQ(9)     DMA_EOT/TC(0)   */      \
607 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO49_VAL}, /* GPIO49  Unselect via TraceSelect Bit  */      \
608 {GPIO1_BASE, GPIO_IN,  GPIO_SEL , GPIO_OUT_0}, /* GPIO50  Unselect via TraceSelect Bit  */      \
609 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO51  Unselect via TraceSelect Bit  */      \
610 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO52  Unselect via TraceSelect Bit  */      \
611 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO53  Unselect via TraceSelect Bit  */      \
612 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO54  Unselect via TraceSelect Bit  */      \
613 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO55  Unselect via TraceSelect Bit  */      \
614 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO56  Unselect via TraceSelect Bit  */      \
615 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_1}, /* GPIO57  Unselect via TraceSelect Bit  */      \
616 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO58  Unselect via TraceSelect Bit  */      \
617 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO59  Unselect via TraceSelect Bit  */      \
618 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO60  Unselect via TraceSelect Bit  */      \
619 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO61  Unselect via TraceSelect Bit  */      \
620 {GPIO1_BASE, GPIO_IN , GPIO_SEL , GPIO_OUT_0}, /* GPIO62  Unselect via TraceSelect Bit  */      \
621 {GPIO1_BASE, GPIO_OUT, GPIO_SEL , GPIO_OUT_0}, /* GPIO63  Unselect via TraceSelect Bit  */      \
622 }                                                                                       \
623 }
624
625 #if defined(CONFIG_CMD_KGDB)
626 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
627 #endif
628
629 #endif  /* __CONFIG_H */