55b909ceacab97f1dc2d608608004cb281ad3297
[platform/kernel/u-boot.git] / include / configs / ls2085a_common.h
1 /*
2  * Copyright (C) 2014 Freescale Semiconductor
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #ifndef __LS2_COMMON_H
8 #define __LS2_COMMON_H
9
10 #define CONFIG_SYS_GENERIC_BOARD
11
12 #define CONFIG_REMAKE_ELF
13 #define CONFIG_FSL_LSCH3
14 #define CONFIG_LS2085A
15 #define CONFIG_GICV3
16 #define CONFIG_FSL_TZPC_BP147
17
18 /* Errata fixes */
19 #define CONFIG_ARM_ERRATA_828024
20 #define CONFIG_ARM_ERRATA_826974
21
22 #include <asm/arch-fsl-lsch3/ls2085a_stream_id.h>
23 #include <asm/arch-fsl-lsch3/config.h>
24 #if (defined(CONFIG_SYS_FSL_SRDS_1) || defined(CONFIG_SYS_FSL_SRDS_2))
25 #define CONFIG_SYS_HAS_SERDES
26 #endif
27
28 /* We need architecture specific misc initializations */
29 #define CONFIG_ARCH_MISC_INIT
30
31 /* Link Definitions */
32 #ifdef CONFIG_SPL
33 #define CONFIG_SYS_TEXT_BASE            0x80400000
34 #else
35 #define CONFIG_SYS_TEXT_BASE            0x30100000
36 #endif
37
38 #ifdef CONFIG_EMU
39 #define CONFIG_SYS_NO_FLASH
40 #endif
41
42 #define CONFIG_SUPPORT_RAW_INITRD
43
44 #define CONFIG_SKIP_LOWLEVEL_INIT
45 #define CONFIG_BOARD_EARLY_INIT_F       1
46
47 /* Flat Device Tree Definitions */
48 #define CONFIG_OF_LIBFDT
49 #define CONFIG_OF_BOARD_SETUP
50
51 /* new uImage format support */
52 #define CONFIG_FIT
53 #define CONFIG_FIT_VERBOSE      /* enable fit_format_{error,warning}() */
54
55 #ifndef CONFIG_SPL
56 #define CONFIG_FSL_DDR_INTERACTIVE      /* Interactive debugging */
57 #endif
58 #ifndef CONFIG_SYS_FSL_DDR4
59 #define CONFIG_SYS_FSL_DDR3             /* Use DDR3 memory */
60 #define CONFIG_SYS_DDR_RAW_TIMING
61 #endif
62
63 #define CONFIG_SYS_FSL_DDR_INTLV_256B   /* force 256 byte interleaving */
64
65 #define CONFIG_SYS_DDR_SDRAM_BASE       0x80000000UL
66 #define CONFIG_SYS_FSL_DDR_SDRAM_BASE_PHY       0
67 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
68 #define CONFIG_SYS_DDR_BLOCK2_BASE      0x8080000000ULL
69 #define CONFIG_SYS_FSL_DDR_MAIN_NUM_CTRLS       2
70
71 /*
72  * SMP Definitinos
73  */
74 #define CPU_RELEASE_ADDR                secondary_boot_func
75
76 #define CONFIG_SYS_FSL_OTHER_DDR_NUM_CTRLS
77 #define CONFIG_SYS_DP_DDR_BASE          0x6000000000ULL
78 /*
79  * DDR controller use 0 as the base address for binding.
80  * It is mapped to CONFIG_SYS_DP_DDR_BASE for core to access.
81  */
82 #define CONFIG_SYS_DP_DDR_BASE_PHY      0
83 #define CONFIG_DP_DDR_CTRL              2
84 #define CONFIG_DP_DDR_NUM_CTRLS         1
85
86 /* Generic Timer Definitions */
87 /*
88  * This is not an accurate number. It is used in start.S. The frequency
89  * will be udpated later when get_bus_freq(0) is available.
90  */
91 #define COUNTER_FREQUENCY               25000000        /* 25MHz */
92
93 /* Size of malloc() pool */
94 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 2048 * 1024)
95
96 /* I2C */
97 #define CONFIG_CMD_I2C
98 #define CONFIG_SYS_I2C
99 #define CONFIG_SYS_I2C_MXC
100 #define CONFIG_SYS_I2C_MXC_I2C1         /* enable I2C bus 1 */
101 #define CONFIG_SYS_I2C_MXC_I2C2         /* enable I2C bus 2 */
102 #define CONFIG_SYS_I2C_MXC_I2C3         /* enable I2C bus 3 */
103 #define CONFIG_SYS_I2C_MXC_I2C4         /* enable I2C bus 4 */
104
105 /* Serial Port */
106 #define CONFIG_CONS_INDEX       1
107 #define CONFIG_SYS_NS16550
108 #define CONFIG_SYS_NS16550_SERIAL
109 #define CONFIG_SYS_NS16550_REG_SIZE     1
110 #define CONFIG_SYS_NS16550_CLK          (get_bus_freq(0)/2)
111
112 #define CONFIG_BAUDRATE                 115200
113 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
114
115 /* IFC */
116 #define CONFIG_FSL_IFC
117
118 /*
119  * During booting, IFC is mapped at the region of 0x30000000.
120  * But this region is limited to 256MB. To accommodate NOR, promjet
121  * and FPGA. This region is divided as below:
122  * 0x30000000 - 0x37ffffff : 128MB : NOR flash
123  * 0x38000000 - 0x3BFFFFFF : 64MB  : Promjet
124  * 0x3C000000 - 0x40000000 : 64MB  : FPGA etc
125  *
126  * To accommodate bigger NOR flash and other devices, we will map IFC
127  * chip selects to as below:
128  * 0x5_1000_0000..0x5_1fff_ffff Memory Hole
129  * 0x5_2000_0000..0x5_3fff_ffff IFC CSx (FPGA, NAND and others 512MB)
130  * 0x5_4000_0000..0x5_7fff_ffff ASIC or others 1GB
131  * 0x5_8000_0000..0x5_bfff_ffff IFC CS0 1GB (NOR/Promjet)
132  * 0x5_C000_0000..0x5_ffff_ffff IFC CS1 1GB (NOR/Promjet)
133  *
134  * For e.g. NOR flash at CS0 will be mapped to 0x580000000 after relocation.
135  * CONFIG_SYS_FLASH_BASE has the final address (core view)
136  * CONFIG_SYS_FLASH_BASE_PHYS has the final address (IFC view)
137  * CONFIG_SYS_FLASH_BASE_PHYS_EARLY has the temporary IFC address
138  * CONFIG_SYS_TEXT_BASE is linked to 0x30000000 for booting
139  */
140
141 #define CONFIG_SYS_FLASH_BASE                   0x580000000ULL
142 #define CONFIG_SYS_FLASH_BASE_PHYS              0x80000000
143 #define CONFIG_SYS_FLASH_BASE_PHYS_EARLY        0x00000000
144
145 #define CONFIG_SYS_FLASH1_BASE_PHYS             0xC0000000
146 #define CONFIG_SYS_FLASH1_BASE_PHYS_EARLY       0x8000000
147
148 #ifndef CONFIG_SYS_NO_FLASH
149 #define CONFIG_FLASH_CFI_DRIVER
150 #define CONFIG_SYS_FLASH_CFI
151 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE
152 #define CONFIG_SYS_FLASH_QUIET_TEST
153 #endif
154
155 #ifndef __ASSEMBLY__
156 unsigned long long get_qixis_addr(void);
157 #endif
158 #define QIXIS_BASE                              get_qixis_addr()
159 #define QIXIS_BASE_PHYS                         0x20000000
160 #define QIXIS_BASE_PHYS_EARLY                   0xC000000
161 #define QIXIS_STAT_PRES1                        0xb
162 #define QIXIS_SDID_MASK                         0x07
163 #define QIXIS_ESDHC_NO_ADAPTER                  0x7
164
165 #define CONFIG_SYS_NAND_BASE                    0x530000000ULL
166 #define CONFIG_SYS_NAND_BASE_PHYS               0x30000000
167
168 /* Debug Server firmware */
169 #define CONFIG_FSL_DEBUG_SERVER
170 /* 2 sec timeout */
171 #define CONFIG_SYS_DEBUG_SERVER_TIMEOUT                 (2 * 1000 * 1000)
172
173 /* MC firmware */
174 #define CONFIG_FSL_MC_ENET
175 /* TODO Actual DPL max length needs to be confirmed with the MC FW team */
176 #define CONFIG_SYS_LS_MC_DPC_MAX_LENGTH     0x20000
177 #define CONFIG_SYS_LS_MC_DRAM_DPC_OFFSET    0x00F00000
178 #define CONFIG_SYS_LS_MC_DPL_MAX_LENGTH     0x20000
179 #define CONFIG_SYS_LS_MC_DRAM_DPL_OFFSET    0x00F20000
180 #define CONFIG_SYS_LS_MC_AIOP_IMG_MAX_LENGTH    0x200000
181 #define CONFIG_SYS_LS_MC_DRAM_AIOP_IMG_OFFSET   0x07000000
182
183 /*
184  * Carve out a DDR region which will not be used by u-boot/Linux
185  *
186  * It will be used by MC and Debug Server. The MC region must be
187  * 512MB aligned, so the min size to hide is 512MB.
188  */
189 #if defined(CONFIG_FSL_MC_ENET) || defined(CONFIG_FSL_DEBUG_SERVER)
190 #define CONFIG_SYS_DEBUG_SERVER_DRAM_BLOCK_MIN_SIZE     (256UL * 1024 * 1024)
191 #define CONFIG_SYS_LS_MC_DRAM_BLOCK_MIN_SIZE            (256UL * 1024 * 1024)
192 #define CONFIG_SYS_MEM_TOP_HIDE_MIN                     (512UL * 1024 * 1024)
193 #define CONFIG_SYS_MEM_TOP_HIDE         get_dram_size_to_hide()
194 #endif
195
196 /* PCIe */
197 #define CONFIG_PCIE1            /* PCIE controler 1 */
198 #define CONFIG_PCIE2            /* PCIE controler 2 */
199 #define CONFIG_PCIE3            /* PCIE controler 3 */
200 #define CONFIG_PCIE4            /* PCIE controler 4 */
201 #define CONFIG_PCIE_LAYERSCAPE  /* Use common FSL Layerscape PCIe code */
202 #define FSL_PCIE_COMPAT "fsl,ls2085a-pcie"
203
204 #define CONFIG_SYS_PCI_64BIT
205
206 #define CONFIG_SYS_PCIE_CFG0_PHYS_OFF   0x00000000
207 #define CONFIG_SYS_PCIE_CFG0_SIZE       0x00001000      /* 4k */
208 #define CONFIG_SYS_PCIE_CFG1_PHYS_OFF   0x00001000
209 #define CONFIG_SYS_PCIE_CFG1_SIZE       0x00001000      /* 4k */
210
211 #define CONFIG_SYS_PCIE_IO_BUS          0x00000000
212 #define CONFIG_SYS_PCIE_IO_PHYS_OFF     0x00010000
213 #define CONFIG_SYS_PCIE_IO_SIZE         0x00010000      /* 64k */
214
215 #define CONFIG_SYS_PCIE_MEM_BUS         0x40000000
216 #define CONFIG_SYS_PCIE_MEM_PHYS_OFF    0x40000000
217 #define CONFIG_SYS_PCIE_MEM_SIZE        0x40000000      /* 1G */
218
219 /* Command line configuration */
220 #define CONFIG_CMD_CACHE
221 #define CONFIG_CMD_DHCP
222 #define CONFIG_CMD_ENV
223 #define CONFIG_CMD_GREPENV
224 #define CONFIG_CMD_MII
225 #define CONFIG_CMD_PING
226
227 /* Miscellaneous configurable options */
228 #define CONFIG_SYS_LOAD_ADDR    (CONFIG_SYS_DDR_SDRAM_BASE + 0x10000000)
229 #define CONFIG_ARCH_EARLY_INIT_R
230
231 /* Physical Memory Map */
232 /* fixme: these need to be checked against the board */
233 #define CONFIG_CHIP_SELECTS_PER_CTRL    4
234
235 #define CONFIG_NR_DRAM_BANKS            3
236
237 #define CONFIG_HWCONFIG
238 #define HWCONFIG_BUFFER_SIZE            128
239
240 #define CONFIG_DISPLAY_CPUINFO
241
242 /* Initial environment variables */
243 #define CONFIG_EXTRA_ENV_SETTINGS               \
244         "hwconfig=fsl_ddr:bank_intlv=auto\0"    \
245         "loadaddr=0x80100000\0"                 \
246         "kernel_addr=0x100000\0"                \
247         "ramdisk_addr=0x800000\0"               \
248         "ramdisk_size=0x2000000\0"              \
249         "fdt_high=0xa0000000\0"                 \
250         "initrd_high=0xffffffffffffffff\0"      \
251         "kernel_start=0x581200000\0"            \
252         "kernel_load=0xa0000000\0"              \
253         "kernel_size=0x2800000\0"               \
254         "console=ttyAMA0,38400n8\0"
255
256 #define CONFIG_BOOTARGS         "console=ttyS0,115200 root=/dev/ram0 " \
257                                 "earlycon=uart8250,mmio,0x21c0500,115200 " \
258                                 "ramdisk_size=0x2000000 default_hugepagesz=2m" \
259                                 " hugepagesz=2m hugepages=16"
260 #define CONFIG_BOOTCOMMAND              "cp.b $kernel_start $kernel_load "     \
261                                         "$kernel_size && bootm $kernel_load"
262 #define CONFIG_BOOTDELAY                10
263
264 /* Monitor Command Prompt */
265 #define CONFIG_SYS_CBSIZE               512     /* Console I/O Buffer Size */
266 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + \
267                                         sizeof(CONFIG_SYS_PROMPT) + 16)
268 #define CONFIG_SYS_HUSH_PARSER
269 #define CONFIG_SYS_PROMPT_HUSH_PS2      "> "
270 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE /* Boot args buffer */
271 #define CONFIG_SYS_LONGHELP
272 #define CONFIG_CMDLINE_EDITING          1
273 #define CONFIG_AUTO_COMPLETE
274 #define CONFIG_SYS_MAXARGS              64      /* max command args */
275
276 #ifndef __ASSEMBLY__
277 unsigned long get_dram_size_to_hide(void);
278 #endif
279
280 #define CONFIG_PANIC_HANG       /* do not reset board on panic */
281
282 #define CONFIG_SPL_BSS_START_ADDR       0x80100000
283 #define CONFIG_SPL_BSS_MAX_SIZE         0x00100000
284 #define CONFIG_SPL_DRIVERS_MISC_SUPPORT
285 #define CONFIG_SPL_ENV_SUPPORT
286 #define CONFIG_SPL_FRAMEWORK
287 #define CONFIG_SPL_I2C_SUPPORT
288 #define CONFIG_SPL_LDSCRIPT "arch/arm/cpu/armv8/u-boot-spl.lds"
289 #define CONFIG_SPL_LIBCOMMON_SUPPORT
290 #define CONFIG_SPL_LIBGENERIC_SUPPORT
291 #define CONFIG_SPL_MAX_SIZE             0x16000
292 #define CONFIG_SPL_MPC8XXX_INIT_DDR_SUPPORT
293 #define CONFIG_SPL_NAND_SUPPORT
294 #define CONFIG_SPL_SERIAL_SUPPORT
295 #define CONFIG_SPL_STACK                (CONFIG_SYS_FSL_OCRAM_BASE + 0x9ff0)
296 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
297 #define CONFIG_SPL_TEXT_BASE            0x1800a000
298
299 #define CONFIG_SYS_NAND_U_BOOT_DST      0x80400000
300 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
301 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x00100000
302 #define CONFIG_SYS_SPL_MALLOC_START     0x80200000
303 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
304
305 #define CONFIG_SYS_BOOTM_LEN   (64 << 20)      /* Increase max gunzip size */
306
307
308 #endif /* __LS2_COMMON_H */