7aef43fac2df4bd7b06910c73cebbea80539f92b
[platform/kernel/u-boot.git] / include / configs / ls2080a_common.h
1 /*
2  * Copyright (C) 2014 Freescale Semiconductor
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 #ifndef __LS2_COMMON_H
8 #define __LS2_COMMON_H
9
10 #define CONFIG_REMAKE_ELF
11 #define CONFIG_FSL_LAYERSCAPE
12 #define CONFIG_MP
13 #define CONFIG_GICV3
14 #define CONFIG_FSL_TZPC_BP147
15
16 #include <asm/arch/ls2080a_stream_id.h>
17 #include <asm/arch/config.h>
18
19 /* Link Definitions */
20 #define CONFIG_SYS_INIT_SP_ADDR         (CONFIG_SYS_FSL_OCRAM_BASE + 0xfff0)
21
22 /* We need architecture specific misc initializations */
23
24 #define CONFIG_FSL_CAAM                 /* Enable SEC/CAAM */
25
26 /* Link Definitions */
27 #ifndef CONFIG_QSPI_BOOT
28 #ifdef CONFIG_SPL
29 #define CONFIG_SYS_TEXT_BASE            0x80400000
30 #else
31 #define CONFIG_SYS_TEXT_BASE            0x30100000
32 #endif
33 #endif
34
35 #ifdef CONFIG_EMU
36 #define CONFIG_SYS_NO_FLASH
37 #endif
38
39 #define CONFIG_SUPPORT_RAW_INITRD
40
41 #define CONFIG_SKIP_LOWLEVEL_INIT
42
43 #ifndef CONFIG_SPL
44 #define CONFIG_FSL_DDR_INTERACTIVE      /* Interactive debugging */
45 #endif
46 #ifndef CONFIG_SYS_FSL_DDR4
47 #define CONFIG_SYS_DDR_RAW_TIMING
48 #endif
49
50 #define CONFIG_SYS_FSL_DDR_INTLV_256B   /* force 256 byte interleaving */
51
52 #define CONFIG_VERY_BIG_RAM
53 #define CONFIG_SYS_DDR_SDRAM_BASE       0x80000000UL
54 #define CONFIG_SYS_FSL_DDR_SDRAM_BASE_PHY       0
55 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
56 #define CONFIG_SYS_DDR_BLOCK2_BASE      0x8080000000ULL
57 #define CONFIG_SYS_FSL_DDR_MAIN_NUM_CTRLS       2
58
59 /*
60  * SMP Definitinos
61  */
62 #define CPU_RELEASE_ADDR                secondary_boot_func
63
64 #define CONFIG_SYS_FSL_OTHER_DDR_NUM_CTRLS
65 #ifdef CONFIG_SYS_FSL_HAS_DP_DDR
66 #define CONFIG_SYS_DP_DDR_BASE          0x6000000000ULL
67 /*
68  * DDR controller use 0 as the base address for binding.
69  * It is mapped to CONFIG_SYS_DP_DDR_BASE for core to access.
70  */
71 #define CONFIG_SYS_DP_DDR_BASE_PHY      0
72 #define CONFIG_DP_DDR_CTRL              2
73 #define CONFIG_DP_DDR_NUM_CTRLS         1
74 #endif
75
76 /* Generic Timer Definitions */
77 /*
78  * This is not an accurate number. It is used in start.S. The frequency
79  * will be udpated later when get_bus_freq(0) is available.
80  */
81 #define COUNTER_FREQUENCY               25000000        /* 25MHz */
82
83 /* Size of malloc() pool */
84 #define CONFIG_SYS_MALLOC_LEN           (CONFIG_ENV_SIZE + 2048 * 1024)
85
86 /* I2C */
87 #define CONFIG_SYS_I2C
88 #define CONFIG_SYS_I2C_MXC
89 #define CONFIG_SYS_I2C_MXC_I2C1         /* enable I2C bus 1 */
90 #define CONFIG_SYS_I2C_MXC_I2C2         /* enable I2C bus 2 */
91 #define CONFIG_SYS_I2C_MXC_I2C3         /* enable I2C bus 3 */
92 #define CONFIG_SYS_I2C_MXC_I2C4         /* enable I2C bus 4 */
93
94 /* Serial Port */
95 #define CONFIG_CONS_INDEX       1
96 #define CONFIG_SYS_NS16550_SERIAL
97 #define CONFIG_SYS_NS16550_REG_SIZE     1
98 #define CONFIG_SYS_NS16550_CLK          (get_serial_clock())
99
100 #define CONFIG_BAUDRATE                 115200
101 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200 }
102
103 /* IFC */
104 #define CONFIG_FSL_IFC
105
106 /*
107  * During booting, IFC is mapped at the region of 0x30000000.
108  * But this region is limited to 256MB. To accommodate NOR, promjet
109  * and FPGA. This region is divided as below:
110  * 0x30000000 - 0x37ffffff : 128MB : NOR flash
111  * 0x38000000 - 0x3BFFFFFF : 64MB  : Promjet
112  * 0x3C000000 - 0x40000000 : 64MB  : FPGA etc
113  *
114  * To accommodate bigger NOR flash and other devices, we will map IFC
115  * chip selects to as below:
116  * 0x5_1000_0000..0x5_1fff_ffff Memory Hole
117  * 0x5_2000_0000..0x5_3fff_ffff IFC CSx (FPGA, NAND and others 512MB)
118  * 0x5_4000_0000..0x5_7fff_ffff ASIC or others 1GB
119  * 0x5_8000_0000..0x5_bfff_ffff IFC CS0 1GB (NOR/Promjet)
120  * 0x5_C000_0000..0x5_ffff_ffff IFC CS1 1GB (NOR/Promjet)
121  *
122  * For e.g. NOR flash at CS0 will be mapped to 0x580000000 after relocation.
123  * CONFIG_SYS_FLASH_BASE has the final address (core view)
124  * CONFIG_SYS_FLASH_BASE_PHYS has the final address (IFC view)
125  * CONFIG_SYS_FLASH_BASE_PHYS_EARLY has the temporary IFC address
126  * CONFIG_SYS_TEXT_BASE is linked to 0x30000000 for booting
127  */
128
129 #define CONFIG_SYS_FLASH_BASE                   0x580000000ULL
130 #define CONFIG_SYS_FLASH_BASE_PHYS              0x80000000
131 #define CONFIG_SYS_FLASH_BASE_PHYS_EARLY        0x00000000
132
133 #define CONFIG_SYS_FLASH1_BASE_PHYS             0xC0000000
134 #define CONFIG_SYS_FLASH1_BASE_PHYS_EARLY       0x8000000
135
136 #ifndef __ASSEMBLY__
137 unsigned long long get_qixis_addr(void);
138 #endif
139 #define QIXIS_BASE                              get_qixis_addr()
140 #define QIXIS_BASE_PHYS                         0x20000000
141 #define QIXIS_BASE_PHYS_EARLY                   0xC000000
142 #define QIXIS_STAT_PRES1                        0xb
143 #define QIXIS_SDID_MASK                         0x07
144 #define QIXIS_ESDHC_NO_ADAPTER                  0x7
145
146 #define CONFIG_SYS_NAND_BASE                    0x530000000ULL
147 #define CONFIG_SYS_NAND_BASE_PHYS               0x30000000
148
149 /* MC firmware */
150 #define CONFIG_FSL_MC_ENET
151 /* TODO Actual DPL max length needs to be confirmed with the MC FW team */
152 #define CONFIG_SYS_LS_MC_DPC_MAX_LENGTH     0x20000
153 #define CONFIG_SYS_LS_MC_DRAM_DPC_OFFSET    0x00F00000
154 #define CONFIG_SYS_LS_MC_DPL_MAX_LENGTH     0x20000
155 #define CONFIG_SYS_LS_MC_DRAM_DPL_OFFSET    0x00F20000
156 /* For LS2085A */
157 #define CONFIG_SYS_LS_MC_AIOP_IMG_MAX_LENGTH    0x200000
158 #define CONFIG_SYS_LS_MC_DRAM_AIOP_IMG_OFFSET   0x07000000
159
160 /*
161  * Carve out a DDR region which will not be used by u-boot/Linux
162  *
163  * It will be used by MC and Debug Server. The MC region must be
164  * 512MB aligned, so the min size to hide is 512MB.
165  */
166 #ifdef CONFIG_FSL_MC_ENET
167 #define CONFIG_SYS_LS_MC_DRAM_BLOCK_MIN_SIZE            (512UL * 1024 * 1024)
168 #define CONFIG_SYS_MC_RSV_MEM_ALIGN                     (512UL * 1024 * 1024)
169 #endif
170
171 /* Command line configuration */
172 #define CONFIG_CMD_ENV
173
174 /* Miscellaneous configurable options */
175 #define CONFIG_SYS_LOAD_ADDR    (CONFIG_SYS_DDR_SDRAM_BASE + 0x10000000)
176
177 /* Physical Memory Map */
178 /* fixme: these need to be checked against the board */
179 #define CONFIG_CHIP_SELECTS_PER_CTRL    4
180
181 #define CONFIG_NR_DRAM_BANKS            3
182
183 #define CONFIG_HWCONFIG
184 #define HWCONFIG_BUFFER_SIZE            128
185
186 /* Allow to overwrite serial and ethaddr */
187 #define CONFIG_ENV_OVERWRITE
188
189 /* Initial environment variables */
190 #define CONFIG_EXTRA_ENV_SETTINGS               \
191         "hwconfig=fsl_ddr:bank_intlv=auto\0"    \
192         "loadaddr=0x80100000\0"                 \
193         "kernel_addr=0x100000\0"                \
194         "ramdisk_addr=0x800000\0"               \
195         "ramdisk_size=0x2000000\0"              \
196         "fdt_high=0xa0000000\0"                 \
197         "initrd_high=0xffffffffffffffff\0"      \
198         "kernel_start=0x581200000\0"            \
199         "kernel_load=0xa0000000\0"              \
200         "kernel_size=0x2800000\0"               \
201         "console=ttyAMA0,38400n8\0"             \
202         "mcinitcmd=fsl_mc start mc 0x580300000" \
203         " 0x580800000 \0"
204
205 #define CONFIG_BOOTARGS         "console=ttyS0,115200 root=/dev/ram0 " \
206                                 "earlycon=uart8250,mmio,0x21c0500 " \
207                                 "ramdisk_size=0x2000000 default_hugepagesz=2m" \
208                                 " hugepagesz=2m hugepages=256"
209 #define CONFIG_BOOTCOMMAND      "fsl_mc apply dpl 0x580700000 &&" \
210                                 " cp.b $kernel_start $kernel_load" \
211                                 " $kernel_size && bootm $kernel_load"
212
213 /* Monitor Command Prompt */
214 #define CONFIG_SYS_CBSIZE               512     /* Console I/O Buffer Size */
215 #define CONFIG_SYS_PBSIZE               (CONFIG_SYS_CBSIZE + \
216                                         sizeof(CONFIG_SYS_PROMPT) + 16)
217 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE /* Boot args buffer */
218 #define CONFIG_SYS_LONGHELP
219 #define CONFIG_CMDLINE_EDITING          1
220 #define CONFIG_AUTO_COMPLETE
221 #define CONFIG_SYS_MAXARGS              64      /* max command args */
222
223 #define CONFIG_PANIC_HANG       /* do not reset board on panic */
224
225 #define CONFIG_SPL_BSS_START_ADDR       0x80100000
226 #define CONFIG_SPL_BSS_MAX_SIZE         0x00100000
227 #define CONFIG_SPL_FRAMEWORK
228 #define CONFIG_SPL_LDSCRIPT "arch/arm/cpu/armv8/u-boot-spl.lds"
229 #define CONFIG_SPL_MAX_SIZE             0x16000
230 #define CONFIG_SPL_STACK                (CONFIG_SYS_FSL_OCRAM_BASE + 0x9ff0)
231 #define CONFIG_SPL_TARGET               "u-boot-with-spl.bin"
232 #define CONFIG_SPL_TEXT_BASE            0x1800a000
233
234 #define CONFIG_SYS_NAND_U_BOOT_DST      0x80400000
235 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_NAND_U_BOOT_DST
236 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x00100000
237 #define CONFIG_SYS_SPL_MALLOC_START     0x80200000
238 #define CONFIG_SYS_MONITOR_LEN          (640 * 1024)
239
240 #define CONFIG_SYS_BOOTM_LEN   (64 << 20)      /* Increase max gunzip size */
241
242 /* Hash command with SHA acceleration supported in hardware */
243 #ifdef CONFIG_FSL_CAAM
244 #define CONFIG_CMD_HASH
245 #define CONFIG_SHA_HW_ACCEL
246 #endif
247
248 #endif /* __LS2_COMMON_H */