Merge git://git.denx.de/u-boot-mpc85xx
[platform/kernel/u-boot.git] / include / configs / inka4x0.h
1 /*
2  * (C) Copyright 2009
3  * Detlev Zundel, DENX Software Engineering, dzu@denx.de.
4  *
5  * (C) Copyright 2003-2005
6  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
7  *
8  * SPDX-License-Identifier:     GPL-2.0+
9  */
10
11 #ifndef __CONFIG_H
12 #define __CONFIG_H
13
14 /*
15  * High Level Configuration Options
16  * (easy to change)
17  */
18
19 #define CONFIG_MPC5200          1       /* This is an MPC5200 CPU       */
20 #define CONFIG_INKA4X0          1       /* INKA4x0 board                */
21
22 /*
23  * Valid values for CONFIG_SYS_TEXT_BASE are:
24  * 0xFFE00000   boot low
25  * 0x00100000   boot from RAM (for testing only)
26  */
27 #ifndef CONFIG_SYS_TEXT_BASE
28 #define CONFIG_SYS_TEXT_BASE    0xFFE00000      /* Standard: boot low */
29 #endif
30 #define CONFIG_SYS_LDSCRIPT     "arch/powerpc/cpu/mpc5xxx/u-boot-customlayout.lds"
31
32 #define CONFIG_SYS_MPC5XXX_CLKIN        33000000 /* ... running at 33.000000MHz         */
33
34 #define CONFIG_MISC_INIT_F      1       /* Use misc_init_f()                    */
35
36 #define CONFIG_HIGH_BATS        1       /* High BATs supported                  */
37
38 /*
39  * Serial console configuration
40  */
41 #define CONFIG_PSC_CONSOLE      1       /* console is on PSC1   */
42 #define CONFIG_BAUDRATE         115200  /* ... at 115200 bps    */
43 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200, 230400 }
44
45 /*
46  * PCI Mapping:
47  * 0x40000000 - 0x4fffffff - PCI Memory
48  * 0x50000000 - 0x50ffffff - PCI IO Space
49  */
50 #define CONFIG_PCI_SCAN_SHOW    1
51 #define CONFIG_PCIAUTO_SKIP_HOST_BRIDGE 1
52
53 #define CONFIG_PCI_MEM_BUS      0x40000000
54 #define CONFIG_PCI_MEM_PHYS     CONFIG_PCI_MEM_BUS
55 #define CONFIG_PCI_MEM_SIZE     0x10000000
56
57 #define CONFIG_PCI_IO_BUS       0x50000000
58 #define CONFIG_PCI_IO_PHYS      CONFIG_PCI_IO_BUS
59 #define CONFIG_PCI_IO_SIZE      0x01000000
60
61 #define CONFIG_SYS_XLB_PIPELINING       1
62
63 /* Partitions */
64
65 /*
66  * BOOTP options
67  */
68 #define CONFIG_BOOTP_BOOTFILESIZE
69 #define CONFIG_BOOTP_BOOTPATH
70 #define CONFIG_BOOTP_GATEWAY
71 #define CONFIG_BOOTP_HOSTNAME
72
73 /*
74  * Command line configuration.
75  */
76 #define CONFIG_CMD_DATE
77 #define CONFIG_CMD_IDE
78 #define CONFIG_CMD_PCI
79
80 #define CONFIG_TIMESTAMP        1       /* Print image info with timestamp */
81
82 #if (CONFIG_SYS_TEXT_BASE == 0xFFE00000)                /* Boot low */
83 #   define CONFIG_SYS_LOWBOOT           1
84 #endif
85
86 /*
87  * Autobooting
88  */
89
90 #define CONFIG_PREBOOT  "echo;" \
91         "echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;" \
92         "echo"
93
94 #undef  CONFIG_BOOTARGS
95
96 #define CONFIG_IPADDR           192.168.100.2
97 #define CONFIG_SERVERIP         192.168.100.1
98 #define CONFIG_NETMASK          255.255.255.0
99 #define HOSTNAME                inka4x0
100 #define CONFIG_BOOTFILE         "/tftpboot/inka4x0/uImage"
101 #define CONFIG_ROOTPATH         "/opt/eldk/ppc_6xx"
102
103 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
104         "netdev=eth0\0"                                                 \
105         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
106                 "nfsroot=${serverip}:${rootpath}\0"                     \
107         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
108         "addip=setenv bootargs ${bootargs} "                            \
109                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
110                 ":${hostname}:${netdev}:off panic=1\0"                  \
111         "addcons=setenv bootargs ${bootargs} "                          \
112                 "console=ttyS0,${baudrate}\0"                           \
113         "flash_nfs=run nfsargs addip addcons;"                          \
114                 "bootm ${kernel_addr}\0"                                \
115         "net_nfs=tftp 200000 ${bootfile};"                              \
116                 "run nfsargs addip addcons;bootm\0"                     \
117         "enable_disp=mw.l 100000 04000000 1;"                           \
118                 "cp.l 100000 f0000b20 1;"                               \
119                 "cp.l 100000 f0000b28 1\0"                              \
120         "ideargs=setenv bootargs root=/dev/hda1 rw\0"                   \
121         "ide_boot=ext2load ide 0:1 200000 uImage;"                      \
122                 "run ideargs addip addcons enable_disp;bootm\0"         \
123         "brightness=255\0"                                              \
124         ""
125
126 #define CONFIG_BOOTCOMMAND      "run ide_boot"
127
128 /*
129  * IPB Bus clocking configuration.
130  */
131 #define CONFIG_SYS_IPBCLK_EQUALS_XLBCLK         /* define for 133MHz speed */
132
133 /*
134  * Flash configuration
135  */
136 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant */
137 #define CONFIG_FLASH_CFI_DRIVER 1
138 #define CONFIG_SYS_FLASH_BASE           0xffe00000
139 #define CONFIG_SYS_FLASH_SIZE           0x00200000
140 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks */
141 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
142 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max num of sects on one chip */
143 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster) */
144
145 /*
146  * Environment settings
147  */
148 #define CONFIG_ENV_IS_IN_FLASH  1
149 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + 0x4000)
150 #define CONFIG_ENV_SIZE         0x2000
151 #define CONFIG_ENV_SECT_SIZE    0x2000
152 #define CONFIG_ENV_OVERWRITE    1
153 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
154
155 /*
156  * Memory map
157  */
158 #define CONFIG_SYS_MBAR         0xF0000000
159 #define CONFIG_SYS_SDRAM_BASE           0x00000000
160 #define CONFIG_SYS_DEFAULT_MBAR 0x80000000
161
162 /*
163  * SDRAM controller configuration
164  */
165 #undef CONFIG_SDR_MT48LC16M16A2
166 #undef CONFIG_DDR_MT46V16M16
167 #undef CONFIG_DDR_MT46V32M16
168 #undef CONFIG_DDR_HYB25D512160BF
169 #define CONFIG_DDR_K4H511638C
170
171 /* Use ON-Chip SRAM until RAM will be available */
172 #define CONFIG_SYS_INIT_RAM_ADDR        MPC5XXX_SRAM
173
174 /* preserve space for the post_word at end of on-chip SRAM */
175 #define MPC5XXX_SRAM_POST_SIZE (MPC5XXX_SRAM_SIZE - 4)
176
177 #ifdef CONFIG_POST
178 #define CONFIG_SYS_INIT_RAM_SIZE        MPC5XXX_SRAM_POST_SIZE
179 #else
180 #define CONFIG_SYS_INIT_RAM_SIZE        MPC5XXX_SRAM_SIZE
181 #endif
182
183 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
184 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
185
186 #define CONFIG_SYS_MONITOR_BASE    CONFIG_SYS_TEXT_BASE
187 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
188 #   define CONFIG_SYS_RAMBOOT           1
189 #endif
190
191 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
192 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
193 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
194
195 /*
196  * Ethernet configuration
197  */
198 #define CONFIG_MPC5xxx_FEC      1
199 #define CONFIG_MPC5xxx_FEC_MII100
200 /*
201  * Define CONFIG_MPC5xxx_FEC_MII10 to force FEC at 10Mb
202  */
203 /* #define CONFIG_MPC5xxx_FEC_MII10 */
204 #define CONFIG_PHY_ADDR         0x00
205 #define CONFIG_MII
206
207 /*
208  * GPIO configuration
209  *
210  * use CS1 as gpio_wkup_6 output
211  *      Bit 0 (mask: 0x80000000): 0
212  * use ALT CAN position: Bits 2-3 (mask: 0x30000000):
213  *      00 -> No Alternatives, I2C1 is used for onboard EEPROM
214  *      01 -> CAN1 on I2C1, CAN2 on Tmr0/1 do not use on TQM5200 with onboard
215  *            EEPROM
216  * use PSC1 as UART: Bits 28-31 (mask: 0x00000007): 0100
217  * use PSC2 as UART: Bits 24-27 (mask: 0x00000070): 0100
218  * use PSC3 as UART: Bits 20-23 (mask: 0x00000700): 0100
219  * use PSC6 as UART: Bits  9-11 (mask: 0x00700000): 0101
220  */
221 #define CONFIG_SYS_GPS_PORT_CONFIG      0x01501444
222
223 /*
224  * RTC configuration
225  */
226 #define CONFIG_RTC_RTC4543      1       /* use external RTC */
227
228 /*
229  * Software (bit-bang) three wire serial configuration
230  *
231  * Note that we need the ifdefs because otherwise compilation of
232  * mkimage.c fails.
233  */
234 #define CONFIG_SOFT_TWS         1
235
236 #ifdef TWS_IMPLEMENTATION
237 #include <mpc5xxx.h>
238 #include <asm/io.h>
239
240 #define TWS_CE          MPC5XXX_GPIO_WKUP_PSC1_4 /* GPIO_WKUP_0 */
241 #define TWS_WR          MPC5XXX_GPIO_WKUP_PSC2_4 /* GPIO_WKUP_1 */
242 #define TWS_DATA        MPC5XXX_GPIO_SINT_PSC3_4 /* GPIO_SINT_0 */
243 #define TWS_CLK         MPC5XXX_GPIO_SINT_PSC3_5 /* GPIO_SINT_1 */
244
245 static inline void tws_ce(unsigned bit)
246 {
247         struct mpc5xxx_wu_gpio *wu_gpio =
248                 (struct mpc5xxx_wu_gpio *)MPC5XXX_WU_GPIO;
249         if (bit)
250                 setbits_8(&wu_gpio->dvo, TWS_CE);
251         else
252                 clrbits_8(&wu_gpio->dvo, TWS_CE);
253 }
254
255 static inline void tws_wr(unsigned bit)
256 {
257         struct mpc5xxx_wu_gpio *wu_gpio =
258                 (struct mpc5xxx_wu_gpio *)MPC5XXX_WU_GPIO;
259         if (bit)
260                 setbits_8(&wu_gpio->dvo, TWS_WR);
261         else
262                 clrbits_8(&wu_gpio->dvo, TWS_WR);
263 }
264
265 static inline void tws_clk(unsigned bit)
266 {
267         struct mpc5xxx_gpio *gpio =
268                 (struct mpc5xxx_gpio *)MPC5XXX_GPIO;
269         if (bit)
270                 setbits_8(&gpio->sint_dvo, TWS_CLK);
271         else
272                 clrbits_8(&gpio->sint_dvo, TWS_CLK);
273 }
274
275 static inline void tws_data(unsigned bit)
276 {
277         struct mpc5xxx_gpio *gpio =
278                 (struct mpc5xxx_gpio *)MPC5XXX_GPIO;
279         if (bit)
280                 setbits_8(&gpio->sint_dvo, TWS_DATA);
281         else
282                 clrbits_8(&gpio->sint_dvo, TWS_DATA);
283 }
284
285 static inline unsigned tws_data_read(void)
286 {
287         struct mpc5xxx_gpio *gpio =
288                         (struct mpc5xxx_gpio *)MPC5XXX_GPIO;
289         return !!(in_8(&gpio->sint_ival) & TWS_DATA);
290 }
291
292 static inline void tws_data_config_output(unsigned output)
293 {
294         struct mpc5xxx_gpio *gpio =
295                 (struct mpc5xxx_gpio *)MPC5XXX_GPIO;
296         if (output)
297                 setbits_8(&gpio->sint_ddr, TWS_DATA);
298         else
299                 clrbits_8(&gpio->sint_ddr, TWS_DATA);
300 }
301 #endif /* TWS_IMPLEMENTATION */
302
303 /*
304  * Miscellaneous configurable options
305  */
306 #define CONFIG_SYS_LONGHELP                     /* undef to save memory     */
307 #if defined(CONFIG_CMD_KGDB)
308 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size  */
309 #else
310 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size  */
311 #endif
312 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
313 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
314 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
315
316 #define CONFIG_SYS_CACHELINE_SIZE       32      /* For MPC5xxx CPUs                     */
317 #if defined(CONFIG_CMD_KGDB)
318 #  define CONFIG_SYS_CACHELINE_SHIFT    5       /* log base 2 of the above value        */
319 #endif
320
321 /* Enable an alternate, more extensive memory test */
322 #define CONFIG_SYS_ALT_MEMTEST
323
324 #define CONFIG_SYS_MEMTEST_START        0x00100000      /* memtest works on */
325 #define CONFIG_SYS_MEMTEST_END          0x00f00000      /* 1 ... 15 MB in DRAM  */
326
327 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
328
329 /*
330  * Various low-level settings
331  */
332 #define CONFIG_SYS_HID0_INIT            HID0_ICE | HID0_ICFI
333 #define CONFIG_SYS_HID0_FINAL           HID0_ICE
334
335 #define CONFIG_SYS_BOOTCS_START CONFIG_SYS_FLASH_BASE
336 #define CONFIG_SYS_BOOTCS_SIZE          CONFIG_SYS_FLASH_SIZE
337 #define CONFIG_SYS_BOOTCS_CFG           0x00087800 /* for pci_clk  = 66 MHz */
338 #define CONFIG_SYS_CS0_START            CONFIG_SYS_FLASH_BASE
339 #define CONFIG_SYS_CS0_SIZE             CONFIG_SYS_FLASH_SIZE
340
341 /* 32Mbit SRAM @0x30000000 */
342 #define CONFIG_SYS_CS1_START            0x30000000
343 #define CONFIG_SYS_CS1_SIZE             0x00400000
344 #define CONFIG_SYS_CS1_CFG              0x31800 /* for pci_clk = 33 MHz */
345
346 /* 2 quad UART @0x80000000 (MBAR is relocated to 0xF0000000) */
347 #define CONFIG_SYS_CS2_START            0x80000000
348 #define CONFIG_SYS_CS2_SIZE             0x0001000
349 #define CONFIG_SYS_CS2_CFG              0x21800  /* for pci_clk = 33 MHz */
350
351 /* GPIO in @0x30400000 */
352 #define CONFIG_SYS_CS3_START            0x30400000
353 #define CONFIG_SYS_CS3_SIZE             0x00100000
354 #define CONFIG_SYS_CS3_CFG              0x31800 /* for pci_clk = 33 MHz */
355
356 #define CONFIG_SYS_CS_BURST             0x00000000
357 #define CONFIG_SYS_CS_DEADCYCLE 0x33333333
358
359 /*-----------------------------------------------------------------------
360  * USB stuff
361  *-----------------------------------------------------------------------
362  */
363 #define CONFIG_USB_OHCI
364 #define CONFIG_USB_CLOCK        0x00015555
365 #define CONFIG_USB_CONFIG       0x00001000
366
367 /*-----------------------------------------------------------------------
368  * IDE/ATA stuff Supports IDE harddisk
369  *-----------------------------------------------------------------------
370  */
371
372 #undef  CONFIG_IDE_8xx_PCCARD           /* Use IDE with PC Card Adapter */
373
374 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
375 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
376
377 #define CONFIG_IDE_PREINIT
378
379 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
380 #define CONFIG_SYS_IDE_MAXDEVICE        2       /* max. 1 drive per IDE bus     */
381
382 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
383 #define CONFIG_SYS_ATA_BASE_ADDR        MPC5XXX_ATA
384 #define CONFIG_SYS_ATA_DATA_OFFSET      0x0060  /* Offset for data I/O          */
385 #define CONFIG_SYS_ATA_REG_OFFSET (CONFIG_SYS_ATA_DATA_OFFSET) /* Offset for normal register accesses */
386 #define CONFIG_SYS_ATA_ALT_OFFSET       0x005C  /* Offset for alternate registers */
387 #define CONFIG_SYS_ATA_STRIDE          4        /* Interval between registers   */
388
389 #define CONFIG_ATAPI            1
390
391 #define CONFIG_SYS_BRIGHTNESS          0xFF     /* LCD Default Brightness (255 = off) */
392
393 #endif /* __CONFIG_H */