Merge git://git.denx.de/u-boot-dm
[platform/kernel/u-boot.git] / include / configs / gr_ep2s60.h
1 /* Configuration header file for Gaisler Research AB's Template
2  * design (GPL Open Source SPARC/LEON3 96MHz) for Altera NIOS
3  * Development board Stratix II edition, with the FPGA device
4  * EP2S60.
5  *
6  * (C) Copyright 2003-2005
7  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
8  *
9  * (C) Copyright 2008
10  * Daniel Hellstrom, Gaisler Research, daniel@gaisler.com.
11  *
12  * SPDX-License-Identifier:     GPL-2.0+
13  */
14
15 #ifndef __CONFIG_H__
16 #define __CONFIG_H__
17
18 #define CONFIG_DISPLAY_BOARDINFO
19
20 /*
21  * High Level Configuration Options
22  * (easy to change)
23  */
24
25 /* Altera NIOS Development board, Stratix II board */
26 #define CONFIG_GR_EP2S60        1
27
28 /* CPU / AMBA BUS configuration */
29 #define CONFIG_SYS_CLK_FREQ     96000000        /* 96MHz */
30
31 /* Define this is the GR-2S60-MEZZ mezzanine is available and you
32  * want to use the USB and GRETH functionality of the board
33  */
34 #undef GR_2S60_MEZZ
35
36 #ifdef GR_2S60_MEZZ
37 #define USE_GRETH 1
38 #define USE_GRUSB 1
39 #endif
40
41 /*
42  * Serial console configuration
43  */
44 #define CONFIG_BAUDRATE         38400   /* ... at 38400 bps */
45 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 57600, 115200, 230400 }
46
47 /* Partitions */
48 #define CONFIG_DOS_PARTITION
49 #define CONFIG_MAC_PARTITION
50 #define CONFIG_ISO_PARTITION
51
52 /*
53  * Supported commands
54  */
55 #define CONFIG_CMD_REGINFO
56 #define CONFIG_CMD_DIAG
57 #define CONFIG_CMD_IRQ
58
59 /* USB support */
60 #if USE_GRUSB
61 #define CONFIG_USB_UHCI
62 #define CONFIG_USB_STORAGE
63 /* Enable needed helper functions */
64 #define CONFIG_SYS_STDIO_DEREGISTER     /* needs stdio_deregister */
65 #endif
66
67 /*
68  * Autobooting
69  */
70 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
71
72 #define CONFIG_PREBOOT  "echo;" \
73         "echo Type \"run flash_nfs\" to mount root filesystem over NFS;" \
74         "echo"
75
76 #undef  CONFIG_BOOTARGS
77
78 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
79         "netdev=eth0\0"                                                 \
80         "nfsargs=setenv bootargs console=ttyS0,38400 root=/dev/nfs rw " \
81                 "nfsroot=${serverip}:${rootpath}\0"                     \
82         "ramargs=setenv bootargs console=ttyS0,${baudrate} root=/dev/ram rw\0"                  \
83         "addip=setenv bootargs ${bootargs} "                            \
84                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
85                 ":${hostname}:${netdev}:off panic=1\0"                  \
86         "flash_nfs=run nfsargs addip;"                                  \
87                 "bootm ${kernel_addr}\0"                                \
88         "flash_self=run ramargs addip;"                                 \
89                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
90         "net_nfs=tftp 40000000 ${bootfile};run nfsargs addip;bootm\0"   \
91         "scratch=40800000\0"                                    \
92         "getkernel=tftpboot $(scratch) $(bootfile)\0" \
93         "bootargs=console=ttyS0,38400 root=/dev/nfs rw nfsroot=192.168.0.20:/export/rootfs ip=192.168.0.207:192.168.0.20:192.168.0.1:255.255.255.0:ml401:eth0\0" \
94         ""
95
96 #define CONFIG_NETMASK 255.255.255.0
97 #define CONFIG_GATEWAYIP 192.168.0.1
98 #define CONFIG_SERVERIP 192.168.0.20
99 #define CONFIG_IPADDR 192.168.0.207
100 #define CONFIG_ROOTPATH "/export/rootfs"
101 #define CONFIG_HOSTNAME  ml401
102 #define CONFIG_BOOTFILE "/uImage"
103
104 #define CONFIG_BOOTCOMMAND      "run flash_self"
105
106 /* Memory MAP
107  *
108  *  Flash:
109  *  |--------------------------------|
110  *  | 0x00000000 Text & Data & BSS   | *
111  *  |            for Monitor         | *
112  *  | ~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~| *
113  *  | UNUSED / Growth                | * 256kb
114  *  |--------------------------------|
115  *  | 0x00050000 Base custom area    | *
116  *  |            kernel / FS         | *
117  *  |                                | * Rest of Flash
118  *  |~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~~|
119  *  | END-0x00008000 Environment     | * 32kb
120  *  |--------------------------------|
121  *
122  *
123  *
124  *  Main Memory:
125  *  |--------------------------------|
126  *  | UNUSED / scratch area          |
127  *  |                                |
128  *  |                                |
129  *  |                                |
130  *  |                                |
131  *  |--------------------------------|
132  *  | Monitor .Text / .DATA / .BSS   | * 512kb
133  *  | Relocated!                     | *
134  *  |--------------------------------|
135  *  | Monitor Malloc                 | * 128kb (contains relocated environment)
136  *  |--------------------------------|
137  *  | Monitor/kernel STACK           | * 64kb
138  *  |--------------------------------|
139  *  | Page Table for MMU systems     | * 2k
140  *  |--------------------------------|
141  *  | PROM Code accessed from Linux  | * 6kb-128b
142  *  |--------------------------------|
143  *  | Global data (avail from kernel)| * 128b
144  *  |--------------------------------|
145  *
146  */
147
148 /*
149  * Flash configuration (8,16 or 32 MB)
150  * TEXT base always at 0xFFF00000
151  * ENV_ADDR always at  0xFFF40000
152  * FLASH_BASE at 0xFC000000 for 64 MB
153  *               0xFE000000 for 32 MB
154  *               0xFF000000 for 16 MB
155  *               0xFF800000 for  8 MB
156  */
157 /*#define CONFIG_SYS_NO_FLASH           1*/
158 #define CONFIG_SYS_FLASH_BASE           0x00000000
159 #define CONFIG_SYS_FLASH_SIZE           0x00400000      /* FPGA Bit file is in top of FLASH, we only ues the bottom 4Mb */
160
161 #define PHYS_FLASH_SECT_SIZE    0x00010000      /* 64 KB sectors */
162 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max num of sects on one chip */
163 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max num of memory banks      */
164
165 #define CONFIG_SYS_FLASH_ERASE_TOUT     240000  /* Flash Erase Timeout (in ms)  */
166 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (in ms)  */
167 #define CONFIG_SYS_FLASH_LOCK_TOUT      5       /* Timeout for Flash Set Lock Bit (in ms) */
168 #define CONFIG_SYS_FLASH_UNLOCK_TOUT    10000   /* Timeout for Flash Clear Lock Bits (in ms) */
169 #define CONFIG_SYS_FLASH_PROTECTION     /* "Real" (hardware) sectors protection */
170
171 /*** CFI CONFIG ***/
172 #define CONFIG_SYS_FLASH_CFI_WIDTH      FLASH_CFI_8BIT
173 #define CONFIG_FLASH_CFI_DRIVER
174 #define CONFIG_SYS_FLASH_CFI
175 /* Bypass cache when reading regs from flash memory */
176 #define CONFIG_SYS_FLASH_CFI_BYPASS_READ
177 /* Buffered writes (32byte/go) instead of single accesses */
178 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE
179
180 /*
181  * Environment settings
182  */
183 /*#define CONFIG_ENV_IS_NOWHERE 1*/
184 #define CONFIG_ENV_IS_IN_FLASH  1
185 /* CONFIG_ENV_ADDR need to be at sector boundary */
186 #define CONFIG_ENV_SIZE         0x8000
187 #define CONFIG_ENV_SECT_SIZE    0x20000
188 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE+CONFIG_SYS_FLASH_SIZE-CONFIG_ENV_SECT_SIZE)
189 #define CONFIG_ENV_OVERWRITE    1
190
191 /*
192  * Memory map
193  */
194 #define CONFIG_SYS_SDRAM_BASE           0x40000000
195 #define CONFIG_SYS_SDRAM_SIZE           0x02000000
196 #define CONFIG_SYS_SDRAM_END            (CONFIG_SYS_SDRAM_BASE+CONFIG_SYS_SDRAM_SIZE)
197
198 /* no SRAM available */
199 #undef CONFIG_SYS_SRAM_BASE
200 #undef CONFIG_SYS_SRAM_SIZE
201
202 #define CONFIG_SYS_RAM_BASE CONFIG_SYS_SDRAM_BASE
203 #define CONFIG_SYS_RAM_SIZE CONFIG_SYS_SDRAM_SIZE
204 #define CONFIG_SYS_RAM_END CONFIG_SYS_SDRAM_END
205
206 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_SDRAM_END - GENERATED_GBL_DATA_SIZE)
207
208 #define CONFIG_SYS_PROM_SIZE            (8192-GENERATED_GBL_DATA_SIZE)
209 #define CONFIG_SYS_PROM_OFFSET          (CONFIG_SYS_GBL_DATA_OFFSET-CONFIG_SYS_PROM_SIZE)
210
211 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_PROM_OFFSET-32)
212 #define CONFIG_SYS_STACK_SIZE           (0x10000-32)
213
214 #define CONFIG_SYS_MONITOR_BASE    CONFIG_SYS_TEXT_BASE
215 #if (CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE)
216 #   define CONFIG_SYS_RAMBOOT           1
217 #endif
218
219 #define CONFIG_SYS_MONITOR_LEN          (512 << 10)     /* Reserve 512 kB for Monitor   */
220 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
221 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
222
223 #define CONFIG_SYS_MALLOC_END           (CONFIG_SYS_INIT_SP_OFFSET-CONFIG_SYS_STACK_SIZE)
224 #define CONFIG_SYS_MALLOC_BASE          (CONFIG_SYS_MALLOC_END-CONFIG_SYS_MALLOC_LEN)
225
226 /* relocated monitor area */
227 #define CONFIG_SYS_RELOC_MONITOR_MAX_END   CONFIG_SYS_MALLOC_BASE
228 #define CONFIG_SYS_RELOC_MONITOR_BASE     (CONFIG_SYS_RELOC_MONITOR_MAX_END-CONFIG_SYS_MONITOR_LEN)
229
230 /* make un relocated address from relocated address */
231 #define UN_RELOC(address) (address-(CONFIG_SYS_RELOC_MONITOR_BASE-CONFIG_SYS_TEXT_BASE))
232
233 /*
234  * Ethernet configuration uses on board SMC91C111, however if a mezzanine
235  * with a PHY is attached the GRETH can be used on this board.
236  * Define USE_GRETH in order to use the mezzanine provided PHY with the
237  * onchip GRETH network MAC, note that this is not supported by the
238  * template design.
239  */
240 #ifndef USE_GRETH
241
242 /* USE SMC91C111 MAC */
243 #define CONFIG_SMC91111          1
244 #define CONFIG_SMC91111_BASE            0x20000300      /* chip select 3         */
245 #define CONFIG_SMC_USE_32_BIT           1       /* 32 bit bus  */
246 #undef  CONFIG_SMC_91111_EXT_PHY        /* we use internal phy   */
247 /*#define CONFIG_SHOW_ACTIVITY*/
248 #define CONFIG_NET_RETRY_COUNT          10      /* # of retries          */
249
250 #else
251
252 /* USE GRETH Ethernet Driver */
253 #define CONFIG_GRETH    1
254 #endif
255
256 #define CONFIG_PHY_ADDR  0x00
257
258 /*
259  * Miscellaneous configurable options
260  */
261 #define CONFIG_SYS_LONGHELP             /* undef to save memory     */
262 #if defined(CONFIG_CMD_KGDB)
263 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size  */
264 #else
265 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size  */
266 #endif
267 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16)      /* Print Buffer Size */
268 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
269 #define CONFIG_SYS_BARGSIZE             CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
270
271 #define CONFIG_SYS_MEMTEST_START        0x00100000      /* memtest works on */
272 #define CONFIG_SYS_MEMTEST_END          0x00f00000      /* 1 ... 15 MB in DRAM  */
273
274 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
275
276 /*-----------------------------------------------------------------------
277  * USB stuff
278  *-----------------------------------------------------------------------
279  */
280 #define CONFIG_USB_CLOCK        0x0001BBBB
281 #define CONFIG_USB_CONFIG       0x00005000
282
283 /***** Gaisler GRLIB IP-Cores Config ********/
284
285 #define CONFIG_SYS_GRLIB_SDRAM    0
286
287 /* No SDRAM Configuration */
288 #undef CONFIG_SYS_GRLIB_GAISLER_SDCTRL1
289
290 /* See, GRLIB Docs (grip.pdf) on how to set up
291  * These the memory controller registers.
292  */
293 #define CONFIG_SYS_GRLIB_ESA_MCTRL1
294 #define CONFIG_SYS_GRLIB_ESA_MCTRL1_CFG1  (0x10f800ff | (1<<11))
295 #define CONFIG_SYS_GRLIB_ESA_MCTRL1_CFG2  0x00000000
296 #define CONFIG_SYS_GRLIB_ESA_MCTRL1_CFG3  0x00000000
297
298 /* GRLIB FT-MCTRL configuration */
299 #define CONFIG_SYS_GRLIB_GAISLER_FTMCTRL1
300 #define CONFIG_SYS_GRLIB_GAISLER_FTMCTRL1_CFG1  (0x10f800ff | (1<<11))
301 #define CONFIG_SYS_GRLIB_GAISLER_FTMCTRL1_CFG2  0x00000000
302 #define CONFIG_SYS_GRLIB_GAISLER_FTMCTRL1_CFG3  0x00000000
303
304 /* DDR controller */
305 #define CONFIG_SYS_GRLIB_GAISLER_DDRSPA1
306 #define CONFIG_SYS_GRLIB_GAISLER_DDRSPA1_CTRL  0xa900830a
307
308 /* no DDR2 Controller */
309 #undef CONFIG_SYS_GRLIB_GAISLER_DDR2SPA1
310
311 /* Identification string */
312 #define CONFIG_IDENT_STRING " Gaisler LEON3 EP2S60"
313
314 /* default kernel command line */
315 #define CONFIG_DEFAULT_KERNEL_COMMAND_LINE "console=ttyS0,38400\0\0"
316
317 #endif                          /* __CONFIG_H */