d5d35c0b7a1d847b980035979b8d88efbc54cc2f
[platform/kernel/u-boot.git] / include / configs / exynos5-common.h
1 /*
2  * Copyright (C) 2013 Samsung Electronics
3  *
4  * Configuration settings for the SAMSUNG EXYNOS5 board.
5  *
6  * SPDX-License-Identifier:     GPL-2.0+
7  */
8
9 #ifndef __CONFIG_EXYNOS5_COMMON_H
10 #define __CONFIG_EXYNOS5_COMMON_H
11
12 #define CONFIG_EXYNOS5                  /* Exynos5 Family */
13
14 #include "exynos-common.h"
15
16 #define CONFIG_EXYNOS_SPL
17
18 #ifdef FTRACE
19 #define CONFIG_TRACE
20 #define CONFIG_CMD_TRACE
21 #define CONFIG_TRACE_BUFFER_SIZE        (16 << 20)
22 #define CONFIG_TRACE_EARLY_SIZE         (8 << 20)
23 #define CONFIG_TRACE_EARLY
24 #define CONFIG_TRACE_EARLY_ADDR         0x50000000
25 #endif
26
27 /* Enable ACE acceleration for SHA1 and SHA256 */
28 #define CONFIG_EXYNOS_ACE_SHA
29 #define CONFIG_SHA_HW_ACCEL
30
31 /* Power Down Modes */
32 #define S5P_CHECK_SLEEP                 0x00000BAD
33 #define S5P_CHECK_DIDLE                 0xBAD00000
34 #define S5P_CHECK_LPA                   0xABAD0000
35
36 /* Offset for inform registers */
37 #define INFORM0_OFFSET                  0x800
38 #define INFORM1_OFFSET                  0x804
39 #define INFORM2_OFFSET                  0x808
40 #define INFORM3_OFFSET                  0x80c
41
42 /* select serial console configuration */
43 #define CONFIG_BAUDRATE                 115200
44 #define EXYNOS5_DEFAULT_UART_OFFSET     0x010000
45 #define CONFIG_SILENT_CONSOLE
46 #define CONFIG_SYS_CONSOLE_IS_IN_ENV
47 #define CONFIG_CONSOLE_MUX
48
49 #define CONFIG_CMD_HASH
50
51 /* Thermal Management Unit */
52 #define CONFIG_EXYNOS_TMU
53 #define CONFIG_CMD_DTT
54 #define CONFIG_TMU_CMD_DTT
55
56 /* MMC SPL */
57 #define COPY_BL2_FNPTR_ADDR     0x02020030
58 #define CONFIG_SUPPORT_EMMC_BOOT
59
60 #define CONFIG_SPL_LIBCOMMON_SUPPORT
61 #define CONFIG_SPL_LIBGENERIC_SUPPORT
62
63 /* specific .lds file */
64 #define CONFIG_SPL_LDSCRIPT     "board/samsung/common/exynos-uboot-spl.lds"
65
66 /* Boot Argument Buffer Size */
67 /* memtest works on */
68 #define CONFIG_SYS_MEMTEST_START        CONFIG_SYS_SDRAM_BASE
69 #define CONFIG_SYS_MEMTEST_END          (CONFIG_SYS_SDRAM_BASE + 0x5E00000)
70 #define CONFIG_SYS_LOAD_ADDR            (CONFIG_SYS_SDRAM_BASE + 0x3E00000)
71
72 #define CONFIG_RD_LVL
73
74 #define PHYS_SDRAM_1            CONFIG_SYS_SDRAM_BASE
75 #define PHYS_SDRAM_1_SIZE       SDRAM_BANK_SIZE
76 #define PHYS_SDRAM_2            (CONFIG_SYS_SDRAM_BASE + SDRAM_BANK_SIZE)
77 #define PHYS_SDRAM_2_SIZE       SDRAM_BANK_SIZE
78 #define PHYS_SDRAM_3            (CONFIG_SYS_SDRAM_BASE + (2 * SDRAM_BANK_SIZE))
79 #define PHYS_SDRAM_3_SIZE       SDRAM_BANK_SIZE
80 #define PHYS_SDRAM_4            (CONFIG_SYS_SDRAM_BASE + (3 * SDRAM_BANK_SIZE))
81 #define PHYS_SDRAM_4_SIZE       SDRAM_BANK_SIZE
82 #define PHYS_SDRAM_5            (CONFIG_SYS_SDRAM_BASE + (4 * SDRAM_BANK_SIZE))
83 #define PHYS_SDRAM_5_SIZE       SDRAM_BANK_SIZE
84 #define PHYS_SDRAM_6            (CONFIG_SYS_SDRAM_BASE + (5 * SDRAM_BANK_SIZE))
85 #define PHYS_SDRAM_6_SIZE       SDRAM_BANK_SIZE
86 #define PHYS_SDRAM_7            (CONFIG_SYS_SDRAM_BASE + (6 * SDRAM_BANK_SIZE))
87 #define PHYS_SDRAM_7_SIZE       SDRAM_BANK_SIZE
88 #define PHYS_SDRAM_8            (CONFIG_SYS_SDRAM_BASE + (7 * SDRAM_BANK_SIZE))
89 #define PHYS_SDRAM_8_SIZE       SDRAM_BANK_SIZE
90
91 #define CONFIG_SYS_MONITOR_BASE 0x00000000
92
93 #define CONFIG_SYS_MMC_ENV_DEV          0
94
95 #define CONFIG_SECURE_BL1_ONLY
96
97 /* Secure FW size configuration */
98 #ifdef CONFIG_SECURE_BL1_ONLY
99 #define CONFIG_SEC_FW_SIZE (8 << 10) /* 8KB */
100 #else
101 #define CONFIG_SEC_FW_SIZE 0
102 #endif
103
104 /* Configuration of BL1, BL2, ENV Blocks on mmc */
105 #define CONFIG_RES_BLOCK_SIZE   (512)
106 #define CONFIG_BL1_SIZE (16 << 10) /*16 K reserved for BL1*/
107 #define CONFIG_BL2_SIZE (512UL << 10UL) /* 512 KB */
108 #define CONFIG_ENV_SIZE (16 << 10) /* 16 KB */
109
110 #define CONFIG_BL1_OFFSET       (CONFIG_RES_BLOCK_SIZE + CONFIG_SEC_FW_SIZE)
111 #define CONFIG_BL2_OFFSET       (CONFIG_BL1_OFFSET + CONFIG_BL1_SIZE)
112
113 /* U-Boot copy size from boot Media to DRAM.*/
114 #define BL2_START_OFFSET        (CONFIG_BL2_OFFSET/512)
115 #define BL2_SIZE_BLOC_COUNT     (CONFIG_BL2_SIZE/512)
116
117 #define EXYNOS_COPY_SPI_FNPTR_ADDR      0x02020058
118 #define SPI_FLASH_UBOOT_POS     (CONFIG_SEC_FW_SIZE + CONFIG_BL1_SIZE)
119
120 /* I2C */
121 #define CONFIG_SYS_I2C_S3C24X0
122 #define CONFIG_SYS_I2C_S3C24X0_SPEED    100000          /* 100 Kbps */
123 #define CONFIG_SYS_I2C_S3C24X0_SLAVE    0x0
124
125 /* SPI */
126 #ifdef CONFIG_SPI_FLASH
127 #define CONFIG_SF_DEFAULT_MODE          SPI_MODE_0
128 #define CONFIG_SF_DEFAULT_SPEED         50000000
129 #endif
130
131 #ifdef CONFIG_ENV_IS_IN_SPI_FLASH
132 #define CONFIG_ENV_SPI_MODE     SPI_MODE_0
133 #define CONFIG_ENV_SECT_SIZE    CONFIG_ENV_SIZE
134 #define CONFIG_ENV_SPI_BUS      1
135 #define CONFIG_ENV_SPI_MAX_HZ   50000000
136 #endif
137
138 /* Ethernet Controllor Driver */
139 #ifdef CONFIG_CMD_NET
140 #define CONFIG_SMC911X
141 #define CONFIG_SMC911X_BASE             0x5000000
142 #define CONFIG_SMC911X_16_BIT
143 #define CONFIG_ENV_SROM_BANK            1
144 #endif /*CONFIG_CMD_NET*/
145
146 /* SHA hashing */
147 #define CONFIG_CMD_HASH
148 #define CONFIG_HASH_VERIFY
149 #define CONFIG_SHA1
150 #define CONFIG_SHA256
151
152 /* Enable Time Command */
153
154 /* USB */
155 #define CONFIG_SYS_USB_EHCI_MAX_ROOT_PORTS      3
156 #define CONFIG_SYS_USB_XHCI_MAX_ROOT_PORTS      2
157
158 #define CONFIG_USB_HOST_ETHER
159 #define CONFIG_USB_ETHER_ASIX
160 #define CONFIG_USB_ETHER_SMSC95XX
161 #define CONFIG_USB_ETHER_RTL8152
162
163 /* USB boot mode */
164 #define CONFIG_USB_BOOTING
165 #define EXYNOS_COPY_USB_FNPTR_ADDR      0x02020070
166 #define EXYNOS_USB_SECONDARY_BOOT       0xfeed0002
167 #define EXYNOS_IRAM_SECONDARY_BASE      0x02020018
168
169 #define BOOT_TARGET_DEVICES(func) \
170         func(MMC, mmc, 1) \
171         func(MMC, mmc, 0) \
172         func(PXE, pxe, na) \
173         func(DHCP, dhcp, na)
174
175 #include <config_distro_bootcmd.h>
176
177 #ifndef MEM_LAYOUT_ENV_SETTINGS
178 /* 2GB RAM, bootm size of 256M, load scripts after that */
179 #define MEM_LAYOUT_ENV_SETTINGS \
180         "bootm_size=0x10000000\0" \
181         "kernel_addr_r=0x42000000\0" \
182         "fdt_addr_r=0x43000000\0" \
183         "ramdisk_addr_r=0x43300000\0" \
184         "scriptaddr=0x50000000\0" \
185         "pxefile_addr_r=0x51000000\0"
186 #endif
187
188 #ifndef EXYNOS_DEVICE_SETTINGS
189 #define EXYNOS_DEVICE_SETTINGS \
190         "stdin=serial\0" \
191         "stdout=serial\0" \
192         "stderr=serial\0"
193 #endif
194
195 #ifndef EXYNOS_FDTFILE_SETTING
196 #define EXYNOS_FDTFILE_SETTING
197 #endif
198
199 #define CONFIG_EXTRA_ENV_SETTINGS \
200         EXYNOS_DEVICE_SETTINGS \
201         EXYNOS_FDTFILE_SETTING \
202         MEM_LAYOUT_ENV_SETTINGS \
203         BOOTENV
204
205 #endif  /* __CONFIG_EXYNOS5_COMMON_H */