c3acaef238f54f3617410897cf41c5cdc82d5154
[platform/kernel/u-boot.git] / include / configs / edminiv2.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2010 Albert ARIBAUD <albert.u.boot@aribaud.net>
4  *
5  * Based on original Kirkwood support which is
6  * (C) Copyright 2009
7  * Marvell Semiconductor <www.marvell.com>
8  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
9  */
10
11 #ifndef _CONFIG_EDMINIV2_H
12 #define _CONFIG_EDMINIV2_H
13
14 /*
15  * SPL
16  */
17
18 #define CONFIG_SPL_STACK                0x00020000
19 #define CONFIG_SPL_BSS_START_ADDR       0x00020000
20 #define CONFIG_SPL_BSS_MAX_SIZE         0x0001ffff
21 #define CONFIG_SYS_SPL_MALLOC_START     0x00040000
22 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x0001ffff
23 #define CONFIG_SYS_UBOOT_BASE           0xfff90000
24 #define CONFIG_SYS_UBOOT_START          0x00800000
25
26 /*
27  * High Level Configuration Options (easy to change)
28  */
29
30 #include <asm/arch/orion5x.h>
31 /*
32  * CLKs configurations
33  */
34
35 /*
36  * Board-specific values for Orion5x MPP low level init:
37  * - MPPs 12 to 15 are SATA LEDs (mode 5)
38  * - Others are GPIO/unused (mode 3 for MPP0, mode 5 for
39  *   MPP16 to MPP19, mode 0 for others
40  */
41
42 #define ORION5X_MPP0_7          0x00000003
43 #define ORION5X_MPP8_15         0x55550000
44 #define ORION5X_MPP16_23        0x00005555
45
46 /*
47  * Board-specific values for Orion5x GPIO low level init:
48  * - GPIO3 is input (RTC interrupt)
49  * - GPIO16 is Power LED control (0 = on, 1 = off)
50  * - GPIO17 is Power LED source select (0 = CPLD, 1 = GPIO16)
51  * - GPIO18 is Power Button status (0 = Released, 1 = Pressed)
52  * - GPIO19 is SATA disk power toggle (toggles on 0-to-1)
53  * - GPIO22 is SATA disk power status ()
54  * - GPIO23 is supply status for SATA disk ()
55  * - GPIO24 is supply control for board (write 1 to power off)
56  * Last GPIO is 25, further bits are supposed to be 0.
57  * Enable mask has ones for INPUT, 0 for OUTPUT.
58  * Default is LED ON, board ON :)
59  */
60
61 #define ORION5X_GPIO_OUT_ENABLE         0xfef4f0ca
62 #define ORION5X_GPIO_OUT_VALUE          0x00000000
63 #define ORION5X_GPIO_IN_POLARITY        0x000000d0
64
65 /*
66  * NS16550 Configuration
67  */
68
69 #define CONFIG_SYS_NS16550_SERIAL
70 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
71 #define CONFIG_SYS_NS16550_CLK          CONFIG_SYS_TCLK
72 #define CONFIG_SYS_NS16550_COM1         ORION5X_UART0_BASE
73
74 /*
75  * Serial Port configuration
76  * The following definitions let you select what serial you want to use
77  * for your console driver.
78  */
79
80 #define CONFIG_SYS_BAUDRATE_TABLE \
81         { 9600, 19200, 38400, 57600, 115200, 230400, 460800, 921600 }
82
83 /*
84  * FLASH configuration
85  */
86
87 #define CONFIG_SYS_MAX_FLASH_SECT       11 /* max num of sects on one chip */
88 #define CONFIG_SYS_FLASH_BASE           0xfff80000
89
90 /* auto boot */
91
92 /*
93  * Network
94  */
95
96 #ifdef CONFIG_CMD_NET
97 #define CONFIG_MVGBE_PORTS      {1}             /* enable port 0 only */
98 #define CONFIG_SKIP_LOCAL_MAC_RANDOMIZATION     /* don't randomize MAC */
99 #define CONFIG_PHY_BASE_ADR     0x8
100 #endif
101
102 /*
103  * IDE
104  */
105 #ifdef CONFIG_IDE
106 #define __io
107 /* Data, registers and alternate blocks are at the same offset */
108 /* Each 8-bit ATA register is aligned to a 4-bytes address */
109 /* Controller supports 48-bits LBA addressing */
110 #define CONFIG_LBA48
111 /* A single bus, a single device */
112 /* ATA registers base is at SATA controller base */
113 /* ATA bus 0 is orion5x port 1 on ED Mini V2 */
114 /* end of IDE defines */
115 #endif /* CMD_IDE */
116
117 /*
118  * Common USB/EHCI configuration
119  */
120 #ifdef CONFIG_CMD_USB
121 #define ORION5X_USB20_HOST_PORT_BASE ORION5X_USB20_PORT0_BASE
122 #endif /* CONFIG_CMD_USB */
123
124 /*
125  * I2C related stuff
126  */
127 #ifdef CONFIG_CMD_I2C
128 #define CONFIG_I2C_MVTWSI_BASE0         ORION5X_TWSI_BASE
129 #endif
130
131 /*
132  *  Environment variables configurations
133  */
134
135 /* Enable command line editing */
136
137 /* provide extensive help */
138
139 /* additions for new relocation code, must be added to all boards */
140 #define CONFIG_SYS_SDRAM_BASE           0
141 #define CONFIG_SYS_INIT_SP_ADDR \
142         (CONFIG_SYS_SDRAM_BASE + 0x1000 - GENERATED_GBL_DATA_SIZE)
143
144 #endif /* _CONFIG_EDMINIV2_H */