c0923883acf3d8f1afc7f9acfdf91b6e6ed934e3
[platform/kernel/u-boot.git] / include / configs / edminiv2.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2010 Albert ARIBAUD <albert.u.boot@aribaud.net>
4  *
5  * Based on original Kirkwood support which is
6  * (C) Copyright 2009
7  * Marvell Semiconductor <www.marvell.com>
8  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
9  */
10
11 #ifndef _CONFIG_EDMINIV2_H
12 #define _CONFIG_EDMINIV2_H
13
14 /*
15  * SPL
16  */
17
18 #define CONFIG_SPL_STACK                0x00020000
19 #define CONFIG_SPL_BSS_START_ADDR       0x00020000
20 #define CONFIG_SYS_SPL_MALLOC_START     0x00040000
21 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x0001ffff
22 #define CONFIG_SYS_UBOOT_BASE           0xfff90000
23 #define CONFIG_SYS_UBOOT_START          0x00800000
24
25 /*
26  * High Level Configuration Options (easy to change)
27  */
28
29 #include <asm/arch/orion5x.h>
30 /*
31  * CLKs configurations
32  */
33
34 /*
35  * Board-specific values for Orion5x MPP low level init:
36  * - MPPs 12 to 15 are SATA LEDs (mode 5)
37  * - Others are GPIO/unused (mode 3 for MPP0, mode 5 for
38  *   MPP16 to MPP19, mode 0 for others
39  */
40
41 #define ORION5X_MPP0_7          0x00000003
42 #define ORION5X_MPP8_15         0x55550000
43 #define ORION5X_MPP16_23        0x00005555
44
45 /*
46  * Board-specific values for Orion5x GPIO low level init:
47  * - GPIO3 is input (RTC interrupt)
48  * - GPIO16 is Power LED control (0 = on, 1 = off)
49  * - GPIO17 is Power LED source select (0 = CPLD, 1 = GPIO16)
50  * - GPIO18 is Power Button status (0 = Released, 1 = Pressed)
51  * - GPIO19 is SATA disk power toggle (toggles on 0-to-1)
52  * - GPIO22 is SATA disk power status ()
53  * - GPIO23 is supply status for SATA disk ()
54  * - GPIO24 is supply control for board (write 1 to power off)
55  * Last GPIO is 25, further bits are supposed to be 0.
56  * Enable mask has ones for INPUT, 0 for OUTPUT.
57  * Default is LED ON, board ON :)
58  */
59
60 #define ORION5X_GPIO_OUT_ENABLE         0xfef4f0ca
61 #define ORION5X_GPIO_OUT_VALUE          0x00000000
62 #define ORION5X_GPIO_IN_POLARITY        0x000000d0
63
64 /*
65  * NS16550 Configuration
66  */
67
68 #define CONFIG_SYS_NS16550_SERIAL
69 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
70 #define CONFIG_SYS_NS16550_CLK          CONFIG_SYS_TCLK
71 #define CONFIG_SYS_NS16550_COM1         ORION5X_UART0_BASE
72
73 /*
74  * Serial Port configuration
75  * The following definitions let you select what serial you want to use
76  * for your console driver.
77  */
78
79 #define CONFIG_SYS_BAUDRATE_TABLE \
80         { 9600, 19200, 38400, 57600, 115200, 230400, 460800, 921600 }
81
82 /*
83  * FLASH configuration
84  */
85
86 #define CONFIG_SYS_MAX_FLASH_SECT       11 /* max num of sects on one chip */
87 #define CONFIG_SYS_FLASH_BASE           0xfff80000
88
89 /* auto boot */
90
91 /*
92  * Network
93  */
94
95 #ifdef CONFIG_CMD_NET
96 #define CONFIG_MVGBE_PORTS      {1}             /* enable port 0 only */
97 #define CONFIG_SKIP_LOCAL_MAC_RANDOMIZATION     /* don't randomize MAC */
98 #define CONFIG_PHY_BASE_ADR     0x8
99 #endif
100
101 /*
102  * IDE
103  */
104 #ifdef CONFIG_IDE
105 #define __io
106 /* Data, registers and alternate blocks are at the same offset */
107 /* Each 8-bit ATA register is aligned to a 4-bytes address */
108 /* Controller supports 48-bits LBA addressing */
109 #define CONFIG_LBA48
110 /* A single bus, a single device */
111 /* ATA registers base is at SATA controller base */
112 /* ATA bus 0 is orion5x port 1 on ED Mini V2 */
113 /* end of IDE defines */
114 #endif /* CMD_IDE */
115
116 /*
117  * Common USB/EHCI configuration
118  */
119 #ifdef CONFIG_CMD_USB
120 #define ORION5X_USB20_HOST_PORT_BASE ORION5X_USB20_PORT0_BASE
121 #endif /* CONFIG_CMD_USB */
122
123 /*
124  * I2C related stuff
125  */
126 #ifdef CONFIG_CMD_I2C
127 #define CONFIG_I2C_MVTWSI_BASE0         ORION5X_TWSI_BASE
128 #endif
129
130 /*
131  *  Environment variables configurations
132  */
133
134 /* Enable command line editing */
135
136 /* provide extensive help */
137
138 /* additions for new relocation code, must be added to all boards */
139 #define CONFIG_SYS_SDRAM_BASE           0
140
141 #endif /* _CONFIG_EDMINIV2_H */