Convert CONFIG_SPL_STACK to Kconfig
[platform/kernel/u-boot.git] / include / configs / edminiv2.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2010 Albert ARIBAUD <albert.u.boot@aribaud.net>
4  *
5  * Based on original Kirkwood support which is
6  * (C) Copyright 2009
7  * Marvell Semiconductor <www.marvell.com>
8  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
9  */
10
11 #ifndef _CONFIG_EDMINIV2_H
12 #define _CONFIG_EDMINIV2_H
13
14 /*
15  * SPL
16  */
17
18 #define CONFIG_SPL_BSS_START_ADDR       0x00020000
19 #define CONFIG_SYS_SPL_MALLOC_START     0x00040000
20 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x0001ffff
21 #define CONFIG_SYS_UBOOT_BASE           0xfff90000
22 #define CONFIG_SYS_UBOOT_START          0x00800000
23
24 /*
25  * High Level Configuration Options (easy to change)
26  */
27
28 #include <asm/arch/orion5x.h>
29 /*
30  * CLKs configurations
31  */
32
33 /*
34  * Board-specific values for Orion5x MPP low level init:
35  * - MPPs 12 to 15 are SATA LEDs (mode 5)
36  * - Others are GPIO/unused (mode 3 for MPP0, mode 5 for
37  *   MPP16 to MPP19, mode 0 for others
38  */
39
40 #define ORION5X_MPP0_7          0x00000003
41 #define ORION5X_MPP8_15         0x55550000
42 #define ORION5X_MPP16_23        0x00005555
43
44 /*
45  * Board-specific values for Orion5x GPIO low level init:
46  * - GPIO3 is input (RTC interrupt)
47  * - GPIO16 is Power LED control (0 = on, 1 = off)
48  * - GPIO17 is Power LED source select (0 = CPLD, 1 = GPIO16)
49  * - GPIO18 is Power Button status (0 = Released, 1 = Pressed)
50  * - GPIO19 is SATA disk power toggle (toggles on 0-to-1)
51  * - GPIO22 is SATA disk power status ()
52  * - GPIO23 is supply status for SATA disk ()
53  * - GPIO24 is supply control for board (write 1 to power off)
54  * Last GPIO is 25, further bits are supposed to be 0.
55  * Enable mask has ones for INPUT, 0 for OUTPUT.
56  * Default is LED ON, board ON :)
57  */
58
59 #define ORION5X_GPIO_OUT_ENABLE         0xfef4f0ca
60 #define ORION5X_GPIO_OUT_VALUE          0x00000000
61 #define ORION5X_GPIO_IN_POLARITY        0x000000d0
62
63 /*
64  * NS16550 Configuration
65  */
66
67 #define CONFIG_SYS_NS16550_SERIAL
68 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
69 #define CONFIG_SYS_NS16550_CLK          CONFIG_SYS_TCLK
70 #define CONFIG_SYS_NS16550_COM1         ORION5X_UART0_BASE
71
72 /*
73  * Serial Port configuration
74  * The following definitions let you select what serial you want to use
75  * for your console driver.
76  */
77
78 #define CONFIG_SYS_BAUDRATE_TABLE \
79         { 9600, 19200, 38400, 57600, 115200, 230400, 460800, 921600 }
80
81 /*
82  * FLASH configuration
83  */
84
85 #define CONFIG_SYS_MAX_FLASH_SECT       11 /* max num of sects on one chip */
86 #define CONFIG_SYS_FLASH_BASE           0xfff80000
87
88 /* auto boot */
89
90 /*
91  * Network
92  */
93
94 #ifdef CONFIG_CMD_NET
95 #define CONFIG_MVGBE_PORTS      {1}             /* enable port 0 only */
96 #define CONFIG_SKIP_LOCAL_MAC_RANDOMIZATION     /* don't randomize MAC */
97 #define CONFIG_PHY_BASE_ADR     0x8
98 #endif
99
100 /*
101  * IDE
102  */
103 #ifdef CONFIG_IDE
104 #define __io
105 /* Data, registers and alternate blocks are at the same offset */
106 /* Each 8-bit ATA register is aligned to a 4-bytes address */
107 /* Controller supports 48-bits LBA addressing */
108 #define CONFIG_LBA48
109 /* A single bus, a single device */
110 /* ATA registers base is at SATA controller base */
111 /* ATA bus 0 is orion5x port 1 on ED Mini V2 */
112 /* end of IDE defines */
113 #endif /* CMD_IDE */
114
115 /*
116  * Common USB/EHCI configuration
117  */
118 #ifdef CONFIG_CMD_USB
119 #define ORION5X_USB20_HOST_PORT_BASE ORION5X_USB20_PORT0_BASE
120 #endif /* CONFIG_CMD_USB */
121
122 /*
123  * I2C related stuff
124  */
125 #ifdef CONFIG_CMD_I2C
126 #define CONFIG_I2C_MVTWSI_BASE0         ORION5X_TWSI_BASE
127 #endif
128
129 /*
130  *  Environment variables configurations
131  */
132
133 /* Enable command line editing */
134
135 /* provide extensive help */
136
137 /* additions for new relocation code, must be added to all boards */
138 #define CONFIG_SYS_SDRAM_BASE           0
139
140 #endif /* _CONFIG_EDMINIV2_H */