1c260c7ad400d7ad53b494e7de8708fa19f01e2a
[platform/kernel/u-boot.git] / include / configs / edminiv2.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright (C) 2010 Albert ARIBAUD <albert.u.boot@aribaud.net>
4  *
5  * Based on original Kirkwood support which is
6  * (C) Copyright 2009
7  * Marvell Semiconductor <www.marvell.com>
8  * Written-by: Prafulla Wadaskar <prafulla@marvell.com>
9  */
10
11 #ifndef _CONFIG_EDMINIV2_H
12 #define _CONFIG_EDMINIV2_H
13
14 /*
15  * SPL
16  */
17
18 #define CONFIG_SYS_SPL_MALLOC_START     0x00040000
19 #define CONFIG_SYS_SPL_MALLOC_SIZE      0x0001ffff
20 #define CONFIG_SYS_UBOOT_BASE           0xfff90000
21 #define CONFIG_SYS_UBOOT_START          0x00800000
22
23 /*
24  * High Level Configuration Options (easy to change)
25  */
26
27 #include <asm/arch/orion5x.h>
28 /*
29  * CLKs configurations
30  */
31
32 /*
33  * Board-specific values for Orion5x MPP low level init:
34  * - MPPs 12 to 15 are SATA LEDs (mode 5)
35  * - Others are GPIO/unused (mode 3 for MPP0, mode 5 for
36  *   MPP16 to MPP19, mode 0 for others
37  */
38
39 #define ORION5X_MPP0_7          0x00000003
40 #define ORION5X_MPP8_15         0x55550000
41 #define ORION5X_MPP16_23        0x00005555
42
43 /*
44  * Board-specific values for Orion5x GPIO low level init:
45  * - GPIO3 is input (RTC interrupt)
46  * - GPIO16 is Power LED control (0 = on, 1 = off)
47  * - GPIO17 is Power LED source select (0 = CPLD, 1 = GPIO16)
48  * - GPIO18 is Power Button status (0 = Released, 1 = Pressed)
49  * - GPIO19 is SATA disk power toggle (toggles on 0-to-1)
50  * - GPIO22 is SATA disk power status ()
51  * - GPIO23 is supply status for SATA disk ()
52  * - GPIO24 is supply control for board (write 1 to power off)
53  * Last GPIO is 25, further bits are supposed to be 0.
54  * Enable mask has ones for INPUT, 0 for OUTPUT.
55  * Default is LED ON, board ON :)
56  */
57
58 #define ORION5X_GPIO_OUT_ENABLE         0xfef4f0ca
59 #define ORION5X_GPIO_OUT_VALUE          0x00000000
60 #define ORION5X_GPIO_IN_POLARITY        0x000000d0
61
62 /*
63  * NS16550 Configuration
64  */
65
66 #define CONFIG_SYS_NS16550_SERIAL
67 #define CONFIG_SYS_NS16550_REG_SIZE     (-4)
68 #define CONFIG_SYS_NS16550_CLK          CONFIG_SYS_TCLK
69 #define CONFIG_SYS_NS16550_COM1         ORION5X_UART0_BASE
70
71 /*
72  * Serial Port configuration
73  * The following definitions let you select what serial you want to use
74  * for your console driver.
75  */
76
77 #define CONFIG_SYS_BAUDRATE_TABLE \
78         { 9600, 19200, 38400, 57600, 115200, 230400, 460800, 921600 }
79
80 /*
81  * FLASH configuration
82  */
83
84 #define CONFIG_SYS_MAX_FLASH_SECT       11 /* max num of sects on one chip */
85 #define CONFIG_SYS_FLASH_BASE           0xfff80000
86
87 /* auto boot */
88
89 /*
90  * Network
91  */
92
93 #ifdef CONFIG_CMD_NET
94 #define CONFIG_MVGBE_PORTS      {1}             /* enable port 0 only */
95 #define CONFIG_SKIP_LOCAL_MAC_RANDOMIZATION     /* don't randomize MAC */
96 #define CONFIG_PHY_BASE_ADR     0x8
97 #endif
98
99 /*
100  * IDE
101  */
102 #ifdef CONFIG_IDE
103 #define __io
104 /* Data, registers and alternate blocks are at the same offset */
105 /* Each 8-bit ATA register is aligned to a 4-bytes address */
106 /* Controller supports 48-bits LBA addressing */
107 #define CONFIG_LBA48
108 /* A single bus, a single device */
109 /* ATA registers base is at SATA controller base */
110 /* ATA bus 0 is orion5x port 1 on ED Mini V2 */
111 /* end of IDE defines */
112 #endif /* CMD_IDE */
113
114 /*
115  * Common USB/EHCI configuration
116  */
117 #ifdef CONFIG_CMD_USB
118 #define ORION5X_USB20_HOST_PORT_BASE ORION5X_USB20_PORT0_BASE
119 #endif /* CONFIG_CMD_USB */
120
121 /*
122  * I2C related stuff
123  */
124 #ifdef CONFIG_CMD_I2C
125 #define CONFIG_I2C_MVTWSI_BASE0         ORION5X_TWSI_BASE
126 #endif
127
128 /*
129  *  Environment variables configurations
130  */
131
132 /* Enable command line editing */
133
134 /* provide extensive help */
135
136 /* additions for new relocation code, must be added to all boards */
137 #define CONFIG_SYS_SDRAM_BASE           0
138
139 #endif /* _CONFIG_EDMINIV2_H */