Convert CONFIG_SYS_SPI_U_BOOT_OFFS to Kconfig
[platform/kernel/u-boot.git] / include / configs / dra7xx_evm.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * (C) Copyright 2013
4  * Texas Instruments Incorporated.
5  * Lokesh Vutla   <lokeshvutla@ti.com>
6  *
7  * Configuration settings for the TI DRA7XX board.
8  * See ti_omap5_common.h for omap5 common settings.
9  */
10
11 #ifndef __CONFIG_DRA7XX_EVM_H
12 #define __CONFIG_DRA7XX_EVM_H
13
14 #include <environment/ti/dfu.h>
15
16 #define CONFIG_IODELAY_RECALIBRATION
17
18 #define CONFIG_VERY_BIG_RAM
19 #define CONFIG_MAX_MEM_MAPPED           0x80000000
20
21 #ifndef CONFIG_QSPI_BOOT
22 /* MMC ENV related defines */
23 #define CONFIG_SYS_MMC_ENV_DEV          1       /* SLOT2: eMMC(1) */
24 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET + CONFIG_ENV_SIZE)
25 #define CONFIG_SYS_REDUNDAND_ENVIRONMENT
26 #endif
27
28 #if (CONFIG_CONS_INDEX == 1)
29 #define CONSOLEDEV                      "ttyS0"
30 #elif (CONFIG_CONS_INDEX == 3)
31 #define CONSOLEDEV                      "ttyS2"
32 #endif
33 #define CONFIG_SYS_NS16550_COM1         UART1_BASE      /* Base EVM has UART0 */
34 #define CONFIG_SYS_NS16550_COM2         UART2_BASE      /* UART2 */
35 #define CONFIG_SYS_NS16550_COM3         UART3_BASE      /* UART3 */
36
37 #define CONFIG_ENV_EEPROM_IS_ON_I2C
38 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* Main EEPROM */
39 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  2
40
41 #define CONFIG_SYS_OMAP_ABE_SYSCK
42
43 #ifndef CONFIG_SPL_BUILD
44 #define DFUARGS \
45         "dfu_bufsiz=0x10000\0" \
46         DFU_ALT_INFO_MMC \
47         DFU_ALT_INFO_EMMC \
48         DFU_ALT_INFO_RAM \
49         DFU_ALT_INFO_QSPI
50 #endif
51
52 #ifdef CONFIG_SPL_BUILD
53 #undef CONFIG_CMD_BOOTD
54 #ifdef CONFIG_SPL_DFU
55 #define CONFIG_SPL_LOAD_FIT_ADDRESS 0x80200000
56 #define DFUARGS \
57         "dfu_bufsiz=0x10000\0" \
58         DFU_ALT_INFO_RAM
59 #endif
60 #endif
61
62 #include <configs/ti_omap5_common.h>
63
64 /* Enhance our eMMC support / experience. */
65 #define CONFIG_HSMMC2_8BIT
66
67 /* CPSW Ethernet */
68 #define CONFIG_BOOTP_DNS2
69 #define CONFIG_BOOTP_SEND_HOSTNAME
70 #define CONFIG_NET_RETRY_COUNT          10
71 #define CONFIG_PHY_TI
72
73 /*
74  * Default to using SPI for environment, etc.
75  * 0x000000 - 0x040000 : QSPI.SPL (256KiB)
76  * 0x040000 - 0x140000 : QSPI.u-boot (1MiB)
77  * 0x140000 - 0x1C0000 : QSPI.u-boot-spl-os (512KiB)
78  * 0x1C0000 - 0x1D0000 : QSPI.u-boot-env (64KiB)
79  * 0x1D0000 - 0x1E0000 : QSPI.u-boot-env.backup1 (64KiB)
80  * 0x1E0000 - 0x9E0000 : QSPI.kernel (8MiB)
81  * 0x9E0000 - 0x2000000 : USERLAND
82  */
83 #define CONFIG_SYS_SPI_KERNEL_OFFS      0x1E0000
84 #define CONFIG_SYS_SPI_ARGS_OFFS        0x140000
85 #define CONFIG_SYS_SPI_ARGS_SIZE        0x80000
86 #if defined(CONFIG_QSPI_BOOT)
87 #define CONFIG_SYS_REDUNDAND_ENVIRONMENT
88 #define CONFIG_ENV_SIZE                 (64 << 10)
89 #define CONFIG_ENV_SECT_SIZE            (64 << 10) /* 64 KB sectors */
90 #define CONFIG_ENV_OFFSET               0x1C0000
91 #define CONFIG_ENV_OFFSET_REDUND        0x1D0000
92 #endif
93
94 /* SPI SPL */
95
96 /* USB xHCI HOST */
97 #define CONFIG_USB_XHCI_OMAP
98
99 #define CONFIG_OMAP_USB2PHY2_HOST
100
101 /* SATA */
102 #define CONFIG_SCSI_AHCI_PLAT
103
104 /* NAND support */
105 #ifdef CONFIG_NAND
106 /* NAND: device related configs */
107 #define CONFIG_SYS_NAND_PAGE_SIZE       2048
108 #define CONFIG_SYS_NAND_OOBSIZE         64
109 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128*1024)
110 #define CONFIG_SYS_NAND_PAGE_COUNT      (CONFIG_SYS_NAND_BLOCK_SIZE / \
111                                          CONFIG_SYS_NAND_PAGE_SIZE)
112 #define CONFIG_SYS_NAND_5_ADDR_CYCLE
113 /* NAND: driver related configs */
114 #define CONFIG_SYS_NAND_ONFI_DETECTION
115 #define CONFIG_NAND_OMAP_ECCSCHEME      OMAP_ECC_BCH8_CODE_HW
116 #define CONFIG_SYS_NAND_BAD_BLOCK_POS   NAND_LARGE_BADBLOCK_POS
117 #define CONFIG_SYS_NAND_ECCPOS          { 2, 3, 4, 5, 6, 7, 8, 9, \
118                                          10, 11, 12, 13, 14, 15, 16, 17, \
119                                          18, 19, 20, 21, 22, 23, 24, 25, \
120                                          26, 27, 28, 29, 30, 31, 32, 33, \
121                                          34, 35, 36, 37, 38, 39, 40, 41, \
122                                          42, 43, 44, 45, 46, 47, 48, 49, \
123                                          50, 51, 52, 53, 54, 55, 56, 57, }
124 #define CONFIG_SYS_NAND_ECCSIZE         512
125 #define CONFIG_SYS_NAND_ECCBYTES        14
126 #define CONFIG_SYS_NAND_U_BOOT_OFFS     0x00140000
127 /* NAND: SPL related configs */
128 /* NAND: SPL falcon mode configs */
129 #ifdef CONFIG_SPL_OS_BOOT
130 #define CONFIG_SYS_NAND_SPL_KERNEL_OFFS 0x00200000 /* kernel offset */
131 #endif
132 #endif /* !CONFIG_NAND */
133
134 /* Parallel NOR Support */
135 #if defined(CONFIG_NOR)
136 /* NOR: device related configs */
137 #define CONFIG_SYS_MAX_FLASH_SECT       512
138 #define CONFIG_SYS_FLASH_CFI_WIDTH      FLASH_CFI_16BIT
139 #define CONFIG_SYS_FLASH_SIZE           (64 * 1024 * 1024) /* 64 MB */
140 /* #define CONFIG_INIT_IGNORE_ERROR */
141 #define CONFIG_SYS_MAX_FLASH_BANKS      1
142 #define CONFIG_SYS_FLASH_BASE           (0x08000000)
143 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_FLASH_BASE
144 /* Reduce SPL size by removing unlikey targets */
145 #ifdef CONFIG_NOR_BOOT
146 #define CONFIG_ENV_SECT_SIZE            (128 * 1024)    /* 128 KiB */
147 #define CONFIG_ENV_OFFSET               0x001c0000
148 #define CONFIG_ENV_OFFSET_REDUND        0x001e0000
149 #endif
150 #endif  /* NOR support */
151
152 #endif /* __CONFIG_DRA7XX_EVM_H */