Merge branch 'u-boot-imx/master' into 'u-boot-arm/master'
[platform/kernel/u-boot.git] / include / configs / csb272.h
1 /*
2  * (C) Copyright 2004
3  * Tolunay Orkun, Nextio Inc., torkun@nextio.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  * (easy to change)
18  */
19
20 #define CONFIG_405GP            1       /* This is a PPC405GP CPU       */
21 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
22 #define CONFIG_CSB272           1       /* on a Cogent CSB272 board     */
23 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f()    */
24 #define CONFIG_LAST_STAGE_INIT  1       /* Call last_stage_init()       */
25 #define CONFIG_SYS_CLK_FREQ     33000000 /* external frequency to pll   */
26
27 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
28
29 /*
30  * OS Bootstrap configuration
31  *
32  */
33
34 #if 0
35 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled */
36 #else
37 #define CONFIG_BOOTDELAY        3       /* autoboot after X seconds     */
38 #endif
39
40 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check keypress when bootdelay = 0 */
41
42 #if 1
43 #undef  CONFIG_BOOTARGS
44 #define CONFIG_BOOTCOMMAND \
45         "setenv bootargs console=ttyS0,38400 debug " \
46         "root=/dev/ram rw ramdisk_size=4096 " \
47         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; " \
48         "bootm fe000000 fe100000"
49 #endif
50
51 #if 0
52 #undef  CONFIG_BOOTARGS
53 #define CONFIG_BOOTCOMMAND \
54         "bootp; " \
55         "setenv bootargs console=ttyS0,38400 debug " \
56         "root=/dev/nfs rw nfsroot=${serverip}:${rootpath} " \
57         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off; " \
58         "bootm"
59 #endif
60
61 /*
62  * BOOTP options
63  */
64 #define CONFIG_BOOTP_SUBNETMASK
65 #define CONFIG_BOOTP_GATEWAY
66 #define CONFIG_BOOTP_HOSTNAME
67 #define CONFIG_BOOTP_BOOTPATH
68 #define CONFIG_BOOTP_BOOTFILESIZE
69 #define CONFIG_BOOTP_DNS2
70
71
72 /*
73  * Command line configuration.
74  */
75 #include <config_cmd_default.h>
76
77 #define CONFIG_CMD_ASKENV
78 #define CONFIG_CMD_BEDBUG
79 #define CONFIG_CMD_ELF
80 #define CONFIG_CMD_IRQ
81 #define CONFIG_CMD_I2C
82 #define CONFIG_CMD_PCI
83 #define CONFIG_CMD_DATE
84 #define CONFIG_CMD_MII
85 #define CONFIG_CMD_PING
86 #define CONFIG_CMD_DHCP
87
88
89 /*
90  * Serial download configuration
91  *
92  */
93 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
94 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
95
96 /*
97  * KGDB Configuration
98  *
99  */
100 #if defined(CONFIG_CMD_KGDB)
101 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
102 #endif
103
104 /*
105  * Miscellaneous configurable options
106  *
107  */
108 #undef  CONFIG_SYS_HUSH_PARSER                  /* use "hush" command parser */
109
110 #define CONFIG_SYS_LONGHELP                     /* undef to save memory */
111 #if defined(CONFIG_CMD_KGDB)
112 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size */
113 #else
114 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size */
115 #endif
116 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
117 #define CONFIG_SYS_MAXARGS              16      /* max number of command args */
118 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size */
119
120 #define CONFIG_SYS_MEMTEST_START        0x0400000 /* memtest works on */
121 #define CONFIG_SYS_MEMTEST_END          0x0C00000 /* 4 ... 12 MB in DRAM */
122 #define CONFIG_SYS_EXTBDINFO            1       /* To use extended board_info (bd_t) */
123 #define CONFIG_SYS_LOAD_ADDR            0x100000 /* default load address */
124
125 /*
126  * For booting Linux, the board info and command line data
127  * have to be in the first 8 MB of memory, since this is
128  * the maximum mapped by the Linux kernel during initialization.
129  */
130 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20) /* Initial Memory map for Linux */
131
132 /*
133  * watchdog configuration
134  *
135  */
136 #undef  CONFIG_WATCHDOG                 /* watchdog disabled */
137
138 /*
139  * UART configuration
140  *
141  */
142 #define CONFIG_CONS_INDEX               1       /* Use UART0            */
143 #define CONFIG_SYS_NS16550
144 #define CONFIG_SYS_NS16550_SERIAL
145 #define CONFIG_SYS_NS16550_REG_SIZE     1
146 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
147
148 #define CONFIG_SYS_EXT_SERIAL_CLOCK     3868400 /* use external serial clock */
149 #undef  CONFIG_SYS_BASE_BAUD
150 #define CONFIG_BAUDRATE         38400   /* Default baud rate */
151 #define CONFIG_SYS_BAUDRATE_TABLE      \
152     { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200, 230400 }
153
154 /*
155  * I2C configuration
156  *
157  */
158 #define CONFIG_SYS_I2C
159 #define CONFIG_SYS_I2C_PPC4XX
160 #define CONFIG_SYS_I2C_PPC4XX_CH0
161 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           100000
162 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F    /* I2C slave address */
163
164 /*
165  * MII PHY configuration
166  *
167  */
168 #define CONFIG_PPC4xx_EMAC
169 #define CONFIG_MII              1       /* MII PHY management           */
170 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
171 #define CONFIG_PHY_CMD_DELAY    40      /* PHY COMMAND delay            */
172                                         /* 32usec min. for LXT971A      */
173 #define CONFIG_PHY_RESET_DELAY  300     /* PHY RESET recovery delay     */
174
175 /*
176  * RTC configuration
177  *
178  * Note that DS1307 RTC is limited to 100Khz I2C bus.
179  *
180  */
181 #define CONFIG_RTC_DS1307               /* Use Dallas 1307 RTC          */
182
183 /*
184  * PCI stuff
185  *
186  */
187 #define CONFIG_PCI                      /* include pci support          */
188 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
189 #define PCI_HOST_ADAPTER        0       /* configure ar pci adapter     */
190 #define PCI_HOST_FORCE          1       /* configure as pci host        */
191 #define PCI_HOST_AUTO           2       /* detected via arbiter enable  */
192
193 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
194 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
195                                         /* resource configuration       */
196 #undef  CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
197 #define CONFIG_PCI_BOOTDELAY    0       /* enable pci bootdelay variable*/
198
199 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x0000  /* PCI Vendor ID: to-do!!!      */
200 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0000  /* PCI Device ID: to-do!!!      */
201 #define CONFIG_SYS_PCI_PTM1LA  0x00000000      /* point to sdram               */
202 #define CONFIG_SYS_PCI_PTM1MS  0x80000001      /* 2GB, enable hard-wired to 1  */
203 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
204 #define CONFIG_SYS_PCI_PTM2LA  0x00000000      /* disabled                     */
205 #define CONFIG_SYS_PCI_PTM2MS  0x00000000      /* disabled                     */
206 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
207
208 /*
209  * IDE stuff
210  *
211  */
212 #undef  CONFIG_IDE_PCMCIA               /* no pcmcia interface required */
213 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
214 #undef  CONFIG_IDE_RESET                /* no reset for ide supported   */
215
216 /*
217  * Environment configuration
218  *
219  */
220 #define CONFIG_ENV_IS_IN_FLASH  1       /* environment is in FLASH      */
221 #undef CONFIG_ENV_IS_IN_NVRAM
222 #undef CONFIG_ENV_IS_IN_EEPROM
223
224 /*
225  * General Memory organization
226  *
227  * Start addresses for the final memory configuration
228  * (Set up by the startup code)
229  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
230  */
231 #define CONFIG_SYS_SDRAM_BASE           0x00000000
232 #define CONFIG_SYS_FLASH_BASE           0xFE000000
233 #define CONFIG_SYS_FLASH_SIZE           0x02000000
234 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE
235 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024) /* Reserve 256 KB for Monitor */
236 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024) /* Reserve 128 KB for malloc() */
237
238 #if CONFIG_SYS_MONITOR_BASE < CONFIG_SYS_FLASH_BASE
239 #define CONFIG_SYS_RAMSTART
240 #endif
241
242 #if defined(CONFIG_ENV_IS_IN_FLASH)
243 #define CONFIG_ENV_IN_OWN_SECTOR        1          /* Give Environment own sector */
244 #define CONFIG_ENV_ADDR         0xFFF00000 /* Address of Environment Sector */
245 #define CONFIG_ENV_SIZE         0x00001000 /* Size of Environment */
246 #define CONFIG_ENV_SECT_SIZE    0x00040000 /* Size of Environment Sector */
247 #endif
248
249 /*
250  * FLASH Device configuration
251  *
252  */
253 #define CONFIG_SYS_FLASH_CFI            1       /* flash is CFI conformant      */
254 #define CONFIG_FLASH_CFI_DRIVER 1       /* use common cfi driver        */
255 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* use buffered writes (20x faster) */
256 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max # of memory banks        */
257 #define CONFIG_SYS_FLASH_INCREMENT      0       /* there is only one bank       */
258 #define CONFIG_SYS_MAX_FLASH_SECT       128     /* max # of sectors on one chip */
259 #define CONFIG_SYS_FLASH_PROTECTION     1       /* hardware flash protection    */
260 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
261
262 /*
263  * On Chip Memory location/size
264  *
265  */
266 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
267 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
268
269 /*
270  * Global info and initial stack
271  *
272  */
273 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of on-chip SRAM */
274 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM */
275 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
276 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
277
278 /*
279  * Miscellaneous board specific definitions
280  *
281  */
282 #define CONFIG_SYS_I2C_PLL_ADDR 0x58    /* I2C address of AMIS FS6377-01 PLL */
283 #define CONFIG_I2CFAST          1       /* enable "i2cfast" env. setting     */
284
285 #endif  /* __CONFIG_H */