Merge branch '2022-03-25-Kconfig-migrations' into next
[platform/kernel/u-boot.git] / include / configs / corvus.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Common board functions for siemens AT91SAM9G45 based boards
4  * (C) Copyright 2013 Siemens AG
5  *
6  * Based on:
7  * U-Boot file: include/configs/at91sam9m10g45ek.h
8  * (C) Copyright 2007-2008
9  * Stelian Pop <stelian@popies.net>
10  * Lead Tech Design <www.leadtechdesign.com>
11  */
12
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #include <asm/hardware.h>
17 #include <linux/sizes.h>
18
19 /*
20  * Warning: changing CONFIG_SYS_TEXT_BASE requires
21  * adapting the initial boot program.
22  * Since the linker has to swallow that define, we must use a pure
23  * hex number here!
24  */
25
26 /* ARM asynchronous clock */
27 #define CONFIG_SYS_AT91_SLOW_CLOCK      32768
28 #define CONFIG_SYS_AT91_MAIN_CLOCK      12000000 /* from 12 MHz crystal */
29
30 /* serial console */
31 #define CONFIG_USART_BASE               ATMEL_BASE_DBGU
32 #define CONFIG_USART_ID                 ATMEL_ID_SYS
33
34 /* LED */
35 #define CONFIG_RED_LED          AT91_PIN_PD31   /* this is the user1 led */
36 #define CONFIG_GREEN_LED        AT91_PIN_PD0    /* this is the user2 led */
37
38 /* SDRAM */
39 #define CONFIG_SYS_SDRAM_BASE           ATMEL_BASE_CS6
40 #define CONFIG_SYS_SDRAM_SIZE           0x08000000
41
42 #define CONFIG_SYS_INIT_SP_ADDR \
43         (CONFIG_SYS_SDRAM_BASE + SZ_32K - GENERATED_GBL_DATA_SIZE)
44
45 /* NAND flash */
46 #ifdef CONFIG_CMD_NAND
47 #define CONFIG_SYS_MAX_NAND_DEVICE              1
48 #define CONFIG_SYS_NAND_BASE                    ATMEL_BASE_CS3
49 #define CONFIG_SYS_NAND_DBW_8
50 /* our ALE is AD21 */
51 #define CONFIG_SYS_NAND_MASK_ALE                (1 << 21)
52 /* our CLE is AD22 */
53 #define CONFIG_SYS_NAND_MASK_CLE                (1 << 22)
54 #define CONFIG_SYS_NAND_ENABLE_PIN              AT91_PIN_PC14
55 #define CONFIG_SYS_NAND_READY_PIN               AT91_PIN_PC8
56 #endif
57
58 /* DFU class support */
59 #define DFU_MANIFEST_POLL_TIMEOUT       25000
60
61 /* bootstrap + u-boot + env in nandflash */
62
63 /* Defines for SPL */
64 #define CONFIG_SPL_MAX_SIZE             (12 * SZ_1K)
65 #define CONFIG_SPL_STACK                (SZ_16K)
66
67 #define CONFIG_SPL_BSS_START_ADDR       CONFIG_SPL_MAX_SIZE
68 #define CONFIG_SPL_BSS_MAX_SIZE         (SZ_2K)
69
70 #define CONFIG_SPL_NAND_RAW_ONLY
71 #define CONFIG_SPL_NAND_SOFTECC
72 #define CONFIG_SYS_NAND_U_BOOT_SIZE     0x80000
73 #define CONFIG_SYS_NAND_U_BOOT_START    CONFIG_SYS_TEXT_BASE
74 #define CONFIG_SYS_NAND_U_BOOT_DST      CONFIG_SYS_TEXT_BASE
75
76 #define CONFIG_SYS_NAND_ECCSIZE         256
77 #define CONFIG_SYS_NAND_ECCBYTES        3
78 #define CONFIG_SYS_NAND_ECCPOS          { 40, 41, 42, 43, 44, 45, 46, 47, \
79                                           48, 49, 50, 51, 52, 53, 54, 55, \
80                                           56, 57, 58, 59, 60, 61, 62, 63, }
81
82 #define CONFIG_SPL_ATMEL_SIZE
83 #define CONFIG_SYS_MASTER_CLOCK         132096000
84 #define AT91_PLL_LOCK_TIMEOUT           1000000
85 #define CONFIG_SYS_AT91_PLLA            0x20c73f03
86 #define CONFIG_SYS_MCKR                 0x1301
87 #define CONFIG_SYS_MCKR_CSS             0x1302
88
89 #define CONFIG_SPL_PAD_TO               CONFIG_SYS_NAND_U_BOOT_OFFS
90 #define CONFIG_SYS_SPL_LEN              CONFIG_SPL_PAD_TO
91
92 #endif