9d1c6ae05f9524613867c337fcce54c4d18a4bce
[platform/kernel/u-boot.git] / include / configs / controlcenterd.h
1 /*
2  * (C) Copyright 2013
3  * Dirk Eibach, Guntermann & Drunck GmbH, dirk.eibach@gdsys.cc
4  *
5  * based on P1022DS.h
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 #ifndef __CONFIG_H
27 #define __CONFIG_H
28
29 #ifdef CONFIG_36BIT
30 #define CONFIG_PHYS_64BIT
31 #endif
32
33 #ifdef CONFIG_SDCARD
34 #define CONFIG_RAMBOOT_SDCARD
35 #endif
36
37 #ifdef CONFIG_SPIFLASH
38 #define CONFIG_RAMBOOT_SPIFLASH
39 #endif
40
41 /* High Level Configuration Options */
42 #define CONFIG_BOOKE                    /* BOOKE */
43 #define CONFIG_E500                     /* BOOKE e500 family */
44 #define CONFIG_P1022
45 #define CONFIG_CONTROLCENTERD
46 #define CONFIG_MP                       /* support multiple processors */
47
48 #define CONFIG_SYS_NO_FLASH
49 #define CONFIG_ENABLE_36BIT_PHYS
50 #define CONFIG_FSL_LAW                  /* Use common FSL init code */
51
52 #ifdef CONFIG_TRAILBLAZER
53 #define CONFIG_IDENT_STRING     " controlcenterd trailblazer 0.01"
54 #else
55 #define CONFIG_IDENT_STRING     " controlcenterd 0.01"
56 #endif
57
58 #ifdef CONFIG_PHYS_64BIT
59 #define CONFIG_ADDR_MAP
60 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
61 #endif
62
63 #define CONFIG_L2_CACHE
64 #define CONFIG_BTB
65
66 #define CONFIG_SYS_CLK_FREQ     66666600
67 #define CONFIG_DDR_CLK_FREQ     66666600
68
69 #define CONFIG_SYS_RAMBOOT
70
71 #ifdef CONFIG_TRAILBLAZER
72
73 #define CONFIG_SYS_TEXT_BASE            0xf8fc0000
74 #define CONFIG_RESET_VECTOR_ADDRESS     0xf8fffffc
75 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)
76
77 /*
78  * Config the L2 Cache
79  */
80 #define CONFIG_SYS_INIT_L2_ADDR         0xf8fc0000
81 #ifdef CONFIG_PHYS_64BIT
82 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    0xff8fc0000ull
83 #else
84 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
85 #endif
86 #define CONFIG_SYS_L2_SIZE              (256 << 10)
87 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
88
89 #else /* CONFIG_TRAILBLAZER */
90
91 #define CONFIG_SYS_TEXT_BASE            0x11000000
92 #define CONFIG_RESET_VECTOR_ADDRESS     0x1107fffc
93 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
94
95 #endif /* CONFIG_TRAILBLAZER */
96
97 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
98 #define CONFIG_SYS_MALLOC_LEN           (10 * 1024 * 1024)
99
100 /*
101  * Memory map
102  *
103  * 0x0000_0000  0x3fff_ffff     DDR                     1G Cacheable
104  * 0xc000_0000  0xdfff_ffff     PCI Express Mem         512M non-cacheable
105  * 0xffc0_0000  0xffc2_ffff     PCI IO range            192K non-cacheable
106  *
107  * Localbus non-cacheable
108  * 0xe000_0000  0xe00f_ffff     eLBC                    1M non-cacheable
109  * 0xf8fc0000   0xf8ff_ffff     L2 SRAM                 256k Cacheable
110  * 0xffd0_0000  0xffd0_3fff     L1 for stack            16K Cacheable TLB0
111  * 0xffe0_0000  0xffef_ffff     CCSR                    1M non-cacheable
112  */
113
114 #define CONFIG_SYS_INIT_RAM_LOCK
115 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000 /* Initial L1 address */
116 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000 /* used area in RAM */
117 #define CONFIG_SYS_GBL_DATA_OFFSET      \
118         (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
119 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
120
121 #ifdef CONFIG_TRAILBLAZER
122 /* leave CCSRBAR at default, because u-boot expects it to be exactly there */
123 #define CONFIG_SYS_CCSRBAR              CONFIG_SYS_CCSRBAR_DEFAULT
124 #else
125 #define CONFIG_SYS_CCSRBAR              0xffe00000
126 #endif
127 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
128 #define CONFIG_SYS_MPC85xx_GPIO3_ADDR   (CONFIG_SYS_CCSRBAR+0xf200)
129
130 /*
131  * DDR Setup
132  */
133
134 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
135 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
136 #define CONFIG_SYS_SDRAM_SIZE 1024
137 #define CONFIG_VERY_BIG_RAM
138
139 #define CONFIG_SYS_FSL_DDR3
140 #define CONFIG_NUM_DDR_CONTROLLERS      1
141 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
142 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
143
144 #define CONFIG_SYS_MEMTEST_START        0x00000000
145 #define CONFIG_SYS_MEMTEST_END          0x3fffffff
146
147 #ifdef CONFIG_TRAILBLAZER
148 #define CONFIG_SPD_EEPROM
149 #define SPD_EEPROM_ADDRESS 0x52
150 /*#define CONFIG_FSL_DDR_INTERACTIVE*/
151 #endif
152
153 /*
154  * Local Bus Definitions
155  */
156 #define CONFIG_FSL_ELBC                 /* Has Enhanced localbus controller */
157
158 #define CONFIG_SYS_ELBC_BASE            0xe0000000
159 #ifdef CONFIG_PHYS_64BIT
160 #define CONFIG_SYS_ELBC_BASE_PHYS       0xfe0000000ull
161 #else
162 #define CONFIG_SYS_ELBC_BASE_PHYS       CONFIG_SYS_ELBC_BASE
163 #endif
164
165 #define CONFIG_UART_BR_PRELIM  \
166         (BR_PHYS_ADDR((CONFIG_SYS_ELBC_BASE_PHYS)) | BR_PS_8 | BR_V)
167 #define CONFIG_UART_OR_PRELIM   (OR_AM_32KB | 0xff7)
168
169 #define CONFIG_SYS_BR0_PRELIM   0 /* CS0 was originally intended for FPGA */
170 #define CONFIG_SYS_OR0_PRELIM   0 /* debugging, was never used */
171
172 #define CONFIG_SYS_BR1_PRELIM   CONFIG_UART_BR_PRELIM
173 #define CONFIG_SYS_OR1_PRELIM   CONFIG_UART_OR_PRELIM
174
175 /*
176  * Serial Port
177  */
178 #define CONFIG_CONS_INDEX               2
179 #define CONFIG_SYS_NS16550_SERIAL
180 #define CONFIG_SYS_NS16550_REG_SIZE     1
181 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
182
183 #define CONFIG_SYS_BAUDRATE_TABLE       \
184         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400, 57600, 115200}
185
186 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
187 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
188
189 /*
190  * I2C
191  */
192 #define CONFIG_SYS_I2C
193 #define CONFIG_SYS_I2C_FSL
194 #define CONFIG_SYS_FSL_I2C_SPEED        400000
195 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
196 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
197 #define CONFIG_SYS_FSL_I2C2_SPEED       400000
198 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
199 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
200
201 #ifndef CONFIG_TRAILBLAZER
202 #endif
203
204 #define CONFIG_PCA9698                  /* NXP PCA9698 */
205
206 #define CONFIG_CMD_EEPROM
207 #define CONFIG_SYS_I2C_EEPROM_ADDR 0x52
208 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
209
210 #ifndef CONFIG_TRAILBLAZER
211 /*
212  * eSPI - Enhanced SPI
213  */
214 #define CONFIG_HARD_SPI
215
216 #define CONFIG_SF_DEFAULT_SPEED         10000000
217 #define CONFIG_SF_DEFAULT_MODE          0
218 #endif
219
220 #define CONFIG_SHA1
221
222 /*
223  * MMC
224  */
225 #define CONFIG_MMC
226 #define CONFIG_GENERIC_MMC
227 #define CONFIG_CMD_MMC
228
229 #define CONFIG_FSL_ESDHC
230 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
231
232 #ifndef CONFIG_TRAILBLAZER
233
234 /*
235  * Video
236  */
237 #define CONFIG_FSL_DIU_FB
238 #define CONFIG_SYS_DIU_ADDR     (CONFIG_SYS_CCSRBAR + 0x10000)
239 #define CONFIG_VIDEO
240 #define CONFIG_CFB_CONSOLE
241 #define CONFIG_VGA_AS_SINGLE_DEVICE
242 #define CONFIG_CMD_BMP
243
244 /*
245  * General PCI
246  * Memory space is mapped 1-1, but I/O space must start from 0.
247  */
248 #define CONFIG_PCI                      /* Enable PCI/PCIE */
249 #define CONFIG_PCIE1                    /* PCIE controler 1 (slot 1) */
250 #define CONFIG_PCI_INDIRECT_BRIDGE
251 #define CONFIG_PCI_PNP                  /* do pci plug-and-play */
252 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
253 #define CONFIG_SYS_PCI_64BIT            /* enable 64-bit PCI resources */
254 #define CONFIG_CMD_PCI
255
256 #define CONFIG_FSL_PCI_INIT             /* Use common FSL init code */
257 #define CONFIG_FSL_PCIE_RESET           /* need PCIe reset errata */
258
259 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xc0000000
260 #ifdef CONFIG_PHYS_64BIT
261 #define CONFIG_SYS_PCIE1_MEM_BUS        0xe0000000
262 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc40000000ull
263 #else
264 #define CONFIG_SYS_PCIE1_MEM_BUS        0xc0000000
265 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc0000000
266 #endif
267 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
268 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc20000
269 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
270 #ifdef CONFIG_PHYS_64BIT
271 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc20000ull
272 #else
273 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc20000
274 #endif
275 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00010000      /* 64k */
276
277 /*
278  * SATA
279  */
280 #define CONFIG_LIBATA
281 #define CONFIG_LBA48
282 #define CONFIG_CMD_SATA
283
284 #define CONFIG_FSL_SATA
285 #define CONFIG_SYS_SATA_MAX_DEVICE      2
286 #define CONFIG_SATA1
287 #define CONFIG_SYS_SATA1                CONFIG_SYS_MPC85xx_SATA1_ADDR
288 #define CONFIG_SYS_SATA1_FLAGS          FLAGS_DMA
289 #define CONFIG_SATA2
290 #define CONFIG_SYS_SATA2                CONFIG_SYS_MPC85xx_SATA2_ADDR
291 #define CONFIG_SYS_SATA2_FLAGS          FLAGS_DMA
292
293 /*
294  * Ethernet
295  */
296 #define CONFIG_TSEC_ENET
297
298 #define CONFIG_TSECV2
299
300 #define CONFIG_MII                      /* MII PHY management */
301 #define CONFIG_TSEC1            1
302 #define CONFIG_TSEC1_NAME       "eTSEC1"
303 #define CONFIG_TSEC2            1
304 #define CONFIG_TSEC2_NAME       "eTSEC2"
305
306 #define TSEC1_PHY_ADDR          0
307 #define TSEC2_PHY_ADDR          1
308
309 #define TSEC1_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
310 #define TSEC2_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
311
312 #define TSEC1_PHYIDX            0
313 #define TSEC2_PHYIDX            0
314
315 #define CONFIG_ETHPRIME         "eTSEC1"
316
317 #define CONFIG_PHY_GIGE         /* Include GbE speed/duplex detection */
318
319 /*
320  * USB
321  */
322 #define CONFIG_USB_EHCI
323 #define CONFIG_USB_STORAGE
324
325 #define CONFIG_HAS_FSL_DR_USB
326 #define CONFIG_USB_EHCI_FSL
327 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
328
329 #endif /* CONFIG_TRAILBLAZER */
330
331 /*
332  * Environment
333  */
334 #if defined(CONFIG_TRAILBLAZER)
335 #define CONFIG_ENV_IS_NOWHERE
336 #define CONFIG_ENV_SIZE         0x2000          /* 8KB */
337 #elif defined(CONFIG_RAMBOOT_SPIFLASH)
338 #define CONFIG_ENV_IS_IN_SPI_FLASH
339 #define CONFIG_ENV_SPI_BUS      0
340 #define CONFIG_ENV_SPI_CS       0
341 #define CONFIG_ENV_SPI_MAX_HZ   10000000
342 #define CONFIG_ENV_SPI_MODE     0
343 #define CONFIG_ENV_SIZE         0x2000          /* 8KB */
344 #define CONFIG_ENV_OFFSET       0x100000        /* 1MB */
345 #define CONFIG_ENV_SECT_SIZE    0x10000
346 #elif defined(CONFIG_RAMBOOT_SDCARD)
347 #define CONFIG_ENV_IS_IN_MMC
348 #define CONFIG_FSL_FIXED_MMC_LOCATION
349 #define CONFIG_ENV_SIZE         0x2000
350 #define CONFIG_SYS_MMC_ENV_DEV  0
351 #endif
352
353 #define CONFIG_SYS_EXTRA_ENV_RELOC
354
355 #define CONFIG_SYS_CONSOLE_IS_IN_ENV
356
357 /*
358  * Command line configuration.
359  */
360 #ifndef CONFIG_TRAILBLAZER
361 #define CONFIG_SYS_LONGHELP
362 #define CONFIG_CMDLINE_EDITING                  /* Command-line editing */
363 #define CONFIG_AUTO_COMPLETE                    /* add autocompletion support */
364 #endif /* CONFIG_TRAILBLAZER */
365
366 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
367 #ifdef CONFIG_CMD_KGDB
368 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size */
369 #else
370 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size */
371 #endif
372 /* Print Buffer Size */
373 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
374 #define CONFIG_SYS_MAXARGS      16
375 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE
376
377 #ifndef CONFIG_TRAILBLAZER
378
379 #define CONFIG_CMD_ERRATA
380 #define CONFIG_CMD_EXT2
381 #define CONFIG_CMD_FAT
382 #define CONFIG_CMD_IRQ
383 #define CONFIG_CMD_MII
384 #define CONFIG_CMD_REGINFO
385
386 /*
387  * Board initialisation callbacks
388  */
389 #define CONFIG_BOARD_EARLY_INIT_F
390 #define CONFIG_BOARD_EARLY_INIT_R
391 #define CONFIG_MISC_INIT_R
392 #define CONFIG_LAST_STAGE_INIT
393
394 #else /* CONFIG_TRAILBLAZER */
395
396 #define CONFIG_BOARD_EARLY_INIT_F
397 #define CONFIG_BOARD_EARLY_INIT_R
398 #define CONFIG_LAST_STAGE_INIT
399
400 #endif /* CONFIG_TRAILBLAZER */
401
402 /*
403  * Miscellaneous configurable options
404  */
405 #define CONFIG_HW_WATCHDOG
406 #define CONFIG_LOADS_ECHO
407 #define CONFIG_SYS_LOADS_BAUD_CHANGE
408 #define CONFIG_DOS_PARTITION
409
410 /*
411  * For booting Linux, the board info and command line data
412  * have to be in the first 64 MB of memory, since this is
413  * the maximum mapped by the Linux kernel during initialization.
414  */
415 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Linux Memory map */
416 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
417
418 /*
419  * Environment Configuration
420  */
421
422 #ifdef CONFIG_TRAILBLAZER
423
424 #define CONFIG_BOOTDELAY        0       /* -1 disables auto-boot */
425 #define CONFIG_BAUDRATE 115200
426
427 #define CONFIG_EXTRA_ENV_SETTINGS                               \
428         "mp_holdoff=1\0"
429
430 #else
431
432 #define CONFIG_HOSTNAME         controlcenterd
433 #define CONFIG_ROOTPATH         "/opt/nfsroot"
434 #define CONFIG_BOOTFILE         "uImage"
435 #define CONFIG_UBOOTPATH        u-boot.bin      /* U-Boot image on TFTP */
436
437 #define CONFIG_LOADADDR         1000000
438
439 #define CONFIG_BOOTDELAY        10      /* -1 disables auto-boot */
440
441 #define CONFIG_BAUDRATE 115200
442
443 #define CONFIG_EXTRA_ENV_SETTINGS                               \
444         "netdev=eth0\0"                                         \
445         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"             \
446         "ubootaddr=" __stringify(CONFIG_SYS_TEXT_BASE) "\0"     \
447         "tftpflash=tftpboot $loadaddr $uboot && "               \
448                 "protect off $ubootaddr +$filesize && "         \
449                 "erase $ubootaddr +$filesize && "               \
450                 "cp.b $loadaddr $ubootaddr $filesize && "       \
451                 "protect on $ubootaddr +$filesize && "          \
452                 "cmp.b $loadaddr $ubootaddr $filesize\0"        \
453         "consoledev=ttyS1\0"                                    \
454         "ramdiskaddr=2000000\0"                                 \
455         "ramdiskfile=rootfs.ext2.gz.uboot\0"                    \
456         "fdtaddr=c00000\0"                                      \
457         "fdtfile=controlcenterd.dtb\0"                          \
458         "bdev=sda3\0"
459
460 /* these are used and NUL-terminated in env_default.h */
461 #define CONFIG_NFSBOOTCOMMAND                                           \
462         "setenv bootargs root=/dev/nfs rw "                             \
463         "nfsroot=$serverip:$rootpath "                                  \
464         "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
465         "console=$consoledev,$baudrate $othbootargs $videobootargs;"    \
466         "tftp $loadaddr $bootfile;"                                     \
467         "tftp $fdtaddr $fdtfile;"                                       \
468         "bootm $loadaddr - $fdtaddr"
469
470 #define CONFIG_RAMBOOTCOMMAND                                           \
471         "setenv bootargs root=/dev/ram rw "                             \
472         "console=$consoledev,$baudrate $othbootargs $videobootargs;"    \
473         "tftp $ramdiskaddr $ramdiskfile;"                               \
474         "tftp $loadaddr $bootfile;"                                     \
475         "tftp $fdtaddr $fdtfile;"                                       \
476         "bootm $loadaddr $ramdiskaddr $fdtaddr"
477
478 #define CONFIG_BOOTCOMMAND              CONFIG_RAMBOOTCOMMAND
479
480 #endif /* CONFIG_TRAILBLAZER */
481
482 #endif