282eb4f0b2908cdd6e6e8038a77f78ffc38eecfd
[platform/kernel/u-boot.git] / include / configs / cm-bf537u.h
1 /*
2  * U-Boot - Configuration file for CM-BF537U board
3  */
4
5 #ifndef __CONFIG_CM_BF537U_H__
6 #define __CONFIG_CM_BF537U_H__
7
8 #include <asm/config-pre.h>
9
10 /*
11  * Processor Settings
12  */
13 #define CONFIG_BFIN_CPU             bf537-0.2
14 #define CONFIG_BFIN_BOOT_MODE       BFIN_BOOT_BYPASS
15
16 /*
17  * Clock Settings
18  *      CCLK = (CLKIN * VCO_MULT) / CCLK_DIV
19  *      SCLK = (CLKIN * VCO_MULT) / SCLK_DIV
20  */
21 /* CONFIG_CLKIN_HZ is any value in Hz                                   */
22 #define CONFIG_CLKIN_HZ                 30000000
23 /* CLKIN_HALF controls the DF bit in PLL_CTL      0 = CLKIN             */
24 /*                                                1 = CLKIN / 2         */
25 #define CONFIG_CLKIN_HALF               0
26 /* PLL_BYPASS controls the BYPASS bit in PLL_CTL  0 = do not bypass     */
27 /*                                                1 = bypass PLL        */
28 #define CONFIG_PLL_BYPASS               0
29 /* VCO_MULT controls the MSEL (multiplier) bits in PLL_CTL              */
30 /* Values can range from 0-63 (where 0 means 64)                        */
31 #define CONFIG_VCO_MULT                 18
32 /* CCLK_DIV controls the core clock divider                             */
33 /* Values can be 1, 2, 4, or 8 ONLY                                     */
34 #define CONFIG_CCLK_DIV                 1
35 /* SCLK_DIV controls the system clock divider                           */
36 /* Values can range from 1-15                                           */
37 #define CONFIG_SCLK_DIV                 5
38 /* Core voltage */
39 #define CONFIG_VR_CTL_VAL (VLEV_110 | GAIN_20 | FREQ_1000)
40
41 /*
42  * Memory Settings
43  */
44 #define CONFIG_MEM_ADD_WDTH     9
45 #define CONFIG_MEM_SIZE         32
46
47 #define CONFIG_EBIU_SDRRC_VAL   0x3f8
48 #define CONFIG_EBIU_SDGCTL_VAL  0x9111cd
49
50 #define CONFIG_EBIU_AMGCTL_VAL  (AMBEN_ALL)
51 #define CONFIG_EBIU_AMBCTL0_VAL (B1WAT_7 | B1RAT_11 | B1HT_2 | B1ST_3 | B0WAT_7 | B0RAT_11 | B0HT_2 | B0ST_3)
52 #define CONFIG_EBIU_AMBCTL1_VAL (B3WAT_7 | B3RAT_11 | B3HT_2 | B3ST_3 | B2WAT_7 | B2RAT_11 | B2HT_2 | B2ST_3)
53
54 #define CONFIG_SYS_MONITOR_LEN  (768 * 1024)
55 #define CONFIG_SYS_MALLOC_LEN   (128 * 1024)
56
57 /*
58  * Network Settings
59  */
60 #ifndef __ADSPBF534__
61 #define ADI_CMDS_NETWORK        1
62 #define CONFIG_SMC911X          1
63 #define CONFIG_SMC911X_BASE     0x20308000
64 #define CONFIG_SMC911X_16_BIT
65 #define CONFIG_NETCONSOLE       1
66 #endif
67 #define CONFIG_HOSTNAME         cm-bf537u
68
69 /*
70  * Flash Settings
71  */
72 #define CONFIG_FLASH_CFI_DRIVER
73 #define CONFIG_CFI_FLASH_USE_WEAK_ACCESSORS
74 #define CONFIG_SYS_FLASH_BASE           0x20000000
75 #define CONFIG_SYS_FLASH_CFI
76 #define CONFIG_SYS_FLASH_PROTECTION
77 #define CONFIG_SYS_MAX_FLASH_BANKS      1
78 #define CONFIG_SYS_MAX_FLASH_SECT       35
79
80 /*
81  * SPI Settings
82  */
83 #define CONFIG_BFIN_SPI
84 #define CONFIG_ENV_SPI_MAX_HZ   30000000
85
86 /*
87  * Env Storage Settings
88  */
89 #define CONFIG_ENV_IS_IN_FLASH  1
90 #define CONFIG_ENV_OFFSET       0x8000
91 #define CONFIG_ENV_ADDR         (CONFIG_SYS_FLASH_BASE + CONFIG_ENV_OFFSET)
92 #define CONFIG_ENV_SIZE         CONFIG_ENV_SECT_SIZE
93 #define CONFIG_ENV_SECT_SIZE    0x8000
94 #if (CONFIG_BFIN_BOOT_MODE == BFIN_BOOT_BYPASS)
95 #define ENV_IS_EMBEDDED
96 #endif
97 #ifdef ENV_IS_EMBEDDED
98 /* WARNING - the following is hand-optimized to fit within
99  * the sector before the environment sector. If it throws
100  * an error during compilation remove an object here to get
101  * it linked after the configuration sector.
102  */
103 # define LDS_BOARD_TEXT \
104         arch/blackfin/lib/built-in.o (.text*); \
105         arch/blackfin/cpu/built-in.o (.text*); \
106         . = DEFINED(env_offset) ? env_offset : .; \
107         common/env_embedded.o (.text*);
108 #endif
109
110 /*
111  * I2C Settings
112  */
113 #define CONFIG_SYS_I2C
114 #define CONFIG_SYS_I2C_ADI
115
116 /*
117  * SPI_MMC Settings
118  */
119 #define CONFIG_MMC_SPI
120
121 /*
122  * Misc Settings
123  */
124 #define CONFIG_BAUDRATE         115200
125 #define CONFIG_MISC_INIT_R
126 #define CONFIG_RTC_BFIN
127 #define CONFIG_UART_CONSOLE     0
128 #define CONFIG_BOOTCOMMAND      "run flashboot"
129 #define FLASHBOOT_ENV_SETTINGS \
130         "flashboot=flread 20040000 1000000 300000;" \
131         "bootm 0x1000000\0"
132 #define CONFIG_BOARD_SIZE_LIMIT $$((384 * 1024))
133
134 /*
135  * Pull in common ADI header for remaining command/environment setup
136  */
137 #include <configs/bfin_adi_common.h>
138
139 #endif