Merge branch 'next'
[platform/kernel/u-boot.git] / include / configs / astro_mcf5373l.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuration settings for the Sentec Cobra Board.
4  *
5  * (C) Copyright 2003 Josef Baumgartner <josef.baumgartner@telex.de>
6  */
7
8 /*
9  * configuration for ASTRO "Urmel" board.
10  * Originating from Cobra5272 configuration, messed up by
11  * Wolfgang Wegner <w.wegner@astro-kom.de>
12  * Please do not bother the original author with bug reports
13  * concerning this file.
14  */
15
16 #ifndef _CONFIG_ASTRO_MCF5373L_H
17 #define _CONFIG_ASTRO_MCF5373L_H
18
19 #include <linux/stringify.h>
20
21 /*
22  * set the card type to actually compile for; either of
23  * the possibilities listed below has to be used!
24  */
25 #define ASTRO_V532      1
26
27 #if ASTRO_V532
28 #define ASTRO_ID        0xF8
29 #elif ASTRO_V512
30 #define ASTRO_ID        0xFA
31 #elif ASTRO_TWIN7S2
32 #define ASTRO_ID        0xF9
33 #elif ASTRO_V912
34 #define ASTRO_ID        0xFC
35 #elif ASTRO_COFDMDUOS2
36 #define ASTRO_ID        0xFB
37 #else
38 #error No card type defined!
39 #endif
40
41 /*
42  * CONFIG_RAM defines if u-boot is loaded via BDM (or started from
43  * a different bootloader that has already performed RAM setup) or
44  * started directly from flash, which is the regular case for production
45  * boards.
46  */
47 #ifdef CONFIG_RAM
48 #define CONFIG_MONITOR_IS_IN_RAM
49 #define ENABLE_JFFS     0
50 #else
51 #define ENABLE_JFFS     1
52 #endif
53
54 /* I2C */
55
56 /*
57  * Defines processor clock - important for correct timings concerning serial
58  * interface etc.
59  */
60
61 #define CONFIG_SYS_CLK                  80000000
62 #define CONFIG_SYS_CPU_CLK              (CONFIG_SYS_CLK * 3)
63 #define CONFIG_SYS_SDRAM_SIZE           32              /* SDRAM size in MB */
64
65 #define CONFIG_SYS_CORE_SRAM_SIZE       0x8000
66 #define CONFIG_SYS_CORE_SRAM            0x80000000
67
68 /*
69  * Define baudrate for UART1 (console output, tftp, ...)
70  * default value of CONFIG_BAUDRATE for Sentec board: 19200 baud
71  * CONFIG_SYS_BAUDRATE_TABLE defines values that can be selected
72  * in u-boot command interface
73  */
74
75 #define CONFIG_SYS_UART_PORT            (2)
76 #define CONFIG_SYS_UART2_ALT3_GPIO
77
78 /*
79  * Watchdog configuration; Watchdog is disabled for running from RAM
80  * and set to highest possible value else. Beware there is no check
81  * in the watchdog code to validate the timeout value set here!
82  */
83
84 #ifndef CONFIG_MONITOR_IS_IN_RAM
85 #define CONFIG_WATCHDOG_TIMEOUT 3355    /* timeout in milliseconds */
86 #endif
87
88 /*
89  * Configuration for environment
90  * Environment is located in the last sector of the flash
91  */
92
93 #ifndef CONFIG_MONITOR_IS_IN_RAM
94 #else
95 /*
96  * environment in RAM - This is used to use a single PC-based application
97  * to load an image, load U-Boot, load an environment and then start U-Boot
98  * to execute the commands from the environment. Feedback is done via setting
99  * and reading memory locations.
100  */
101 #endif
102
103 /* here we put our FPGA configuration... */
104
105 /* Define user parameters that have to be customized most likely */
106
107 /* AUTOBOOT settings - booting images automatically by u-boot after power on */
108
109 /*
110  * The following settings will be contained in the environment block ; if you
111  * want to use a neutral environment all those settings can be manually set in
112  * u-boot: 'set' command
113  */
114
115 #define CONFIG_EXTRA_ENV_SETTINGS                       \
116         "loaderversion=11\0"                            \
117         "card_id="__stringify(ASTRO_ID)"\0"                     \
118         "alterafile=0\0"                                \
119         "xilinxfile=0\0"                                \
120         "xilinxload=imxtract 0x540000 $xilinxfile 0x41000000&&"\
121                 "fpga load 0 0x41000000 $filesize\0" \
122         "alteraload=imxtract 0x6c0000 $alterafile 0x41000000&&"\
123                 "fpga load 1 0x41000000 $filesize\0" \
124         "env_default=1\0"                               \
125         "env_check=if test $env_default -eq 1;"\
126                 " then setenv env_default 0;saveenv;fi\0"
127
128 /*
129  * "update" is a non-standard command that has to be supplied
130  * by external update.c; This is not included in mainline because
131  * it needs non-blocking CFI routines.
132  */
133
134 #define CONFIG_SYS_FPGA_PROG_FEEDBACK
135 #define CONFIG_SYS_FPGA_WAIT            1000
136
137 /* End of user parameters to be customized */
138
139 /* Defines memory range for test */
140
141 /*
142  * Low Level Configuration Settings
143  * (address mappings, register initial values, etc.)
144  * You should know what you are doing if you make changes here.
145  */
146
147 /* Base register address */
148
149 #define CONFIG_SYS_MBAR         0xFC000000      /* Register Base Addrs */
150
151 /* System Conf. Reg. & System Protection Reg. */
152
153 #define CONFIG_SYS_SCR          0x0003;
154 #define CONFIG_SYS_SPR          0xffff;
155
156 /*
157  * Definitions for initial stack pointer and data area (in internal SRAM)
158  */
159 #define CONFIG_SYS_INIT_RAM_ADDR        0x80000000
160 #define CONFIG_SYS_INIT_RAM_SIZE                0x8000
161 #define CONFIG_SYS_INIT_RAM_CTRL        0x221
162
163 /*
164  * Start addresses for the final memory configuration
165  * (Set up by the startup code)
166  * for MCF5373, the allowable range is 0x40000000 to 0x7FF00000
167  */
168 #define CONFIG_SYS_SDRAM_BASE           0x40000000
169
170 /*
171  * Chipselect bank definitions
172  *
173  * CS0 - Flash 32MB (first 16MB)
174  * CS1 - Flash 32MB (second half)
175  * CS2 - FPGA
176  * CS3 - FPGA
177  * CS4 - unused
178  * CS5 - unused
179  */
180 #define CONFIG_SYS_CS0_BASE             0
181 #define CONFIG_SYS_CS0_MASK             0x00ff0001
182 #define CONFIG_SYS_CS0_CTRL             0x00001fc0
183
184 #define CONFIG_SYS_CS1_BASE             0x01000000
185 #define CONFIG_SYS_CS1_MASK             0x00ff0001
186 #define CONFIG_SYS_CS1_CTRL             0x00001fc0
187
188 #define CONFIG_SYS_CS2_BASE             0x20000000
189 #define CONFIG_SYS_CS2_MASK             0x00ff0001
190 #define CONFIG_SYS_CS2_CTRL             0x0000fec0
191
192 #define CONFIG_SYS_CS3_BASE             0x21000000
193 #define CONFIG_SYS_CS3_MASK             0x00ff0001
194 #define CONFIG_SYS_CS3_CTRL             0x0000fec0
195
196 #define CONFIG_SYS_FLASH_BASE           0x00000000
197
198 /* Reserve 256 kB for Monitor */
199 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)
200
201 /*
202  * For booting Linux, the board info and command line data
203  * have to be in the first 8 MB of memory, since this is
204  * the maximum mapped by the Linux kernel during initialization ??
205  */
206 #define CONFIG_SYS_BOOTMAPSZ            (CONFIG_SYS_SDRAM_BASE + \
207                                                 (CONFIG_SYS_SDRAM_SIZE << 20))
208
209 /* FLASH organization */
210 #define CONFIG_SYS_MAX_FLASH_SECT       259
211 #define CONFIG_SYS_FLASH_ERASE_TOUT     1000
212
213 #define CONFIG_SYS_FLASH_SIZE           0x2000000
214 #define CONFIG_SYS_FLASH_CFI_NONBLOCK   1
215
216 #define LDS_BOARD_TEXT \
217         . = DEFINED(env_offset) ? env_offset : .; \
218         env/embedded.o(.text*)
219
220 #if ENABLE_JFFS
221 /* JFFS Partition offset set */
222 #define CONFIG_SYS_JFFS2_FIRST_BANK    0
223 #define CONFIG_SYS_JFFS2_NUM_BANKS     1
224 /* 512k reserved for u-boot */
225 #define CONFIG_SYS_JFFS2_FIRST_SECTOR  0x40
226 #endif
227
228 /* Cache Configuration */
229
230 #define ICACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
231                                          CONFIG_SYS_INIT_RAM_SIZE - 8)
232 #define DCACHE_STATUS                   (CONFIG_SYS_INIT_RAM_ADDR + \
233                                          CONFIG_SYS_INIT_RAM_SIZE - 4)
234 #define CONFIG_SYS_ICACHE_INV           (CF_CACR_CINVA)
235 #define CONFIG_SYS_CACHE_ACR0           (CONFIG_SYS_SDRAM_BASE | \
236                                          CF_ADDRMASK(CONFIG_SYS_SDRAM_SIZE) | \
237                                          CF_ACR_EN | CF_ACR_SM_ALL)
238 #define CONFIG_SYS_CACHE_ICACR          (CF_CACR_EC | CF_CACR_CINVA | \
239                                          CF_CACR_DCM_P)
240
241 #endif  /* _CONFIG_ASTRO_MCF5373L_H */