status_led: Kconfig migration
[platform/kernel/u-boot.git] / include / configs / TQM850M.h
1 /*
2  * (C) Copyright 2000-2014
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  * (easy to change)
18  */
19
20 #define CONFIG_MPC850           1       /* This is a MPC850 CPU         */
21 #define CONFIG_TQM850M          1       /* ...on a TQM8xxM module       */
22
23 #define CONFIG_SYS_TEXT_BASE    0x40000000
24
25 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
26 #define CONFIG_SYS_SMC_RXBUFLEN 128
27 #define CONFIG_SYS_MAXIDLE      10
28 #define CONFIG_BAUDRATE         115200  /* console baudrate = 115kbps   */
29
30 #define CONFIG_BOOTCOUNT_LIMIT
31
32
33 #define CONFIG_BOARD_TYPES      1       /* support board types          */
34
35 #define CONFIG_PREBOOT  "echo;echo Type \\\"run flash_nfs\\\" to mount root filesystem over NFS;echo"
36
37 #undef  CONFIG_BOOTARGS
38
39 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
40         "netdev=eth0\0"                                                 \
41         "nfsargs=setenv bootargs root=/dev/nfs rw "                     \
42                 "nfsroot=${serverip}:${rootpath}\0"                     \
43         "ramargs=setenv bootargs root=/dev/ram rw\0"                    \
44         "addip=setenv bootargs ${bootargs} "                            \
45                 "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}"      \
46                 ":${hostname}:${netdev}:off panic=1\0"                  \
47         "flash_nfs=run nfsargs addip;"                                  \
48                 "bootm ${kernel_addr}\0"                                \
49         "flash_self=run ramargs addip;"                                 \
50                 "bootm ${kernel_addr} ${ramdisk_addr}\0"                \
51         "net_nfs=tftp 200000 ${bootfile};run nfsargs addip;bootm\0"     \
52         "rootpath=/opt/eldk/ppc_8xx\0"                                  \
53         "hostname=TQM850M\0"                                            \
54         "bootfile=TQM850M/uImage\0"                                     \
55         "fdt_addr=40080000\0"                                           \
56         "kernel_addr=400A0000\0"                                        \
57         "ramdisk_addr=40280000\0"                                       \
58         "u-boot=TQM850M/u-image.bin\0"                                  \
59         "load=tftp 200000 ${u-boot}\0"                                  \
60         "update=prot off 40000000 +${filesize};"                        \
61                 "era 40000000 +${filesize};"                            \
62                 "cp.b 200000 40000000 ${filesize};"                     \
63                 "sete filesize;save\0"                                  \
64         ""
65 #define CONFIG_BOOTCOMMAND      "run flash_self"
66
67 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
68 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE            /* don't allow baudrate change  */
69
70 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
71
72 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
73
74 /*
75  * BOOTP options
76  */
77 #define CONFIG_BOOTP_SUBNETMASK
78 #define CONFIG_BOOTP_GATEWAY
79 #define CONFIG_BOOTP_HOSTNAME
80 #define CONFIG_BOOTP_BOOTPATH
81 #define CONFIG_BOOTP_BOOTFILESIZE
82
83 #define CONFIG_MAC_PARTITION
84 #define CONFIG_DOS_PARTITION
85
86 #define CONFIG_RTC_MPC8xx               /* use internal RTC of MPC8xx   */
87
88 /*
89  * Command line configuration.
90  */
91 #define CONFIG_CMD_DATE
92 #define CONFIG_CMD_IDE
93 #define CONFIG_CMD_JFFS2
94
95 #define CONFIG_NETCONSOLE
96
97 /*
98  * Miscellaneous configurable options
99  */
100 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
101
102 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
103
104 #if defined(CONFIG_CMD_KGDB)
105 #define CONFIG_SYS_CBSIZE               1024    /* Console I/O Buffer Size      */
106 #else
107 #define CONFIG_SYS_CBSIZE               256     /* Console I/O Buffer Size      */
108 #endif
109 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
110 #define CONFIG_SYS_MAXARGS              16      /* max number of command args   */
111 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
112
113 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
114 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
115
116 #define CONFIG_SYS_LOAD_ADDR            0x100000        /* default load address */
117
118 /*
119  * Low Level Configuration Settings
120  * (address mappings, register initial values, etc.)
121  * You should know what you are doing if you make changes here.
122  */
123 /*-----------------------------------------------------------------------
124  * Internal Memory Mapped Register
125  */
126 #define CONFIG_SYS_IMMR         0xFFF00000
127
128 /*-----------------------------------------------------------------------
129  * Definitions for initial stack pointer and data area (in DPRAM)
130  */
131 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
132 #define CONFIG_SYS_INIT_RAM_SIZE        0x2F00  /* Size of used area in DPRAM   */
133 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
134 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
135
136 /*-----------------------------------------------------------------------
137  * Start addresses for the final memory configuration
138  * (Set up by the startup code)
139  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
140  */
141 #define CONFIG_SYS_SDRAM_BASE           0x00000000
142 #define CONFIG_SYS_FLASH_BASE           0x40000000
143 #define CONFIG_SYS_MONITOR_LEN          (256 << 10)     /* Reserve 256 kB for Monitor   */
144 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
145 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
146
147 /*
148  * For booting Linux, the board info and command line data
149  * have to be in the first 8 MB of memory, since this is
150  * the maximum mapped by the Linux kernel during initialization.
151  */
152 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
153
154 /*-----------------------------------------------------------------------
155  * FLASH organization
156  */
157
158 /* use CFI flash driver */
159 #define CONFIG_SYS_FLASH_CFI            1       /* Flash is CFI conformant */
160 #define CONFIG_FLASH_CFI_DRIVER 1       /* Use the common driver */
161 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
162 #define CONFIG_SYS_FLASH_EMPTY_INFO
163 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE       1
164 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks */
165 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip */
166
167 #define CONFIG_ENV_IS_IN_FLASH  1
168 #define CONFIG_ENV_OFFSET               0x40000 /*   Offset   of Environment Sector     */
169 #define CONFIG_ENV_SIZE         0x08000 /* Total Size of Environment            */
170 #define CONFIG_ENV_SECT_SIZE    0x20000 /* Total Size of Environment Sector     */
171
172 /* Address and size of Redundant Environment Sector     */
173 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET+CONFIG_ENV_SECT_SIZE)
174 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
175
176 #define CONFIG_SYS_USE_PPCENV                   /* Environment embedded in sect .ppcenv */
177
178 #define CONFIG_MISC_INIT_R              /* Make sure to remap flashes correctly */
179
180 /*-----------------------------------------------------------------------
181  * Dynamic MTD partition support
182  */
183 #define CONFIG_CMD_MTDPARTS
184 #define CONFIG_MTD_DEVICE               /* needed for mtdparts commands */
185 #define CONFIG_FLASH_CFI_MTD
186 #define MTDIDS_DEFAULT          "nor0=TQM8xxM-0"
187
188 #define MTDPARTS_DEFAULT        "mtdparts=TQM8xxM-0:512k(u-boot),"      \
189                                                 "128k(dtb),"            \
190                                                 "1920k(kernel),"        \
191                                                 "5632(rootfs),"         \
192                                                 "4m(data)"
193
194 /*-----------------------------------------------------------------------
195  * Hardware Information Block
196  */
197 #define CONFIG_SYS_HWINFO_OFFSET        0x0003FFC0      /* offset of HW Info block */
198 #define CONFIG_SYS_HWINFO_SIZE          0x00000040      /* size   of HW Info block */
199 #define CONFIG_SYS_HWINFO_MAGIC 0x54514D38      /* 'TQM8' */
200
201 /*-----------------------------------------------------------------------
202  * Cache Configuration
203  */
204 #define CONFIG_SYS_CACHELINE_SIZE       16      /* For all MPC8xx CPUs                  */
205 #if defined(CONFIG_CMD_KGDB)
206 #define CONFIG_SYS_CACHELINE_SHIFT      4       /* log base 2 of the above value        */
207 #endif
208
209 /*-----------------------------------------------------------------------
210  * SYPCR - System Protection Control                            11-9
211  * SYPCR can only be written once after reset!
212  *-----------------------------------------------------------------------
213  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
214  */
215 #if defined(CONFIG_WATCHDOG)
216 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
217                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
218 #else
219 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
220 #endif
221
222 /*-----------------------------------------------------------------------
223  * SIUMCR - SIU Module Configuration                            11-6
224  *-----------------------------------------------------------------------
225  * PCMCIA config., multi-function pin tri-state
226  */
227 #ifndef CONFIG_CAN_DRIVER
228 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
229 #else   /* we must activate GPL5 in the SIUMCR for CAN */
230 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC11 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
231 #endif  /* CONFIG_CAN_DRIVER */
232
233 /*-----------------------------------------------------------------------
234  * TBSCR - Time Base Status and Control                         11-26
235  *-----------------------------------------------------------------------
236  * Clear Reference Interrupt Status, Timebase freezing enabled
237  */
238 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
239
240 /*-----------------------------------------------------------------------
241  * RTCSC - Real-Time Clock Status and Control Register          11-27
242  *-----------------------------------------------------------------------
243  */
244 #define CONFIG_SYS_RTCSC        (RTCSC_SEC | RTCSC_ALR | RTCSC_RTF| RTCSC_RTE)
245
246 /*-----------------------------------------------------------------------
247  * PISCR - Periodic Interrupt Status and Control                11-31
248  *-----------------------------------------------------------------------
249  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
250  */
251 #define CONFIG_SYS_PISCR        (PISCR_PS | PISCR_PITF)
252
253 /*-----------------------------------------------------------------------
254  * PLPRCR - PLL, Low-Power, and Reset Control Register          15-30
255  *-----------------------------------------------------------------------
256  * Reset PLL lock status sticky bit, timer expired status bit and timer
257  * interrupt status bit
258  */
259 #define CONFIG_SYS_PLPRCR       (PLPRCR_SPLSS | PLPRCR_TEXPS | PLPRCR_TMIST)
260
261 /*-----------------------------------------------------------------------
262  * SCCR - System Clock and reset Control Register               15-27
263  *-----------------------------------------------------------------------
264  * Set clock output, timebase and RTC source and divider,
265  * power management and some other internal clocks
266  */
267 #define SCCR_MASK       SCCR_EBDF11
268 #define CONFIG_SYS_SCCR (SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
269                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
270                          SCCR_DFALCD00)
271
272 /*-----------------------------------------------------------------------
273  * PCMCIA stuff
274  *-----------------------------------------------------------------------
275  *
276  */
277 #define CONFIG_SYS_PCMCIA_MEM_ADDR      (0xE0000000)
278 #define CONFIG_SYS_PCMCIA_MEM_SIZE      ( 64 << 20 )
279 #define CONFIG_SYS_PCMCIA_DMA_ADDR      (0xE4000000)
280 #define CONFIG_SYS_PCMCIA_DMA_SIZE      ( 64 << 20 )
281 #define CONFIG_SYS_PCMCIA_ATTRB_ADDR    (0xE8000000)
282 #define CONFIG_SYS_PCMCIA_ATTRB_SIZE    ( 64 << 20 )
283 #define CONFIG_SYS_PCMCIA_IO_ADDR       (0xEC000000)
284 #define CONFIG_SYS_PCMCIA_IO_SIZE       ( 64 << 20 )
285
286 /*-----------------------------------------------------------------------
287  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
288  *-----------------------------------------------------------------------
289  */
290
291 #define CONFIG_IDE_PREINIT      1       /* Use preinit IDE hook */
292 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
293
294 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
295 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
296 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
297
298 #define CONFIG_SYS_IDE_MAXBUS           1       /* max. 1 IDE bus               */
299 #define CONFIG_SYS_IDE_MAXDEVICE        1       /* max. 1 drive per IDE bus     */
300
301 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
302
303 #define CONFIG_SYS_ATA_BASE_ADDR        CONFIG_SYS_PCMCIA_MEM_ADDR
304
305 /* Offset for data I/O                  */
306 #define CONFIG_SYS_ATA_DATA_OFFSET      (CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
307
308 /* Offset for normal register accesses  */
309 #define CONFIG_SYS_ATA_REG_OFFSET       (2 * CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
310
311 /* Offset for alternate registers       */
312 #define CONFIG_SYS_ATA_ALT_OFFSET       0x0100
313
314 /*-----------------------------------------------------------------------
315  *
316  *-----------------------------------------------------------------------
317  *
318  */
319 #define CONFIG_SYS_DER  0
320
321 /*
322  * Init Memory Controller:
323  *
324  * BR0/1 and OR0/1 (FLASH)
325  */
326
327 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
328 #define FLASH_BASE1_PRELIM      0x60000000      /* FLASH bank #0        */
329
330 /* used to re-map FLASH both when starting from SRAM or FLASH:
331  * restrict access enough to keep SRAM working (if any)
332  * but not too much to meddle with FLASH accesses
333  */
334 #define CONFIG_SYS_REMAP_OR_AM          0x80000000      /* OR addr mask */
335 #define CONFIG_SYS_PRELIM_OR_AM 0xE0000000      /* OR addr mask */
336
337 /*
338  * FLASH timing:
339  */
340 #define CONFIG_SYS_OR_TIMING_FLASH      (OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \
341                                  OR_SCY_3_CLK | OR_EHTR | OR_BI)
342
343 #define CONFIG_SYS_OR0_REMAP    (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
344 #define CONFIG_SYS_OR0_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
345 #define CONFIG_SYS_BR0_PRELIM   ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_V )
346
347 #define CONFIG_SYS_OR1_REMAP    CONFIG_SYS_OR0_REMAP
348 #define CONFIG_SYS_OR1_PRELIM   CONFIG_SYS_OR0_PRELIM
349 #define CONFIG_SYS_BR1_PRELIM   ((FLASH_BASE1_PRELIM & BR_BA_MSK) | BR_V )
350
351 /*
352  * BR2/3 and OR2/3 (SDRAM)
353  *
354  */
355 #define SDRAM_BASE2_PRELIM      0x00000000      /* SDRAM bank #0        */
356 #define SDRAM_BASE3_PRELIM      0x20000000      /* SDRAM bank #1        */
357 #define SDRAM_MAX_SIZE          0x04000000      /* max 64 MB per bank   */
358
359 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
360 #define CONFIG_SYS_OR_TIMING_SDRAM      0x00000A00
361
362 #define CONFIG_SYS_OR2_PRELIM   (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_SDRAM )
363 #define CONFIG_SYS_BR2_PRELIM   ((SDRAM_BASE2_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
364
365 #ifndef CONFIG_CAN_DRIVER
366 #define CONFIG_SYS_OR3_PRELIM   CONFIG_SYS_OR2_PRELIM
367 #define CONFIG_SYS_BR3_PRELIM   ((SDRAM_BASE3_PRELIM & BR_BA_MSK) | BR_MS_UPMA | BR_V )
368 #else   /* CAN uses CS3#, so we can have only one SDRAM bank anyway */
369 #define CONFIG_SYS_CAN_BASE             0xC0000000      /* CAN mapped at 0xC0000000     */
370 #define CONFIG_SYS_CAN_OR_AM            0xFFFF8000      /* 32 kB address mask           */
371 #define CONFIG_SYS_OR3_CAN              (CONFIG_SYS_CAN_OR_AM | OR_G5LA | OR_BI)
372 #define CONFIG_SYS_BR3_CAN              ((CONFIG_SYS_CAN_BASE & BR_BA_MSK) | \
373                                         BR_PS_8 | BR_MS_UPMB | BR_V )
374 #endif  /* CONFIG_CAN_DRIVER */
375
376 /*
377  * Memory Periodic Timer Prescaler
378  *
379  * The Divider for PTA (refresh timer) configuration is based on an
380  * example SDRAM configuration (64 MBit, one bank). The adjustment to
381  * the number of chip selects (NCS) and the actually needed refresh
382  * rate is done by setting MPTPR.
383  *
384  * PTA is calculated from
385  *      PTA = (gclk * Trefresh) / ((2 ^ (2 * DFBRG)) * PTP * NCS)
386  *
387  *      gclk      CPU clock (not bus clock!)
388  *      Trefresh  Refresh cycle * 4 (four word bursts used)
389  *
390  * 4096  Rows from SDRAM example configuration
391  * 1000  factor s -> ms
392  *   32  PTP (pre-divider from MPTPR) from SDRAM example configuration
393  *    4  Number of refresh cycles per period
394  *   64  Refresh cycle in ms per number of rows
395  * --------------------------------------------
396  * Divider = 4096 * 32 * 1000 / (4 * 64) = 512000
397  *
398  * 50 MHz => 50.000.000 / Divider =  98
399  * 66 Mhz => 66.000.000 / Divider = 129
400  * 80 Mhz => 80.000.000 / Divider = 156
401  */
402
403 #define CONFIG_SYS_PTA_PER_CLK  ((4096 * 32 * 1000) / (4 * 64))
404 #define CONFIG_SYS_MAMR_PTA     98
405
406 /*
407  * For 16 MBit, refresh rates could be 31.3 us
408  * (= 64 ms / 2K = 125 / quad bursts).
409  * For a simpler initialization, 15.6 us is used instead.
410  *
411  * #define CONFIG_SYS_MPTPR_2BK_2K      MPTPR_PTP_DIV32         for 2 banks
412  * #define CONFIG_SYS_MPTPR_1BK_2K      MPTPR_PTP_DIV64         for 1 bank
413  */
414 #define CONFIG_SYS_MPTPR_2BK_4K MPTPR_PTP_DIV16         /* setting for 2 banks  */
415 #define CONFIG_SYS_MPTPR_1BK_4K MPTPR_PTP_DIV32         /* setting for 1 bank   */
416
417 /* refresh rate 7.8 us (= 64 ms / 8K = 31.2 / quad bursts) for 256 MBit         */
418 #define CONFIG_SYS_MPTPR_2BK_8K MPTPR_PTP_DIV8          /* setting for 2 banks  */
419 #define CONFIG_SYS_MPTPR_1BK_8K MPTPR_PTP_DIV16         /* setting for 1 bank   */
420
421 /*
422  * MAMR settings for SDRAM
423  */
424
425 /* 8 column SDRAM */
426 #define CONFIG_SYS_MAMR_8COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
427                          MAMR_AMA_TYPE_0 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A11 |   \
428                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
429 /* 9 column SDRAM */
430 #define CONFIG_SYS_MAMR_9COL    ((CONFIG_SYS_MAMR_PTA << MAMR_PTA_SHIFT)  | MAMR_PTAE       |   \
431                          MAMR_AMA_TYPE_1 | MAMR_DSA_1_CYCL | MAMR_G0CLA_A10 |   \
432                          MAMR_RLFA_1X    | MAMR_WLFA_1X    | MAMR_TLFA_4X)
433
434 #define CONFIG_HWCONFIG         1
435
436 #endif  /* __CONFIG_H */