6bd0abe763498767c04def4b82bf3f505ab5a576
[platform/kernel/u-boot.git] / include / configs / SBC8560.h
1 /*
2  * (C) Copyright 2002,2003 Motorola,Inc.
3  * Xianghua Xiao <X.Xiao@motorola.com>
4  *
5  * (C) Copyright 2004 Wind River Systems Inc <www.windriver.com>.
6  * Added support for Wind River SBC8560 board
7  *
8  * See file CREDITS for list of people who contributed to this
9  * project.
10  *
11  * This program is free software; you can redistribute it and/or
12  * modify it under the terms of the GNU General Public License as
13  * published by the Free Software Foundation; either version 2 of
14  * the License, or (at your option) any later version.
15  *
16  * This program is distributed in the hope that it will be useful,
17  * but WITHOUT ANY WARRANTY; without even the implied warranty of
18  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19  * GNU General Public License for more details.
20  *
21  * You should have received a copy of the GNU General Public License
22  * along with this program; if not, write to the Free Software
23  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
24  * MA 02111-1307 USA
25  */
26
27 /* mpc8560ads board configuration file */
28 /* please refer to doc/README.mpc85xx for more info */
29 /* make sure you change the MAC address and other network params first,
30  * search for CONFIG_ETHADDR,CONFIG_SERVERIP,etc in this file
31  */
32
33 #ifndef __CONFIG_H
34 #define __CONFIG_H
35
36 #if XXX
37 #define DEBUG                 /* General debug */
38 #define ET_DEBUG
39 #endif
40 #define TSEC_DEBUG
41
42 /* High Level Configuration Options */
43 #define CONFIG_BOOKE            1       /* BOOKE                        */
44 #define CONFIG_E500             1       /* BOOKE e500 family            */
45 #define CONFIG_MPC85xx          1       /* MPC8540/MPC8560              */
46 #define CONFIG_MPC85xx_REV1     1       /* MPC85xx Rev 1.0 chip         */
47
48
49 #define CONFIG_MPC8560          1       /* MPC8560 (CPU) specific               */
50 #define CONFIG_SBC8560          1       /* configuration for SBC8560 board */
51
52 #define CONFIG_MPC8560ADS       1       /* MPC8560ADS board specific (supplement)       */
53
54 #define CONFIG_TSEC_ENET                /* tsec ethernet support        */
55 #undef  CONFIG_PCI                      /* pci ethernet support         */
56 #undef  CONFIG_ETHER_ON_FCC             /* cpm FCC ethernet support     */
57
58
59 #define CONFIG_ENV_OVERWRITE
60
61 /* Using Localbus SDRAM to emulate flash before we can program the flash,
62  * normally you need a flash-boot image(u-boot.bin), if so undef this.
63  */
64 #undef CONFIG_RAM_AS_FLASH
65
66 #if defined(CONFIG_PCI_66)              /* some PCI card is 33Mhz only  */
67   #define CONFIG_SYS_CLK_FREQ   66000000/* sysclk for MPC85xx           */
68 #else
69   #define CONFIG_SYS_CLK_FREQ   33000000/* most pci cards are 33Mhz     */
70 #endif
71
72 /* below can be toggled for performance analysis. otherwise use default */
73 #define CONFIG_L2_CACHE                     /* toggle L2 cache          */
74 #undef  CONFIG_BTB                          /* toggle branch predition  */
75 #undef  CONFIG_ADDR_STREAMING               /* toggle addr streaming    */
76
77 #define CONFIG_BOARD_EARLY_INIT_F 1         /* Call board_early_init_f  */
78
79 #undef  CFG_DRAM_TEST                       /* memory test, takes time  */
80 #define CFG_MEMTEST_START       0x00200000  /* memtest region */
81 #define CFG_MEMTEST_END         0x00400000
82
83 #if (defined(CONFIG_PCI) && defined(CONFIG_TSEC_ENET) || \
84      defined(CONFIG_PCI) && defined(CONFIG_ETHER_ON_FCC) || \
85      defined(CONFIG_TSEC_ENET) && defined(CONFIG_ETHER_ON_FCC))
86 #error "You can only use ONE of PCI Ethernet Card or TSEC Ethernet or CPM FCC."
87 #endif
88
89 /*
90  * Base addresses -- Note these are effective addresses where the
91  * actual resources get mapped (not physical addresses)
92  */
93 #define CFG_CCSRBAR_DEFAULT     0xff700000      /* CCSRBAR Default      */
94
95 #if XXX
96   #define CFG_CCSRBAR           0xfdf00000      /* relocated CCSRBAR    */
97 #else
98   #define CFG_CCSRBAR           0xff700000      /* default CCSRBAR      */
99 #endif
100 #define CFG_IMMR                CFG_CCSRBAR     /* PQII uses CFG_IMMR   */
101
102 #define CFG_DDR_SDRAM_BASE      0x00000000      /* DDR is system memory  */
103 #define CFG_SDRAM_BASE          CFG_DDR_SDRAM_BASE
104 #define CFG_SDRAM_SIZE          512             /* DDR is 512MB */
105 #define SPD_EEPROM_ADDRESS      0x55            /*  DDR DIMM */
106
107 #undef  CONFIG_DDR_ECC                          /* only for ECC DDR module      */
108 #undef  CONFIG_SPD_EEPROM                       /* Use SPD EEPROM for DDR setup */
109
110 #if defined(CONFIG_MPC85xx_REV1)
111   #define CONFIG_DDR_DLL                        /* possible DLL fix needed      */
112 #endif
113
114 #undef CONFIG_CLOCKS_IN_MHZ
115
116 #if defined(CONFIG_RAM_AS_FLASH)
117   #define CFG_LBC_SDRAM_BASE    0xfc000000      /* Localbus SDRAM */
118   #define CFG_FLASH_BASE        0xf8000000      /* start of FLASH 8M  */
119   #define CFG_BR0_PRELIM        0xf8000801      /* port size 8bit */
120   #define CFG_OR0_PRELIM        0xf8000ff7      /* 8MB Flash            */
121 #else /* Boot from real Flash */
122   #define CFG_LBC_SDRAM_BASE    0xf8000000      /* Localbus SDRAM */
123   #define CFG_FLASH_BASE        0xff800000      /* start of FLASH 8M    */
124   #define CFG_BR0_PRELIM        0xff800801      /* port size 8bit      */
125   #define CFG_OR0_PRELIM        0xff800ff7      /* 8MB Flash            */
126 #endif
127 #define CFG_LBC_SDRAM_SIZE      64              /* LBC SDRAM is 64MB    */
128
129 /* local bus definitions */
130 #define CFG_BR1_PRELIM          0xe4001801      /* 64M, 32-bit flash */
131 #define CFG_OR1_PRELIM          0xfc000ff7
132
133 #define CFG_BR2_PRELIM          0x00000000      /* CS2 not used */
134 #define CFG_OR2_PRELIM          0x00000000
135
136 #define CFG_BR3_PRELIM          0xf0001861      /* 64MB localbus SDRAM  */
137 #define CFG_OR3_PRELIM          0xfc000cc1
138
139 #if defined(CONFIG_RAM_AS_FLASH)
140   #define CFG_BR4_PRELIM        0xf4001861      /* 64M localbus SDRAM */
141 #else
142   #define CFG_BR4_PRELIM        0xf8001861      /* 64M localbus SDRAM */
143 #endif
144 #define CFG_OR4_PRELIM          0xfc000cc1
145
146 #define CFG_BR5_PRELIM          0xfc000801      /* 16M CS5 misc devices */
147 #if 1
148   #define CFG_OR5_PRELIM        0xff000ff7
149 #else
150   #define CFG_OR5_PRELIM        0xff0000f0
151 #endif
152
153 #define CFG_BR6_PRELIM          0xe0001801      /* 64M, 32-bit flash */
154 #define CFG_OR6_PRELIM          0xfc000ff7
155 #define CFG_LBC_LCRR            0x00030002      /* local bus freq       */
156 #define CFG_LBC_LBCR            0x00000000
157 #define CFG_LBC_LSRT            0x20000000
158 #define CFG_LBC_MRTPR           0x20000000
159 #define CFG_LBC_LSDMR_1         0x2861b723
160 #define CFG_LBC_LSDMR_2         0x0861b723
161 #define CFG_LBC_LSDMR_3         0x0861b723
162 #define CFG_LBC_LSDMR_4         0x1861b723
163 #define CFG_LBC_LSDMR_5         0x4061b723
164
165 /* just hijack the MOT BCSR def for SBC8560 misc devices */
166 #define CFG_BCSR                ((CFG_BR5_PRELIM & 0xff000000)|0x00400000)
167 /* the size of CS5 needs to be >= 16M for TLB and LAW setups */
168
169 #define CONFIG_L1_INIT_RAM
170 #define CFG_INIT_RAM_LOCK       1
171 #define CFG_INIT_RAM_ADDR       0x70000000      /* Initial RAM address  */
172 #define CFG_INIT_RAM_END        0x4000          /* End of used area in RAM */
173
174 #define CFG_GBL_DATA_SIZE       128             /* num bytes initial data */
175 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
176 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
177
178 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Mon */
179 #define CFG_MALLOC_LEN          (128 * 1024)    /* Reserved for malloc */
180
181 /* Serial Port */
182 #undef  CONFIG_CONS_ON_SCC                      /* define if console on SCC */
183 #undef  CONFIG_CONS_NONE                        /* define if console on something else */
184
185 #define CONFIG_CONS_INDEX     1
186 #undef  CONFIG_SERIAL_SOFTWARE_FIFO
187 #define CFG_NS16550
188 #define CFG_NS16550_SERIAL
189 #define CFG_NS16550_REG_SIZE    1
190 #define CFG_NS16550_CLK         1843200 /* get_bus_freq(0) */
191 #define CONFIG_BAUDRATE         9600
192
193 #define CFG_BAUDRATE_TABLE  \
194         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
195
196 #define CFG_NS16550_COM1        ((CFG_BR5_PRELIM & 0xff000000)+0x00700000)
197 #define CFG_NS16550_COM2        ((CFG_BR5_PRELIM & 0xff000000)+0x00800000)
198
199 /* Use the HUSH parser */
200 #define CFG_HUSH_PARSER
201 #ifdef  CFG_HUSH_PARSER
202 #define CFG_PROMPT_HUSH_PS2 "> "
203 #endif
204
205 /* I2C */
206 #define  CONFIG_HARD_I2C                /* I2C with hardware support*/
207 #undef  CONFIG_SOFT_I2C                 /* I2C bit-banged */
208 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address  */
209 #define CFG_I2C_SLAVE           0x7F
210 #define CFG_I2C_NOPROBES        {0x69}  /* Don't probe these addrs */
211
212 #define CFG_PCI_MEM_BASE        0xC0000000
213 #define CFG_PCI_MEM_PHYS        0xC0000000
214 #define CFG_PCI_MEM_SIZE        0x10000000
215
216 #if defined(CONFIG_TSEC_ENET)           /* TSEC Ethernet port */
217
218   #define CONFIG_NET_MULTI      1
219   #define CONFIG_PHY_BCM5421S           /* GigaBit Ether PHY         */
220   #define CONFIG_MII            1       /* MII PHY management           */
221   #define CONFIG_PHY_ADDR       25      /* PHY address                  */
222
223
224 #elif defined(CONFIG_ETHER_ON_FCC)      /* CPM FCC Ethernet */
225
226   #undef  CONFIG_ETHER_NONE             /* define if ether on something else */
227   #define CONFIG_ETHER_ON_FCC2          /* cpm FCC ethernet support     */
228   #define CONFIG_ETHER_INDEX    2       /* which channel for ether  */
229
230   #if (CONFIG_ETHER_INDEX == 2)
231     /*
232      * - Rx-CLK is CLK13
233      * - Tx-CLK is CLK14
234      * - Select bus for bd/buffers
235      * - Full duplex
236      */
237     #define CFG_CMXFCR_MASK     (CMXFCR_FC2 | CMXFCR_RF2CS_MSK | CMXFCR_TF2CS_MSK)
238     #define CFG_CMXFCR_VALUE    (CMXFCR_RF2CS_CLK13 | CMXFCR_TF2CS_CLK14)
239     #define CFG_CPMFCR_RAMTYPE  0
240     #define CFG_FCC_PSMR        (FCC_PSMR_FDE)
241
242   #elif (CONFIG_ETHER_INDEX == 3)
243     /* need more definitions here for FE3 */
244   #endif                                /* CONFIG_ETHER_INDEX */
245
246   #define CONFIG_MII                    /* MII PHY management */
247   #define CONFIG_BITBANGMII             /* bit-bang MII PHY management  */
248   /*
249    * GPIO pins used for bit-banged MII communications
250    */
251   #define MDIO_PORT     2               /* Port C */
252   #define MDIO_ACTIVE   (iop->pdir |=  0x00400000)
253   #define MDIO_TRISTATE (iop->pdir &= ~0x00400000)
254   #define MDIO_READ     ((iop->pdat &  0x00400000) != 0)
255
256   #define MDIO(bit)     if(bit) iop->pdat |=  0x00400000; \
257                         else    iop->pdat &= ~0x00400000
258
259   #define MDC(bit)      if(bit) iop->pdat |=  0x00200000; \
260                         else    iop->pdat &= ~0x00200000
261
262   #define MIIDELAY      udelay(1)
263
264 #endif
265
266 /*-----------------------------------------------------------------------
267  * FLASH and environment organization
268  */
269
270 #define CFG_FLASH_CFI           1       /* Flash is CFI conformant              */
271 #define CFG_FLASH_CFI_DRIVER    1       /* Use the common driver                */
272 #if 0
273 #define CFG_FLASH_USE_BUFFER_WRITE 1    /* use buffered writes (20x faster)     */
274 #define CFG_FLASH_PROTECTION            /* use hardware protection              */
275 #endif
276 #define CFG_MAX_FLASH_SECT      64      /* max number of sectors on one chip    */
277 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
278
279 #undef  CFG_FLASH_CHECKSUM
280 #define CFG_FLASH_ERASE_TOUT    200000          /* Timeout for Flash Erase (in ms)      */
281 #define CFG_FLASH_WRITE_TOUT    50000           /* Timeout for Flash Write (in ms)      */
282
283 #define CFG_MONITOR_BASE        TEXT_BASE       /* start of monitor     */
284
285 #if 0
286 /* XXX This doesn't work and I don't want to fix it */
287 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
288   #define CFG_RAMBOOT
289 #else
290   #undef  CFG_RAMBOOT
291 #endif
292 #endif
293
294 /* Environment */
295 #if !defined(CFG_RAMBOOT)
296   #if defined(CONFIG_RAM_AS_FLASH)
297     #define CFG_ENV_IS_NOWHERE
298     #define CFG_ENV_ADDR        (CFG_FLASH_BASE + 0x100000)
299     #define CFG_ENV_SIZE        0x2000
300   #else
301     #define CFG_ENV_IS_IN_FLASH 1
302     #define CFG_ENV_SECT_SIZE   0x20000 /* 128K(one sector) for env */
303     #define CFG_ENV_ADDR        (CFG_MONITOR_BASE - CFG_ENV_SECT_SIZE)
304     #define CFG_ENV_SIZE        0x2000 /* CFG_ENV_SECT_SIZE */
305   #endif
306 #else
307   #define CFG_NO_FLASH          1       /* Flash is not usable now      */
308   #define CFG_ENV_IS_NOWHERE    1       /* Store ENV in memory only     */
309   #define CFG_ENV_ADDR          (CFG_MONITOR_BASE - 0x1000)
310   #define CFG_ENV_SIZE          0x2000
311 #endif
312
313 #define CONFIG_BOOTARGS "root=/dev/nfs rw nfsroot=192.168.0.251:/tftpboot ip=192.168.0.105:192.168.0.251::255.255.255.0:sbc8560:eth0:off console=ttyS0,9600"
314 /*#define CONFIG_BOOTARGS      "root=/dev/ram rw console=ttyS0,115200"*/
315 #define CONFIG_BOOTCOMMAND      "bootm 0xff800000 0xffa00000"
316 #define CONFIG_BOOTDELAY        5       /* -1 disable autoboot */
317
318 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
319 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
320
321 #if defined(CFG_RAMBOOT) || defined(CONFIG_RAM_AS_FLASH)
322   #if defined(CONFIG_PCI)
323     #define  CONFIG_COMMANDS    ((CONFIG_CMD_DFL | CFG_CMD_PCI | \
324                                 CFG_CMD_PING | CFG_CMD_I2C) & \
325                                  ~(CFG_CMD_ENV | \
326                                   CFG_CMD_LOADS ))
327   #elif (defined(CONFIG_TSEC_ENET) || defined(CONFIG_ETHER_ON_FCC))
328     #define  CONFIG_COMMANDS    ((CONFIG_CMD_DFL | CFG_CMD_MII | \
329                                 CFG_CMD_PING | CFG_CMD_I2C) & \
330                                 ~(CFG_CMD_ENV))
331   #endif
332 #else
333   #if defined(CONFIG_PCI)
334     #define  CONFIG_COMMANDS    (CONFIG_CMD_DFL | CFG_CMD_PCI | \
335                                 CFG_CMD_PING | CFG_CMD_I2C)
336   #elif (defined(CONFIG_TSEC_ENET) || defined(CONFIG_ETHER_ON_FCC))
337     #define  CONFIG_COMMANDS    (CONFIG_CMD_DFL | CFG_CMD_MII | \
338                                 CFG_CMD_PING | CFG_CMD_I2C)
339   #endif
340 #endif
341
342 #include <cmd_confdefs.h>
343
344 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
345
346 /*
347  * Miscellaneous configurable options
348  */
349 #define CFG_LONGHELP                    /* undef to save memory         */
350 #define CFG_PROMPT      "SBC8560=> " /* Monitor Command Prompt  */
351 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
352   #define CFG_CBSIZE    1024            /* Console I/O Buffer Size      */
353 #else
354   #define CFG_CBSIZE    256             /* Console I/O Buffer Size      */
355 #endif
356 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
357 #define CFG_MAXARGS     16              /* max number of command args   */
358 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
359 #define CFG_LOAD_ADDR   0x1000000       /* default load address */
360 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
361
362 /*
363  * For booting Linux, the board info and command line data
364  * have to be in the first 8 MB of memory, since this is
365  * the maximum mapped by the Linux kernel during initialization.
366  */
367 #define CFG_BOOTMAPSZ           (8 << 20) /* Initial Memory map for Linux */
368
369 /* Cache Configuration */
370 #define CFG_DCACHE_SIZE         32768
371 #define CFG_CACHELINE_SIZE      32
372 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
373   #define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
374 #endif
375
376 /*
377  * Internal Definitions
378  *
379  * Boot Flags
380  */
381 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH */
382 #define BOOTFLAG_WARM   0x02            /* Software reboot              */
383
384 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
385   #define CONFIG_KGDB_BAUDRATE  230400  /* speed to run kgdb serial port */
386   #define CONFIG_KGDB_SER_INDEX 2       /* which serial port to use */
387 #endif
388
389 /*Note: change below for your network setting!!! */
390 #if defined(CONFIG_TSEC_ENET) || defined(CONFIG_ETHER_ON_FCC)
391 #  define CONFIG_ETHADDR        00:vv:ww:xx:yy:8a
392 #  define CONFIG_HAS_ETH1
393 #  define CONFIG_ETH1ADDR       00:vv:ww:xx:yy:8b
394 #  define CONFIG_HAS_ETH2
395 #  define CONFIG_ETH2ADDR       00:vv:ww:xx:yy:8c
396 #endif
397
398 #define CONFIG_SERVERIP         YourServerIP
399 #define CONFIG_IPADDR           YourTargetIP
400 #define CONFIG_GATEWAYIP        YourGatewayIP
401 #define CONFIG_NETMASK          255.255.255.0
402 #define CONFIG_HOSTNAME         SBC8560
403 #define CONFIG_ROOTPATH         YourRootPath
404 #define CONFIG_BOOTFILE         YourImageName
405
406 #endif  /* __CONFIG_H */