0b0db207da06d12c7798f1a44feb637ae0a8eef6
[platform/kernel/u-boot.git] / include / configs / PMC405DE.h
1 /*
2  * (C) Copyright 2009
3  * Matthias Fuchs, esd gmbh germany, matthias.fuchs@esd.eu
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 #ifndef __CONFIG_H
9 #define __CONFIG_H
10
11 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
12 #define CONFIG_PMC405DE         1       /* ...on a PMC405DE board       */
13
14 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
15 #define CONFIG_DISPLAY_BOARDINFO
16
17 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
18 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
19 #define CONFIG_BOARD_TYPES      1       /* support board types          */
20
21 #define CONFIG_SYS_CLK_FREQ     33330000 /* external frequency to pll   */
22
23 #define CONFIG_BAUDRATE         115200
24
25 #undef  CONFIG_BOOTARGS
26 #undef  CONFIG_BOOTCOMMAND
27
28 #define CONFIG_PREBOOT                  /* enable preboot variable      */
29
30 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change*/
31
32 #define CONFIG_HAS_ETH1
33
34 #define CONFIG_PPC4xx_EMAC
35 #define CONFIG_MII              1       /* MII PHY management           */
36 #define CONFIG_PHY_ADDR         1       /* PHY address                  */
37 #define CONFIG_PHY1_ADDR        2       /* 2nd PHY address              */
38
39 #define CONFIG_SYS_RX_ETH_BUFFER        16 /* use 16 rx buffer on 405 emac */
40
41 /*
42  * BOOTP options
43  */
44 #define CONFIG_BOOTP_SUBNETMASK
45 #define CONFIG_BOOTP_GATEWAY
46 #define CONFIG_BOOTP_HOSTNAME
47 #define CONFIG_BOOTP_BOOTPATH
48 #define CONFIG_BOOTP_DNS
49 #define CONFIG_BOOTP_DNS2
50 #define CONFIG_BOOTP_SEND_HOSTNAME
51
52 /*
53  * Command line configuration.
54  */
55 #define CONFIG_CMD_BSP
56 #define CONFIG_CMD_CHIP_CONFIG
57 #define CONFIG_CMD_DATE
58 #define CONFIG_CMD_EEPROM
59 #define CONFIG_CMD_IRQ
60 #define CONFIG_CMD_PCI
61
62 #undef  CONFIG_WATCHDOG                 /* watchdog disabled */
63 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0 */
64 #define CONFIG_PRAM             0
65
66 /*
67  * Miscellaneous configurable options
68  */
69 #define CONFIG_SYS_LONGHELP
70
71 #define CONFIG_SYS_CBSIZE       256     /* Console I/O Buffer Size */
72 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE + sizeof(CONFIG_SYS_PROMPT) + 16)
73 #define CONFIG_SYS_MAXARGS      16              /* max number of command args */
74 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE /* Boot Args Buffer Size */
75
76 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device */
77 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console info */
78
79 #define CONFIG_SYS_MEMTEST_START        0x0100000 /* memtest works on */
80 #define CONFIG_SYS_MEMTEST_END          0x3000000 /* 1 ... 48 MB in DRAM */
81
82 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
83 #define CONFIG_SYS_NS16550_SERIAL
84 #define CONFIG_SYS_NS16550_REG_SIZE     1
85 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
86
87 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK
88 #define CONFIG_SYS_BASE_BAUD            691200
89
90 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
91 #define CONFIG_SYS_EXTBDINFO    1       /* To use extended board_into (bd_t) */
92
93 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
94 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
95
96 /*
97  * PCI stuff
98  */
99 #define PCI_HOST_ADAPTER        0       /* configure as pci adapter     */
100 #define PCI_HOST_FORCE          1       /* configure as pci host        */
101 #define PCI_HOST_AUTO           2       /* detected via arbiter enable  */
102
103 #define CONFIG_PCI              /* include pci support                  */
104 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
105 #define CONFIG_PCI_HOST PCI_HOST_AUTO  /* select pci host function      */
106 #define CONFIG_PCI_PNP          /* do (not) pci plug-and-play           */
107
108 #define CONFIG_PCI_SCAN_SHOW    /* show pci devices on startup          */
109
110 /*
111  * PCI identification
112  */
113 #define CONFIG_SYS_PCI_SUBSYS_VENDORID          PCI_VENDOR_ID_ESDGMBH
114 #define CONFIG_SYS_PCI_SUBSYS_ID_NONMONARCH 0x040e /* Dev ID: Non-Monarch */
115 #define CONFIG_SYS_PCI_SUBSYS_ID_MONARCH 0x040f /* Dev ID: Monarch */
116 #define CONFIG_SYS_PCI_CLASSCODE_NONMONARCH     PCI_CLASS_PROCESSOR_POWERPC
117 #define CONFIG_SYS_PCI_CLASSCODE_MONARCH        PCI_CLASS_BRIDGE_HOST
118
119 #define CONFIG_SYS_PCI_CLASSCODE CONFIG_SYS_PCI_CLASSCODE_MONARCH
120 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID CONFIG_SYS_PCI_SUBSYS_ID_MONARCH
121
122 #define CONFIG_SYS_PCI_PTM1LA  0x00000000      /* point to sdram */
123 #define CONFIG_SYS_PCI_PTM1MS  0xfc000001      /* 64MB, enable=1 */
124 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address */
125 #define CONFIG_SYS_PCI_PTM2LA  0xef000000      /* point to CPLD, GPIO */
126 #define CONFIG_SYS_PCI_PTM2MS  0xff000001      /* 16MB, enable=1 */
127 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000      /* Host: use this pci address */
128
129 #define CONFIG_PCI_4xx_PTM_OVERWRITE    1 /* overwrite PTMx settings by env */
130
131 /*
132  * For booting Linux, the board info and command line data
133  * have to be in the first 8 MB of memory, since this is
134  * the maximum mapped by the Linux kernel during initialization.
135  */
136 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)
137 /*
138  * FLASH organization
139  */
140 #define CONFIG_SYS_FLASH_CFI            1       /* CFI compatible */
141 #define CONFIG_FLASH_CFI_DRIVER         1       /* Use common CFI driver */
142
143 #define CONFIG_SYS_FLASH_BANKS_LIST     { CONFIG_SYS_FLASH_BASE }
144
145 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max. no. memory banks */
146 #define CONFIG_SYS_MAX_FLASH_SECT       512     /* max sectors per chip */
147
148 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* erase timeout (in ms) */
149 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* write timeout (in ms) */
150
151 #define CONFIG_SYS_FLASH_USE_BUFFER_WRITE 1     /* buffered writes (faster) */
152 #define CONFIG_SYS_FLASH_PROTECTION     1       /* hardware flash protection */
153
154 #define CONFIG_SYS_FLASH_EMPTY_INFO     1 /* 'E' for empty sector (flinfo) */
155 #define CONFIG_SYS_FLASH_QUIET_TEST     1 /* don't warn upon unknown flash */
156
157 /*
158  * Start addresses for the final memory configuration
159  * (Set up by the startup code)
160  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
161  */
162 #define CONFIG_SYS_SDRAM_BASE           0x00000000
163 #define CONFIG_SYS_FLASH_BASE           0xfe000000
164 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
165 #define CONFIG_SYS_MONITOR_LEN          (~(CONFIG_SYS_TEXT_BASE) + 1)
166 #define CONFIG_SYS_MALLOC_LEN           (256 * 1024)
167
168 /*
169  * Environment in EEPROM setup
170  */
171 #define CONFIG_ENV_IS_IN_EEPROM         1
172 #define CONFIG_ENV_OFFSET               0x100
173 #define CONFIG_ENV_SIZE                 0x700
174
175 /*
176  * I2C EEPROM (24W16) for environment
177  */
178 #define CONFIG_SYS_I2C
179 #define CONFIG_SYS_I2C_PPC4XX
180 #define CONFIG_SYS_I2C_PPC4XX_CH0
181 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           400000
182 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
183
184 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM 24W16 */
185 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address */
186 /* mask of address bits that overflow into the "EEPROM chip address" */
187 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
188 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has */
189                                         /* 16 byte page write mode using*/
190                                         /* last 4 bits of the address */
191 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10 /* and takes up to 10 msec */
192 #define CONFIG_SYS_EEPROM_WREN          1
193
194 #define CONFIG_4xx_CONFIG_I2C_EEPROM_ADDR       0x50
195 #define CONFIG_4xx_CONFIG_I2C_EEPROM_OFFSET     0x40
196 #define CONFIG_4xx_CONFIG_BLOCKSIZE             0x20
197
198 /*
199  * RTC
200  */
201 #define CONFIG_RTC_RX8025
202
203 /*
204  * External Bus Controller (EBC) Setup
205  * (max. 55MHZ EBC clock)
206  */
207 /* Memory Bank 0 (NOR flash) BAS=0xFE0,BS=32MB,BU=R/W,BW=16bit */
208 #define CONFIG_SYS_EBC_PB0AP            0x03017200
209 #define CONFIG_SYS_EBC_PB0CR            (CONFIG_SYS_FLASH_BASE | 0xba000)
210
211 /* Memory Bank 1 (CPLD) BAS=0xEF0,BS=16MB,BU=R/W,BW=16bit */
212 #define CONFIG_SYS_CPLD_BASE            0xef000000
213 #define CONFIG_SYS_EBC_PB1AP            0x00800000
214 #define CONFIG_SYS_EBC_PB1CR            (CONFIG_SYS_CPLD_BASE | 0x18000)
215
216 /*
217  * Definitions for initial stack pointer and data area (in data cache)
218  */
219 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
220 #define CONFIG_SYS_TEMP_STACK_OCM         1
221
222 /* On Chip Memory location */
223 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
224 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
225 /* inside SDRAM */
226 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR
227 /* End of used area in RAM */
228 #define CONFIG_SYS_INIT_RAM_SIZE                CONFIG_SYS_OCM_DATA_SIZE
229
230 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - \
231                                          GENERATED_GBL_DATA_SIZE)
232 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
233
234 /*
235  * GPIO Configuration
236  */
237 #define CONFIG_SYS_4xx_GPIO_TABLE {                  /* GPIO    Alt1       */ \
238 {                                                                             \
239 /* GPIO Core 0 */                                                             \
240 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO0   PerBLast   */ \
241 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO1   TS1E       */ \
242 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO2   TS2E       */ \
243 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO3   TS1O       */ \
244 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO4   TS2O       */ \
245 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1 },      /* GPIO5   TS3        */ \
246 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1 },      /* GPIO6   TS4        */ \
247 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1 },      /* GPIO7   TS5        */ \
248 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO8   TS6        */ \
249 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_1 },      /* GPIO9   TrcClk     */ \
250 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO10  PerCS1     */ \
251 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO11  PerCS2     */ \
252 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO12  PerCS3     */ \
253 { GPIO_BASE, GPIO_IN,  GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO13  PerCS4     */ \
254 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO14  PerAddr03  */ \
255 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO15  PerAddr04  */ \
256 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO16  PerAddr05  */ \
257 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO17  IRQ0       */ \
258 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO18  IRQ1       */ \
259 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO19  IRQ2       */ \
260 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO20  IRQ3       */ \
261 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO21  IRQ4       */ \
262 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO22  IRQ5       */ \
263 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO23  IRQ6       */ \
264 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO24  UART0_DCD  */ \
265 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO25  UART0_DSR  */ \
266 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO26  UART0_RI   */ \
267 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO27  UART0_DTR  */ \
268 { GPIO_BASE, GPIO_IN,  GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO28  UART1_Rx   */ \
269 { GPIO_BASE, GPIO_OUT, GPIO_ALT1, GPIO_OUT_NO_CHG }, /* GPIO29  UART1_Tx   */ \
270 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO30  RejectPkt0 */ \
271 { GPIO_BASE, GPIO_OUT, GPIO_SEL,  GPIO_OUT_NO_CHG }, /* GPIO31  RejectPkt1 */ \
272 }                                                                             \
273 }
274
275 #define CONFIG_SYS_GPIO_HWREV_MASK      (0xf0000000 >> 1)       /* GPIO1..4 */
276 #define CONFIG_SYS_GPIO_HWREV_SHIFT     27
277 #define CONFIG_SYS_GPIO_LEDRUN_N        (0x80000000 >> 5)       /* GPIO5 */
278 #define CONFIG_SYS_GPIO_LEDA_N          (0x80000000 >> 6)       /* GPIO6 */
279 #define CONFIG_SYS_GPIO_LEDB_N          (0x80000000 >> 7)       /* GPIO7 */
280 #define CONFIG_SYS_GPIO_SELFRST_N       (0x80000000 >> 8)       /* GPIO8 */
281 #define CONFIG_SYS_GPIO_EEPROM_WP       (0x80000000 >> 9)       /* GPIO9 */
282 #define CONFIG_SYS_GPIO_MONARCH_N       (0x80000000 >> 11)      /* GPIO11 */
283 #define CONFIG_SYS_GPIO_EREADY          (0x80000000 >> 12)      /* GPIO12 */
284 #define CONFIG_SYS_GPIO_M66EN           (0x80000000 >> 13)      /* GPIO13 */
285
286 /*
287  * Default speed selection (cpu_plb_opb_ebc) in mhz.
288  * This value will be set if iic boot eprom is disabled.
289  */
290 #undef CONFIG_SYS_FCPU333MHZ
291 #define CONFIG_SYS_FCPU266MHZ
292 #undef CONFIG_SYS_FCPU133MHZ
293
294 #if defined(CONFIG_SYS_FCPU333MHZ)
295 /*
296  * CPU: 333MHz
297  * PLB/SDRAM/MAL: 111MHz
298  * OPB: 55MHz
299  * EBC: 55MHz
300  * PCI: 55MHz (111MHz on M66EN=1)
301  */
302 #define PLLMR0_DEFAULT (PLL_CPUDIV_1 | PLL_PLBDIV_3 |           \
303                         PLL_OPBDIV_2 | PLL_EXTBUSDIV_2 |        \
304                         PLL_MALDIV_1 | PLL_PCIDIV_2)
305 #define PLLMR1_DEFAULT (PLL_FBKDIV_10  |                        \
306                         PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |         \
307                         PLL_TUNE_15_M_40 | PLL_TUNE_VCO_HI)
308 #endif
309
310 #if defined(CONFIG_SYS_FCPU266MHZ)
311 /*
312  * CPU: 266MHz
313  * PLB/SDRAM/MAL: 133MHz
314  * OPB: 66MHz
315  * EBC: 44MHz
316  * PCI: 44MHz (66MHz on M66EN=1)
317  */
318 #define PLLMR0_DEFAULT (PLL_CPUDIV_1 | PLL_PLBDIV_2 |           \
319                         PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |        \
320                         PLL_MALDIV_1 | PLL_PCIDIV_3)
321 #define PLLMR1_DEFAULT (PLL_FBKDIV_8  |  \
322                         PLL_FWDDIVA_3 | PLL_FWDDIVB_3 |         \
323                         PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
324 #endif
325
326 #if defined(CONFIG_SYS_FCPU133MHZ)
327 /*
328  * CPU: 133MHz
329  * PLB/SDRAM/MAL: 133MHz
330  * OPB: 66MHz
331  * EBC: 44MHz
332  * PCI: 44MHz (66MHz on M66EN=1)
333  */
334 #define PLLMR0_DEFAULT (PLL_CPUDIV_1 | PLL_PLBDIV_1 |           \
335                         PLL_OPBDIV_2 | PLL_EXTBUSDIV_3 |        \
336                         PLL_MALDIV_1 | PLL_PCIDIV_3)
337 #define PLLMR1_DEFAULT (PLL_FBKDIV_4  |  \
338                         PLL_FWDDIVA_6 | PLL_FWDDIVB_6 |         \
339                         PLL_TUNE_15_M_40 | PLL_TUNE_VCO_LOW)
340 #endif
341
342 #endif /* __CONFIG_H */