5095a050ac56d552fc8044fc0df7ade02cc4b89c
[platform/kernel/u-boot.git] / include / configs / PM828.h
1 /*
2  * (C) Copyright 2001-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 #undef CFG_RAMBOOT
32
33 /*
34  * High Level Configuration Options
35  * (easy to change)
36  */
37
38 #define CONFIG_MPC8260          1       /* This is a MPC8260 CPU        */
39 #define CONFIG_PM828            1       /* ...on a PM828 module */
40 #define CONFIG_CPM2             1       /* Has a CPM2 */
41
42 #undef CONFIG_DB_CR826_J30x_ON          /* J30x jumpers on D.B. carrier */
43
44 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
45
46 #define CONFIG_PREBOOT  "echo;echo Type \"run flash_nfs\" to mount root filesystem over NFS;echo"
47
48 #undef  CONFIG_BOOTARGS
49 #define CONFIG_BOOTCOMMAND                                                      \
50         "bootp;"                                                                \
51         "setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath} "     \
52         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off;"    \
53         "bootm"
54
55 /* enable I2C and select the hardware/software driver */
56 #undef  CONFIG_HARD_I2C
57 #define CONFIG_SOFT_I2C         1       /* I2C bit-banged               */
58 # define CFG_I2C_SPEED          50000
59 # define CFG_I2C_SLAVE          0xFE
60 /*
61  * Software (bit-bang) I2C driver configuration
62  */
63 #define I2C_PORT        3               /* Port A=0, B=1, C=2, D=3 */
64 #define I2C_ACTIVE      (iop->pdir |=  0x00010000)
65 #define I2C_TRISTATE    (iop->pdir &= ~0x00010000)
66 #define I2C_READ        ((iop->pdat & 0x00010000) != 0)
67 #define I2C_SDA(bit)    if(bit) iop->pdat |=  0x00010000; \
68                         else    iop->pdat &= ~0x00010000
69 #define I2C_SCL(bit)    if(bit) iop->pdat |=  0x00020000; \
70                         else    iop->pdat &= ~0x00020000
71 #define I2C_DELAY       udelay(5)       /* 1/4 I2C clock duration */
72
73
74 #define CONFIG_RTC_PCF8563
75 #define CFG_I2C_RTC_ADDR        0x51
76
77 /*
78  * select serial console configuration
79  *
80  * if either CONFIG_CONS_ON_SMC or CONFIG_CONS_ON_SCC is selected, then
81  * CONFIG_CONS_INDEX must be set to the channel number (1-2 for SMC, 1-4
82  * for SCC).
83  *
84  * if CONFIG_CONS_NONE is defined, then the serial console routines must
85  * defined elsewhere (for example, on the cogent platform, there are serial
86  * ports on the motherboard which are used for the serial console - see
87  * cogent/cma101/serial.[ch]).
88  */
89 #define CONFIG_CONS_ON_SMC              /* define if console on SMC */
90 #undef  CONFIG_CONS_ON_SCC              /* define if console on SCC */
91 #undef  CONFIG_CONS_NONE                /* define if console on something else*/
92 #define CONFIG_CONS_INDEX       2       /* which serial channel for console */
93
94 /*
95  * select ethernet configuration
96  *
97  * if CONFIG_ETHER_ON_SCC is selected, then
98  *   - CONFIG_ETHER_INDEX must be set to the channel number (1-4)
99  *   - CONFIG_NET_MULTI must not be defined
100  *
101  * if CONFIG_ETHER_ON_FCC is selected, then
102  *   - one or more CONFIG_ETHER_ON_FCCx (x=1,2,3) must also be selected
103  *   - CONFIG_NET_MULTI must be defined
104  *
105  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
106  * defined elsewhere (as for the console), or CFG_CMD_NET must be removed
107  * from CONFIG_COMMANDS to remove support for networking.
108  */
109 #define CONFIG_NET_MULTI
110 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
111
112 #undef  CONFIG_ETHER_ON_SCC             /* define if ether on SCC       */
113 #define CONFIG_ETHER_INDEX    1         /* which SCC channel for ethernet */
114
115 #define CONFIG_ETHER_ON_FCC             /* define if ether on FCC       */
116 /*
117  * - Rx-CLK is CLK11
118  * - Tx-CLK is CLK10
119  */
120 #define CONFIG_ETHER_ON_FCC1
121 # define CFG_CMXFCR_MASK1       (CMXFCR_FC1|CMXFCR_RF1CS_MSK|CMXFCR_TF1CS_MSK)
122 #ifndef CONFIG_DB_CR826_J30x_ON
123 # define CFG_CMXFCR_VALUE1      (CMXFCR_RF1CS_CLK11|CMXFCR_TF1CS_CLK10)
124 #else
125 # define CFG_CMXFCR_VALUE1      (CMXFCR_RF1CS_CLK11|CMXFCR_TF1CS_CLK12)
126 #endif
127 /*
128  * - Rx-CLK is CLK15
129  * - Tx-CLK is CLK14
130  */
131 #define CONFIG_ETHER_ON_FCC2
132 # define CFG_CMXFCR_MASK2       (CMXFCR_FC2|CMXFCR_RF2CS_MSK|CMXFCR_TF2CS_MSK)
133 # define CFG_CMXFCR_VALUE2      (CMXFCR_RF2CS_CLK13|CMXFCR_TF2CS_CLK14)
134 /*
135  * - RAM for BD/Buffers is on the 60x Bus (see 28-13)
136  * - Enable Full Duplex in FSMR
137  */
138 # define CFG_CPMFCR_RAMTYPE     0
139 # define CFG_FCC_PSMR           (FCC_PSMR_FDE|FCC_PSMR_LPB)
140
141 /* system clock rate (CLKIN) - equal to the 60x and local bus speed */
142 #define CONFIG_8260_CLKIN       100000000       /* in Hz */
143
144 #if defined(CONFIG_CONS_NONE) || defined(CONFIG_CONS_USE_EXTC)
145 #define CONFIG_BAUDRATE         230400
146 #else
147 #define CONFIG_BAUDRATE         9600
148 #endif
149
150 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
151 #undef  CFG_LOADS_BAUD_CHANGE           /* don't allow baudrate change  */
152
153 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
154
155 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT|CONFIG_BOOTP_BOOTFILESIZE)
156
157
158 /*
159  * Command line configuration.
160  */
161 #include <config_cmd_default.h>
162
163 #define CONFIG_CMD_BEDBUG
164 #define CONFIG_CMD_DATE
165 #define CONFIG_CMD_DHCP
166 #define CONFIG_CMD_DOC
167 #define CONFIG_CMD_EEPROM
168 #define CONFIG_CMD_I2C
169 #define CONFIG_CMD_NFS
170 #define CONFIG_CMD_SNTP
171
172 #ifdef CONFIG_PCI
173 #define CONFIG_CMD_PCI
174 #endif
175
176
177 /*
178  * Disk-On-Chip configuration
179  */
180 #define CFG_NAND_LEGACY
181
182 #define CFG_DOC_SHORT_TIMEOUT
183 #define CFG_MAX_DOC_DEVICE      1       /* Max number of DOC devices    */
184
185 #define CFG_DOC_SUPPORT_2000
186 #define CFG_DOC_SUPPORT_MILLENNIUM
187
188 /*
189  * Miscellaneous configurable options
190  */
191 #define CFG_LONGHELP                    /* undef to save memory         */
192 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
193 #if defined(CONFIG_CMD_KGDB)
194 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
195 #else
196 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
197 #endif
198 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
199 #define CFG_MAXARGS     16              /* max number of command args   */
200 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
201
202 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
203 #define CFG_MEMTEST_END 0x0C00000       /* 4 ... 12 MB in DRAM  */
204
205 #define CFG_LOAD_ADDR   0x100000        /* default load address */
206
207 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
208
209 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
210
211 #define CFG_RESET_ADDRESS 0xFDFFFFFC    /* "bad" address                */
212
213 /*
214  * For booting Linux, the board info and command line data
215  * have to be in the first 8 MB of memory, since this is
216  * the maximum mapped by the Linux kernel during initialization.
217  */
218 #define CFG_BOOTMAPSZ        (8 << 20)       /* Initial Memory map for Linux */
219
220 /*-----------------------------------------------------------------------
221  * Flash and Boot ROM mapping
222  */
223
224 #define CFG_BOOTROM_BASE        0xFF800000
225 #define CFG_BOOTROM_SIZE        0x00080000
226 #define CFG_FLASH0_BASE         0x40000000
227 #define CFG_FLASH0_SIZE         0x02000000
228 #define CFG_DOC_BASE            0xFF800000
229 #define CFG_DOC_SIZE            0x00100000
230
231
232 /* Flash bank size (for preliminary settings)
233  */
234 #define CFG_FLASH_SIZE CFG_FLASH0_SIZE
235
236 /*-----------------------------------------------------------------------
237  * FLASH organization
238  */
239 #define CFG_MAX_FLASH_BANKS     1       /* max num of memory banks      */
240 #define CFG_MAX_FLASH_SECT      135     /* max num of sects on one chip */
241
242 #define CFG_FLASH_ERASE_TOUT    240000  /* Flash Erase Timeout (in ms)  */
243 #define CFG_FLASH_WRITE_TOUT    500     /* Flash Write Timeout (in ms)  */
244
245 #if 0
246 /* Start port with environment in flash; switch to EEPROM later */
247 #define CFG_ENV_IS_IN_FLASH     1
248 #define CFG_ENV_ADDR            (CFG_FLASH_BASE+0x40000)
249 #define CFG_ENV_SIZE            0x40000
250 #define CFG_ENV_SECT_SIZE       0x40000
251 #else
252 /* Final version: environment in EEPROM */
253 #define CFG_ENV_IS_IN_EEPROM    1
254 #define CFG_I2C_EEPROM_ADDR     0x58
255 #define CFG_I2C_EEPROM_ADDR_LEN 1
256 #define CFG_EEPROM_PAGE_WRITE_BITS      4
257 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10      /* and takes up to 10 msec */
258 #define CFG_ENV_OFFSET          512
259 #define CFG_ENV_SIZE            (2048 - 512)
260 #endif
261
262 /*-----------------------------------------------------------------------
263  * Hard Reset Configuration Words
264  *
265  * if you change bits in the HRCW, you must also change the CFG_*
266  * defines for the various registers affected by the HRCW e.g. changing
267  * HRCW_DPPCxx requires you to also change CFG_SIUMCR.
268  */
269 #if defined(CONFIG_BOOT_ROM)
270 #define CFG_HRCW_MASTER         (HRCW_BPS01 | HRCW_CIP | HRCW_ISB100 | HRCW_BMS)
271 #else
272 #define CFG_HRCW_MASTER         (HRCW_CIP | HRCW_ISB100 | HRCW_BMS)
273 #endif
274
275 /* no slaves so just fill with zeros */
276 #define CFG_HRCW_SLAVE1         0
277 #define CFG_HRCW_SLAVE2         0
278 #define CFG_HRCW_SLAVE3         0
279 #define CFG_HRCW_SLAVE4         0
280 #define CFG_HRCW_SLAVE5         0
281 #define CFG_HRCW_SLAVE6         0
282 #define CFG_HRCW_SLAVE7         0
283
284 /*-----------------------------------------------------------------------
285  * Internal Memory Mapped Register
286  */
287 #define CFG_IMMR                0xF0000000
288
289 /*-----------------------------------------------------------------------
290  * Definitions for initial stack pointer and data area (in DPRAM)
291  */
292 #define CFG_INIT_RAM_ADDR       CFG_IMMR
293 #define CFG_INIT_RAM_END        0x4000  /* End of used area in DPRAM    */
294 #define CFG_GBL_DATA_SIZE       128 /* size in bytes reserved for initial data*/
295 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
296 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
297
298 /*-----------------------------------------------------------------------
299  * Start addresses for the final memory configuration
300  * (Set up by the startup code)
301  * Please note that CFG_SDRAM_BASE _must_ start at 0
302  *
303  * 60x SDRAM is mapped at CFG_SDRAM_BASE, local SDRAM
304  * is mapped at SDRAM_BASE2_PRELIM.
305  */
306 #define CFG_SDRAM_BASE          0x00000000
307 #define CFG_FLASH_BASE          CFG_FLASH0_BASE
308 #define CFG_MONITOR_BASE        TEXT_BASE
309 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor */
310 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()*/
311
312 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
313 # define CFG_RAMBOOT
314 #endif
315
316 #ifdef  CONFIG_PCI
317 #define CONFIG_PCI_PNP
318 #define CONFIG_EEPRO100
319 #define CFG_RX_ETH_BUFFER       8               /* use 8 rx buffer on eepro100  */
320 #endif
321
322 /*
323  * Internal Definitions
324  *
325  * Boot Flags
326  */
327 #define BOOTFLAG_COLD           0x01    /* Normal Power-On: Boot from FLASH*/
328 #define BOOTFLAG_WARM           0x02    /* Software reboot                 */
329
330
331 /*-----------------------------------------------------------------------
332  * Cache Configuration
333  */
334 #define CFG_CACHELINE_SIZE      32      /* For MPC8260 CPU              */
335 #if defined(CONFIG_CMD_KGDB)
336 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
337 #endif
338
339 /*-----------------------------------------------------------------------
340  * HIDx - Hardware Implementation-dependent Registers                    2-11
341  *-----------------------------------------------------------------------
342  * HID0 also contains cache control - initially enable both caches and
343  * invalidate contents, then the final state leaves only the instruction
344  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
345  * but Soft reset does not.
346  *
347  * HID1 has only read-only information - nothing to set.
348  */
349 #define CFG_HID0_INIT   (HID0_ICE|HID0_DCE|HID0_ICFI|HID0_DCI|\
350                                 HID0_IFEM|HID0_ABE)
351 #define CFG_HID0_FINAL  (HID0_ICE|HID0_IFEM|HID0_ABE)
352 #define CFG_HID2        0
353
354 /*-----------------------------------------------------------------------
355  * RMR - Reset Mode Register                                     5-5
356  *-----------------------------------------------------------------------
357  * turn on Checkstop Reset Enable
358  */
359 #define CFG_RMR         RMR_CSRE
360
361 /*-----------------------------------------------------------------------
362  * BCR - Bus Configuration                                       4-25
363  *-----------------------------------------------------------------------
364  */
365
366 #define BCR_APD01       0x10000000
367 #define CFG_BCR         (BCR_APD01|BCR_ETM|BCR_LETM)    /* 8260 mode */
368
369 /*-----------------------------------------------------------------------
370  * SIUMCR - SIU Module Configuration                             4-31
371  *-----------------------------------------------------------------------
372  */
373 #if 0
374 #define CFG_SIUMCR      (SIUMCR_DPPC00|SIUMCR_APPC10|SIUMCR_CS10PC01)
375 #else
376 #define CFG_SIUMCR      (SIUMCR_DPPC10|SIUMCR_APPC10)
377 #endif
378
379
380 /*-----------------------------------------------------------------------
381  * SYPCR - System Protection Control                             4-35
382  * SYPCR can only be written once after reset!
383  *-----------------------------------------------------------------------
384  * Watchdog & Bus Monitor Timer max, 60x Bus Monitor enable
385  */
386 #if defined(CONFIG_WATCHDOG)
387 #define CFG_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
388                          SYPCR_SWRI|SYPCR_SWP|SYPCR_SWE)
389 #else
390 #define CFG_SYPCR       (SYPCR_SWTC|SYPCR_BMT|SYPCR_PBME|SYPCR_LBME|\
391                          SYPCR_SWRI|SYPCR_SWP)
392 #endif /* CONFIG_WATCHDOG */
393
394 /*-----------------------------------------------------------------------
395  * TMCNTSC - Time Counter Status and Control                     4-40
396  *-----------------------------------------------------------------------
397  * Clear once per Second and Alarm Interrupt Status, Set 32KHz timersclk,
398  * and enable Time Counter
399  */
400 #define CFG_TMCNTSC     (TMCNTSC_SEC|TMCNTSC_ALR|TMCNTSC_TCF|TMCNTSC_TCE)
401
402 /*-----------------------------------------------------------------------
403  * PISCR - Periodic Interrupt Status and Control                 4-42
404  *-----------------------------------------------------------------------
405  * Clear Periodic Interrupt Status, Set 32KHz timersclk, and enable
406  * Periodic timer
407  */
408 #define CFG_PISCR       (PISCR_PS|PISCR_PTF|PISCR_PTE)
409
410 /*-----------------------------------------------------------------------
411  * SCCR - System Clock Control                                   9-8
412  *-----------------------------------------------------------------------
413  */
414 #define CFG_SCCR        (SCCR_DFBRG00)
415
416 /*-----------------------------------------------------------------------
417  * RCCR - RISC Controller Configuration                         13-7
418  *-----------------------------------------------------------------------
419  */
420 #define CFG_RCCR        0
421
422 /*
423  * Init Memory Controller:
424  *
425  * Bank Bus     Machine PortSz  Device
426  * ---- ---     ------- ------  ------
427  *  0   60x     GPCM    64 bit  FLASH
428  *  1   60x     SDRAM   64 bit  SDRAM
429  *
430  */
431
432         /* Initialize SDRAM on local bus
433          */
434 #define CFG_INIT_LOCAL_SDRAM
435
436
437 /* Minimum mask to separate preliminary
438  * address ranges for CS[0:2]
439  */
440 #define CFG_MIN_AM_MASK 0xC0000000
441
442 /*
443  * we use the same values for 32 MB and 128 MB SDRAM
444  * refresh rate = 7.68 uS (100 MHz Bus Clock)
445  */
446 #define CFG_MPTPR       0x2000
447 #define CFG_PSRT        0x16
448
449 #define CFG_MRS_OFFS    0x00000000
450
451
452 #if defined(CONFIG_BOOT_ROM)
453 /*
454  * Bank 0 - Boot ROM (8 bit wide)
455  */
456 #define CFG_BR0_PRELIM  ((CFG_BOOTROM_BASE & BRx_BA_MSK)|\
457                          BRx_PS_8                       |\
458                          BRx_MS_GPCM_P                  |\
459                          BRx_V)
460
461 #define CFG_OR0_PRELIM  (P2SZ_TO_AM(CFG_BOOTROM_SIZE)   |\
462                          ORxG_CSNT                      |\
463                          ORxG_ACS_DIV1                  |\
464                          ORxG_SCY_5_CLK                 |\
465                          ORxG_EHTR                      |\
466                          ORxG_TRLX)
467
468 /*
469  * Bank 1 - Flash (64 bit wide)
470  */
471 #define CFG_BR1_PRELIM  ((CFG_FLASH_BASE & BRx_BA_MSK)  |\
472                          BRx_PS_64                      |\
473                          BRx_MS_GPCM_P                  |\
474                          BRx_V)
475
476 #define CFG_OR1_PRELIM  (P2SZ_TO_AM(CFG_FLASH_SIZE)     |\
477                          ORxG_CSNT                      |\
478                          ORxG_ACS_DIV1                  |\
479                          ORxG_SCY_5_CLK                 |\
480                          ORxG_EHTR                      |\
481                          ORxG_TRLX)
482
483 #else   /* ! CONFIG_BOOT_ROM */
484
485 /*
486  * Bank 0 - Flash (64 bit wide)
487  */
488 #define CFG_BR0_PRELIM  ((CFG_FLASH_BASE & BRx_BA_MSK)  |\
489                          BRx_PS_64                      |\
490                          BRx_MS_GPCM_P                  |\
491                          BRx_V)
492
493 #define CFG_OR0_PRELIM  (P2SZ_TO_AM(CFG_FLASH_SIZE)     |\
494                          ORxG_CSNT                      |\
495                          ORxG_ACS_DIV1                  |\
496                          ORxG_SCY_5_CLK                 |\
497                          ORxG_EHTR                      |\
498                          ORxG_TRLX)
499
500 /*
501  * Bank 1 - Disk-On-Chip
502  */
503 #define CFG_BR1_PRELIM  ((CFG_DOC_BASE & BRx_BA_MSK)    |\
504                          BRx_PS_8                       |\
505                          BRx_MS_GPCM_P                  |\
506                          BRx_V)
507
508 #define CFG_OR1_PRELIM  (P2SZ_TO_AM(CFG_DOC_SIZE)       |\
509                          ORxG_CSNT                      |\
510                          ORxG_ACS_DIV1                  |\
511                          ORxG_SCY_5_CLK                 |\
512                          ORxG_EHTR                      |\
513                          ORxG_TRLX)
514
515 #endif /* CONFIG_BOOT_ROM */
516
517 /* Bank 2 - SDRAM
518  */
519
520 #ifndef CFG_RAMBOOT
521 #define CFG_BR2_PRELIM  ((CFG_SDRAM_BASE & BRx_BA_MSK)  |\
522                          BRx_PS_64                      |\
523                          BRx_MS_SDRAM_P                 |\
524                          BRx_V)
525
526         /* SDRAM initialization values for 8-column chips
527          */
528 #define CFG_OR2_8COL    (CFG_MIN_AM_MASK                |\
529                          ORxS_BPD_4                     |\
530                          ORxS_ROWST_PBI0_A9             |\
531                          ORxS_NUMR_12)
532
533 #define CFG_PSDMR_8COL  (PSDMR_SDAM_A13_IS_A5           |\
534                          PSDMR_BSMA_A14_A16             |\
535                          PSDMR_SDA10_PBI0_A10           |\
536                          PSDMR_RFRC_7_CLK               |\
537                          PSDMR_PRETOACT_2W              |\
538                          PSDMR_ACTTORW_2W               |\
539                          PSDMR_LDOTOPRE_1C              |\
540                          PSDMR_WRC_1C                   |\
541                          PSDMR_CL_2)
542
543         /* SDRAM initialization values for 9-column chips
544          */
545 #define CFG_OR2_9COL    (CFG_MIN_AM_MASK                |\
546                          ORxS_BPD_4                     |\
547                          ORxS_ROWST_PBI0_A7             |\
548                          ORxS_NUMR_13)
549
550 #define CFG_PSDMR_9COL  (PSDMR_SDAM_A14_IS_A5           |\
551                          PSDMR_BSMA_A13_A15             |\
552                          PSDMR_SDA10_PBI0_A9            |\
553                          PSDMR_RFRC_7_CLK               |\
554                          PSDMR_PRETOACT_2W              |\
555                          PSDMR_ACTTORW_2W               |\
556                          PSDMR_LDOTOPRE_1C              |\
557                          PSDMR_WRC_1C                   |\
558                          PSDMR_CL_2)
559
560 #define CFG_OR2_PRELIM   CFG_OR2_9COL
561 #define CFG_PSDMR        CFG_PSDMR_9COL
562
563 #endif /* CFG_RAMBOOT */
564
565 #endif  /* __CONFIG_H */