Merge branch 'master' of http://git.denx.de/u-boot-mmc
[platform/kernel/u-boot.git] / include / configs / PLU405.h
1 /*
2  * (C) Copyright 2001-2003
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  * (easy to change)
18  */
19
20 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
21 #define CONFIG_PLU405           1       /* ...on a PLU405 board         */
22
23 #define CONFIG_SYS_TEXT_BASE    0xFFF80000
24
25 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
26 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
27
28 #define CONFIG_SYS_CLK_FREQ     33333400 /* external frequency to pll   */
29
30 #define CONFIG_BAUDRATE         9600
31
32 #undef  CONFIG_BOOTARGS
33 #undef  CONFIG_BOOTCOMMAND
34
35 #define CONFIG_PREBOOT                  /* enable preboot variable      */
36
37 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
38
39 #undef  CONFIG_HAS_ETH1
40
41 #define CONFIG_PPC4xx_EMAC
42 #define CONFIG_MII              1       /* MII PHY management           */
43 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
44 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
45 #define CONFIG_RESET_PHY_R      1       /* use reset_phy()              */
46
47 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
48
49 /*
50  * BOOTP options
51  */
52 #define CONFIG_BOOTP_BOOTFILESIZE
53 #define CONFIG_BOOTP_BOOTPATH
54 #define CONFIG_BOOTP_GATEWAY
55 #define CONFIG_BOOTP_HOSTNAME
56
57 /*
58  * Command line configuration.
59  */
60 #define CONFIG_CMD_PCI
61 #define CONFIG_CMD_IRQ
62 #define CONFIG_CMD_IDE
63 #define CONFIG_CMD_NAND
64 #define CONFIG_CMD_DATE
65 #define CONFIG_CMD_EEPROM
66
67 #define CONFIG_MAC_PARTITION
68 #define CONFIG_DOS_PARTITION
69
70 #define CONFIG_SUPPORT_VFAT
71
72 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
73
74 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
75 #define CONFIG_SYS_RTC_REG_BASE_ADDR     0xF0000500 /* RTC Base Address         */
76
77 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
78
79 /*
80  * Miscellaneous configurable options
81  */
82 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
83
84 #if defined(CONFIG_CMD_KGDB)
85 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
86 #else
87 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
88 #endif
89 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
90 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
91 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
92
93 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
94
95 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
96
97 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
98 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
99
100 #define CONFIG_CONS_INDEX       1       /* Use UART0                    */
101 #define CONFIG_SYS_NS16550_SERIAL
102 #define CONFIG_SYS_NS16550_REG_SIZE     1
103 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
104
105 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK            /* no external serial clock used */
106 #define CONFIG_SYS_BASE_BAUD        691200
107
108 /* The following table includes the supported baudrates */
109 #define CONFIG_SYS_BAUDRATE_TABLE       \
110         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
111          57600, 115200, 230400, 460800, 921600 }
112
113 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
114 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
115
116 #define CONFIG_CMDLINE_EDITING  1       /* add command line history     */
117
118 #define CONFIG_SYS_RX_ETH_BUFFER        16      /* use 16 rx buffer on 405 emac */
119
120 /*
121  * NAND-FLASH stuff
122  */
123 #define CONFIG_SYS_NAND_BASE_LIST       {CONFIG_SYS_NAND_BASE}
124 #define CONFIG_SYS_MAX_NAND_DEVICE      1         /* Max number of NAND devices */
125 #define NAND_BIG_DELAY_US       25
126
127 #define CONFIG_SYS_NAND_CE             (0x80000000 >> 1)   /* our CE is GPIO1  */
128 #define CONFIG_SYS_NAND_RDY            (0x80000000 >> 4)   /* our RDY is GPIO4 */
129 #define CONFIG_SYS_NAND_CLE            (0x80000000 >> 2)   /* our CLE is GPIO2 */
130 #define CONFIG_SYS_NAND_ALE            (0x80000000 >> 3)   /* our ALE is GPIO3 */
131
132 #define CONFIG_SYS_NAND_SKIP_BAD_DOT_I 1       /* ".i" read skips bad blocks   */
133 #define CONFIG_SYS_NAND_QUIET          1
134
135 /*
136  * PCI stuff
137  */
138 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
139 #define PCI_HOST_FORCE  1               /* configure as pci host        */
140 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
141
142 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
143 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
144                                         /* resource configuration       */
145
146 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
147
148 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
149
150 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
151 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
152 #define CONFIG_SYS_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
153 #define CONFIG_SYS_PCI_PTM1LA  0x00000000      /* point to sdram               */
154 #define CONFIG_SYS_PCI_PTM1MS  0xf8000001      /* 128MB, enable hard-wired to 1 */
155 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
156 #define CONFIG_SYS_PCI_PTM2LA  0xffc00000      /* point to flash               */
157 #define CONFIG_SYS_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
158 #define CONFIG_SYS_PCI_PTM2PCI 0x08000000      /* Host: use this pci address   */
159
160 /*
161  * IDE/ATA stuff
162  */
163 #undef  CONFIG_IDE_8xx_DIRECT               /* no pcmcia interface required */
164 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
165 #define CONFIG_IDE_RESET        1       /* reset for ide supported      */
166
167 #define CONFIG_SYS_IDE_MAXBUS           1               /* max. 1 IDE busses    */
168 /* max. 1 drives per IDE bus */
169 #define CONFIG_SYS_IDE_MAXDEVICE        (CONFIG_SYS_IDE_MAXBUS*1)
170
171 #define CONFIG_SYS_ATA_BASE_ADDR        0xF0100000
172 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
173
174 #define CONFIG_SYS_ATA_DATA_OFFSET      0x0000  /* Offset for data I/O */
175 #define CONFIG_SYS_ATA_REG_OFFSET       0x0000  /* Offset for normal register access */
176 #define CONFIG_SYS_ATA_ALT_OFFSET       0x0000  /* Offset for alternate registers */
177
178 /*
179  * For booting Linux, the board info and command line data
180  * have to be in the first 8 MB of memory, since this is
181  * the maximum mapped by the Linux kernel during initialization.
182  */
183 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20) /* Initial Memory map for Linux */
184
185 /*
186  * FLASH organization
187  */
188 #define FLASH_BASE0_PRELIM      0xFFC00000 /* FLASH bank #0 */
189
190 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks */
191 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip */
192
193 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms) */
194 #define CONFIG_SYS_FLASH_WRITE_TOUT     1000    /* Timeout for Flash Write (in ms) */
195
196 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width) */
197 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st addr for flash config cycles */
198 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd addr for flash config cycles */
199 /*
200  * The following defines are added for buggy IOP480 byte interface.
201  * All other boards should use the standard values (CPCI405 etc.)
202  */
203 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard */
204 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard */
205 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard */
206
207 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector */
208
209 /*
210  * Start addresses for the final memory configuration
211  * (Set up by the startup code)
212  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
213  */
214 #define CONFIG_SYS_SDRAM_BASE           0x00000000
215 #define CONFIG_SYS_FLASH_BASE           CONFIG_SYS_MONITOR_BASE
216 #define CONFIG_SYS_MONITOR_BASE         CONFIG_SYS_TEXT_BASE
217 #define CONFIG_SYS_MONITOR_LEN          (~(CONFIG_SYS_TEXT_BASE) + 1)
218 #define CONFIG_SYS_MALLOC_LEN           (1024 << 10)
219
220 /*
221  * Environment Variable setup
222  */
223 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
224 #define CONFIG_ENV_OFFSET               0x100   /* reseve 0x100 bytes for strapping */
225 #define CONFIG_ENV_SIZE         0x700
226
227 /*
228  * I2C EEPROM (24WC16) for environment
229  */
230 #define CONFIG_SYS_I2C
231 #define CONFIG_SYS_I2C_PPC4XX
232 #define CONFIG_SYS_I2C_PPC4XX_CH0
233 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           400000
234 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
235
236 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM 24WC16 */
237 #define CONFIG_SYS_EEPROM_WREN         1
238
239 /* 24WC16 */
240 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
241 /* mask of address bits that overflow into the "EEPROM chip address"    */
242 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
243 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The 24WC16 has   */
244                                         /* 16 byte page write mode using */
245                                         /* last 4 bits of the address   */
246 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
247
248 /*
249  * External Bus Controller (EBC) Setup
250  */
251 #define CAN0_BA         0xF0000000          /* CAN0 Base Address        */
252 #define CAN1_BA         0xF0000100          /* CAN1 Base Address        */
253 #define DUART0_BA       0xF0000400          /* DUART Base Address       */
254 #define DUART1_BA       0xF0000408          /* DUART Base Address       */
255 #define RTC_BA          0xF0000500          /* RTC Base Address         */
256 #define VGA_BA          0xF1000000          /* Epson VGA Base Address   */
257 #define CONFIG_SYS_NAND_BASE    0xF4000000          /* NAND FLASH Base Address  */
258
259 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization */
260 /* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
261 #define CONFIG_SYS_EBC_PB0AP            0x92015480
262 /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
263 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000
264
265 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization */
266 #define CONFIG_SYS_EBC_PB1AP            0x92015480
267 /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit */
268 #define CONFIG_SYS_EBC_PB1CR            0xF4018000
269
270 /* Memory Bank 2 (8 Bit Peripheral: CAN, UART, RTC) initialization */
271 /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
272 #define CONFIG_SYS_EBC_PB2AP            0x010053C0
273 /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit */
274 #define CONFIG_SYS_EBC_PB2CR            0xF0018000
275
276 /* Memory Bank 3 (16 Bit Peripheral: FPGA internal, dig. IO) initialization */
277 /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
278 #define CONFIG_SYS_EBC_PB3AP            0x010053C0
279 /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
280 #define CONFIG_SYS_EBC_PB3CR            0xF011A000
281
282 /*
283  * FPGA stuff
284  */
285 #define CONFIG_SYS_FPGA_BASE_ADDR 0xF0100100        /* FPGA internal Base Address */
286
287 /* FPGA internal regs */
288 #define CONFIG_SYS_FPGA_CTRL            0x000
289
290 /* FPGA Control Reg */
291 #define CONFIG_SYS_FPGA_CTRL_CF_RESET   0x0001
292 #define CONFIG_SYS_FPGA_CTRL_WDI        0x0002
293 #define CONFIG_SYS_FPGA_CTRL_PS2_RESET 0x0020
294
295 #define CONFIG_SYS_FPGA_SPARTAN2        1           /* using Xilinx Spartan 2 now */
296 #define CONFIG_SYS_FPGA_MAX_SIZE        128*1024    /* 128kByte is enough for XC2S50E*/
297
298 /* FPGA program pin configuration */
299 #define CONFIG_SYS_FPGA_PRG             0x04000000  /* FPGA program pin (ppc output) */
300 #define CONFIG_SYS_FPGA_CLK             0x02000000  /* FPGA clk pin (ppc output) */
301 #define CONFIG_SYS_FPGA_DATA            0x01000000  /* FPGA data pin (ppc output) */
302 #define CONFIG_SYS_FPGA_INIT            0x00010000  /* FPGA init pin (ppc input) */
303 #define CONFIG_SYS_FPGA_DONE            0x00008000  /* FPGA done pin (ppc input) */
304
305 /*
306  * Definitions for initial stack pointer and data area (in data cache)
307  */
308 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
309 #define CONFIG_SYS_TEMP_STACK_OCM         1
310
311 /* On Chip Memory location */
312 #define CONFIG_SYS_OCM_DATA_ADDR        0xF8000000
313 #define CONFIG_SYS_OCM_DATA_SIZE        0x1000
314 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_OCM_DATA_ADDR /* inside of SDRAM */
315 #define CONFIG_SYS_INIT_RAM_SIZE        CONFIG_SYS_OCM_DATA_SIZE /* Size of used area in RAM  */
316
317 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
318 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
319
320 /*
321  * Definitions for GPIO setup (PPC405EP specific)
322  *
323  * GPIO0[0]     - External Bus Controller BLAST output
324  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
325  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
326  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
327  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
328  * GPIO0[24-27] - UART0 control signal inputs/outputs
329  * GPIO0[28-29] - UART1 data signal input/output
330  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
331  */
332 #define CONFIG_SYS_GPIO0_OSRL           0x00000550
333 #define CONFIG_SYS_GPIO0_OSRH           0x00000110
334 #define CONFIG_SYS_GPIO0_ISR1L          0x00000000
335 #define CONFIG_SYS_GPIO0_ISR1H          0x15555445
336 #define CONFIG_SYS_GPIO0_TSRL           0x00000000
337 #define CONFIG_SYS_GPIO0_TSRH           0x00000000
338 #define CONFIG_SYS_GPIO0_TCR            0x77FE0014
339
340 #define CONFIG_SYS_DUART_RST            (0x80000000 >> 14)
341 #define CONFIG_SYS_EEPROM_WP            (0x80000000 >> 0)
342
343 /*
344  * Default speed selection (cpu_plb_opb_ebc) in MHz.
345  * This value will be set if iic boot eprom is disabled.
346  */
347 #if 1
348 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
349 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
350 #endif
351 #if 0
352 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
353 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
354 #endif
355 #if 0
356 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
357 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
358 #endif
359
360 /*
361  * PCI OHCI controller
362  */
363 #define CONFIG_USB_OHCI_NEW     1
364 #define CONFIG_PCI_OHCI         1
365 #define CONFIG_SYS_OHCI_SWAP_REG_ACCESS 1
366 #define CONFIG_SYS_USB_OHCI_MAX_ROOT_PORTS 15
367 #define CONFIG_SYS_USB_OHCI_SLOT_NAME   "ohci_pci"
368
369 /*
370  * UBI
371  */
372 #define CONFIG_RBTREE
373 #define CONFIG_MTD_DEVICE
374 #define CONFIG_MTD_PARTITIONS
375 #define CONFIG_CMD_MTDPARTS
376 #define CONFIG_LZO
377
378 #endif  /* __CONFIG_H */