powerpc: mpc85xx: Move CONFIG_FSL_PCIE_RESET to Kconfig
[platform/kernel/u-boot.git] / include / configs / MPC8568MDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004-2007, 2010-2011 Freescale Semiconductor.
4  */
5
6 /*
7  * mpc8568mds board configuration file
8  */
9 #ifndef __CONFIG_H
10 #define __CONFIG_H
11
12 #define CONFIG_SYS_SRIO
13 #define CONFIG_SRIO1                    /* SRIO port 1 */
14
15 #define CONFIG_PCI1             1       /* PCI controller */
16 #define CONFIG_PCIE1            1       /* PCIE controller */
17 #define CONFIG_FSL_PCI_INIT     1       /* use common fsl pci init code */
18 #define CONFIG_PCI_INDIRECT_BRIDGE 1    /* indirect PCI bridge support */
19 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
20 #define CONFIG_ENV_OVERWRITE
21
22 #ifndef __ASSEMBLY__
23 extern unsigned long get_clock_freq(void);
24 #endif                                            /*Replace a call to get_clock_freq (after it is implemented)*/
25 #define CONFIG_SYS_CLK_FREQ     66000000 /*TODO: restore if wanting to read from BCSR: get_clock_freq()*/ /* sysclk for MPC85xx */
26
27 /*
28  * These can be toggled for performance analysis, otherwise use default.
29  */
30 #define CONFIG_L2_CACHE                         /* toggle L2 cache      */
31 #define CONFIG_BTB                              /* toggle branch predition */
32
33 /*
34  * Only possible on E500 Version 2 or newer cores.
35  */
36 #define CONFIG_ENABLE_36BIT_PHYS        1
37
38 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest works on */
39 #define CONFIG_SYS_MEMTEST_END          0x00400000
40
41 #define CONFIG_SYS_CCSRBAR              0xe0000000
42 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
43
44 /* DDR Setup */
45 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
46 #define CONFIG_DDR_SPD
47 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
48
49 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
50
51 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
52 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
53
54 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
55 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
56
57 /* I2C addresses of SPD EEPROMs */
58 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
59
60 /* Make sure required options are set */
61 #ifndef CONFIG_SPD_EEPROM
62 #error ("CONFIG_SPD_EEPROM is required")
63 #endif
64
65 #undef CONFIG_CLOCKS_IN_MHZ
66
67 /*
68  * Local Bus Definitions
69  */
70
71 /*
72  * FLASH on the Local Bus
73  * Two banks, 8M each, using the CFI driver.
74  * Boot from BR0/OR0 bank at 0xff00_0000
75  * Alternate BR1/OR1 bank at 0xff80_0000
76  *
77  * BR0, BR1:
78  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
79  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
80  *    Port Size = 16 bits = BRx[19:20] = 10
81  *    Use GPCM = BRx[24:26] = 000
82  *    Valid = BRx[31] = 1
83  *
84  * 0    4    8    12   16   20   24   28
85  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
86  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
87  *
88  * OR0, OR1:
89  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
90  *    Reserved ORx[17:18] = 11, confusion here?
91  *    CSNT = ORx[20] = 1
92  *    ACS = half cycle delay = ORx[21:22] = 11
93  *    SCY = 6 = ORx[24:27] = 0110
94  *    TRLX = use relaxed timing = ORx[29] = 1
95  *    EAD = use external address latch delay = OR[31] = 1
96  *
97  * 0    4    8    12   16   20   24   28
98  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
99  */
100 #define CONFIG_SYS_BCSR_BASE            0xf8000000
101
102 #define CONFIG_SYS_FLASH_BASE           0xfe000000      /* start of FLASH 32M */
103
104 /*Chip select 0 - Flash*/
105 #define CONFIG_SYS_BR0_PRELIM           0xfe001001
106 #define CONFIG_SYS_OR0_PRELIM           0xfe006ff7
107
108 /*Chip slelect 1 - BCSR*/
109 #define CONFIG_SYS_BR1_PRELIM           0xf8000801
110 #define CONFIG_SYS_OR1_PRELIM           0xffffe9f7
111
112 /*#define CONFIG_SYS_FLASH_BANKS_LIST   {0xff800000, CONFIG_SYS_FLASH_BASE} */
113 #define CONFIG_SYS_MAX_FLASH_BANKS              1               /* number of banks */
114 #define CONFIG_SYS_MAX_FLASH_SECT               512             /* sectors per device */
115 #undef  CONFIG_SYS_FLASH_CHECKSUM
116 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
117 #define CONFIG_SYS_FLASH_WRITE_TOUT     500             /* Flash Write Timeout (ms) */
118
119 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
120
121 #define CONFIG_SYS_FLASH_EMPTY_INFO
122
123 /*
124  * SDRAM on the LocalBus
125  */
126 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM        */
127 #define CONFIG_SYS_LBC_SDRAM_SIZE       64                      /* LBC SDRAM is 64MB */
128
129 /*Chip select 2 - SDRAM*/
130 #define CONFIG_SYS_BR2_PRELIM      0xf0001861
131 #define CONFIG_SYS_OR2_PRELIM           0xfc006901
132
133 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
134 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
135 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
136 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
137
138 /*
139  * Common settings for all Local Bus SDRAM commands.
140  * At run time, either BSMA1516 (for CPU 1.1)
141  *                  or BSMA1617 (for CPU 1.0) (old)
142  * is OR'ed in too.
143  */
144 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
145                                 | LSDMR_PRETOACT7       \
146                                 | LSDMR_ACTTORW7        \
147                                 | LSDMR_BL8             \
148                                 | LSDMR_WRC4            \
149                                 | LSDMR_CL3             \
150                                 | LSDMR_RFEN            \
151                                 )
152
153 /*
154  * The bcsr registers are connected to CS3 on MDS.
155  * The new memory map places bcsr at 0xf8000000.
156  *
157  * For BR3, need:
158  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
159  *    port-size = 8-bits  = BR[19:20] = 01
160  *    no parity checking  = BR[21:22] = 00
161  *    GPMC for MSEL       = BR[24:26] = 000
162  *    Valid               = BR[31]    = 1
163  *
164  * 0    4    8    12   16   20   24   28
165  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
166  *
167  * For OR3, need:
168  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
169  *    disable buffer ctrl OR[19]    = 0
170  *    CSNT                OR[20]    = 1
171  *    ACS                 OR[21:22] = 11
172  *    XACS                OR[23]    = 1
173  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
174  *    SETA                OR[28]    = 0
175  *    TRLX                OR[29]    = 1
176  *    EHTR                OR[30]    = 1
177  *    EAD extra time      OR[31]    = 1
178  *
179  * 0    4    8    12   16   20   24   28
180  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
181  */
182 #define CONFIG_SYS_BCSR (0xf8000000)
183
184 /*Chip slelect 4 - PIB*/
185 #define CONFIG_SYS_BR4_PRELIM   0xf8008801
186 #define CONFIG_SYS_OR4_PRELIM   0xffffe9f7
187
188 /*Chip select 5 - PIB*/
189 #define CONFIG_SYS_BR5_PRELIM    0xf8010801
190 #define CONFIG_SYS_OR5_PRELIM    0xffff69f7
191
192 #define CONFIG_SYS_INIT_RAM_LOCK        1
193 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
194 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000      /* Size of used area in RAM */
195
196 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
197 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
198
199 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024) /* Reserve 256 kB for Mon */
200 #define CONFIG_SYS_MALLOC_LEN           (512 * 1024)    /* Reserved for malloc */
201
202 /* Serial Port */
203 #define CONFIG_SYS_NS16550_SERIAL
204 #define CONFIG_SYS_NS16550_REG_SIZE    1
205 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
206
207 #define CONFIG_SYS_BAUDRATE_TABLE  \
208         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
209
210 #define CONFIG_SYS_NS16550_COM1        (CONFIG_SYS_CCSRBAR+0x4500)
211 #define CONFIG_SYS_NS16550_COM2        (CONFIG_SYS_CCSRBAR+0x4600)
212
213 /*
214  * I2C
215  */
216 #define CONFIG_SYS_I2C
217 #define CONFIG_SYS_I2C_FSL
218 #define CONFIG_SYS_FSL_I2C_SPEED        400000
219 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
220 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
221 #define CONFIG_SYS_FSL_I2C2_SPEED       400000
222 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
223 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
224 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
225 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x52
226
227 /*
228  * General PCI
229  * Memory Addresses are mapped 1-1. I/O is mapped from 0
230  */
231 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
232 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
233 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
234 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
235 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
236 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
237 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
238 #define CONFIG_SYS_PCI1_IO_SIZE 0x00800000      /* 8M */
239
240 #define CONFIG_SYS_PCIE1_NAME           "Slot"
241 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
242 #define CONFIG_SYS_PCIE1_MEM_BUS        0xa0000000
243 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
244 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
245 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe2800000
246 #define CONFIG_SYS_PCIE1_IO_BUS 0x00000000
247 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe2800000
248 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00800000      /* 8M */
249
250 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xC0000000
251 #define CONFIG_SYS_SRIO1_MEM_BUS        0xC0000000
252 #define CONFIG_SYS_SRIO1_MEM_PHYS       CONFIG_SYS_SRIO1_MEM_BUS
253 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
254
255 #ifdef CONFIG_QE
256 /*
257  * QE UEC ethernet configuration
258  */
259 #define CONFIG_UEC_ETH
260 #ifndef CONFIG_TSEC_ENET
261 #define CONFIG_ETHPRIME         "UEC0"
262 #endif
263 #define CONFIG_PHY_MODE_NEED_CHANGE
264 #define CONFIG_eTSEC_MDIO_BUS
265
266 #ifdef CONFIG_eTSEC_MDIO_BUS
267 #define CONFIG_MIIM_ADDRESS     0xE0024520
268 #endif
269
270 #define CONFIG_UEC_ETH1         /* GETH1 */
271
272 #ifdef CONFIG_UEC_ETH1
273 #define CONFIG_SYS_UEC1_UCC_NUM        0       /* UCC1 */
274 #define CONFIG_SYS_UEC1_RX_CLK         QE_CLK_NONE
275 #define CONFIG_SYS_UEC1_TX_CLK         QE_CLK16
276 #define CONFIG_SYS_UEC1_ETH_TYPE       GIGA_ETH
277 #define CONFIG_SYS_UEC1_PHY_ADDR       7
278 #define CONFIG_SYS_UEC1_INTERFACE_TYPE PHY_INTERFACE_MODE_RGMII_ID
279 #define CONFIG_SYS_UEC1_INTERFACE_SPEED 1000
280 #endif
281
282 #define CONFIG_UEC_ETH2         /* GETH2 */
283
284 #ifdef CONFIG_UEC_ETH2
285 #define CONFIG_SYS_UEC2_UCC_NUM        1       /* UCC2 */
286 #define CONFIG_SYS_UEC2_RX_CLK         QE_CLK_NONE
287 #define CONFIG_SYS_UEC2_TX_CLK         QE_CLK16
288 #define CONFIG_SYS_UEC2_ETH_TYPE       GIGA_ETH
289 #define CONFIG_SYS_UEC2_PHY_ADDR       1
290 #define CONFIG_SYS_UEC2_INTERFACE_TYPE PHY_INTERFACE_MODE_RGMII_ID
291 #define CONFIG_SYS_UEC2_INTERFACE_SPEED 1000
292 #endif
293 #endif /* CONFIG_QE */
294
295 #if defined(CONFIG_PCI)
296 #undef CONFIG_EEPRO100
297 #undef CONFIG_TULIP
298
299 #undef CONFIG_PCI_SCAN_SHOW             /* show pci devices on startup */
300 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x1057  /* Motorola */
301
302 #endif  /* CONFIG_PCI */
303
304 #if defined(CONFIG_TSEC_ENET)
305
306 #define CONFIG_TSEC1    1
307 #define CONFIG_TSEC1_NAME       "eTSEC0"
308 #define CONFIG_TSEC2    1
309 #define CONFIG_TSEC2_NAME       "eTSEC1"
310
311 #define TSEC1_PHY_ADDR          2
312 #define TSEC2_PHY_ADDR          3
313
314 #define TSEC1_PHYIDX            0
315 #define TSEC2_PHYIDX            0
316
317 #define TSEC1_FLAGS             TSEC_GIGABIT
318 #define TSEC2_FLAGS             TSEC_GIGABIT
319
320 /* Options are: eTSEC[0-1] */
321 #define CONFIG_ETHPRIME         "eTSEC0"
322
323 #endif  /* CONFIG_TSEC_ENET */
324
325 /*
326  * Environment
327  */
328 #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K(one sector) for env */
329 #define CONFIG_ENV_SIZE         0x2000
330 #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
331
332 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
333 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
334
335 /*
336  * BOOTP options
337  */
338 #define CONFIG_BOOTP_BOOTFILESIZE
339
340 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
341
342 /*
343  * Miscellaneous configurable options
344  */
345 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
346
347 /*
348  * For booting Linux, the board info and command line data
349  * have to be in the first 64 MB of memory, since this is
350  * the maximum mapped by the Linux kernel during initialization.
351  */
352 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
353 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
354
355 #if defined(CONFIG_CMD_KGDB)
356 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
357 #endif
358
359 /*
360  * Environment Configuration
361  */
362
363 /* The mac addresses for all ethernet interface */
364 #if defined(CONFIG_TSEC_ENET) || defined(CONFIG_UEC_ETH)
365 #define CONFIG_HAS_ETH0
366 #define CONFIG_HAS_ETH1
367 #define CONFIG_HAS_ETH2
368 #define CONFIG_HAS_ETH3
369 #endif
370
371 #define CONFIG_IPADDR    192.168.1.253
372
373 #define CONFIG_HOSTNAME  "unknown"
374 #define CONFIG_ROOTPATH  "/nfsroot"
375 #define CONFIG_BOOTFILE  "your.uImage"
376
377 #define CONFIG_SERVERIP  192.168.1.1
378 #define CONFIG_GATEWAYIP 192.168.1.1
379 #define CONFIG_NETMASK   255.255.255.0
380
381 #define CONFIG_LOADADDR  200000   /*default location for tftp and bootm*/
382
383 #define CONFIG_EXTRA_ENV_SETTINGS                                       \
384    "netdev=eth0\0"                                                      \
385    "consoledev=ttyS0\0"                                                 \
386    "ramdiskaddr=600000\0"                                               \
387    "ramdiskfile=your.ramdisk.u-boot\0"                                  \
388    "fdtaddr=400000\0"                                                   \
389    "fdtfile=your.fdt.dtb\0"                                             \
390    "nfsargs=setenv bootargs root=/dev/nfs rw "                          \
391       "nfsroot=$serverip:$rootpath "                                    \
392       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
393       "console=$consoledev,$baudrate $othbootargs\0"                    \
394    "ramargs=setenv bootargs root=/dev/ram rw "                          \
395       "console=$consoledev,$baudrate $othbootargs\0"                    \
396
397 #define CONFIG_NFSBOOTCOMMAND                                           \
398    "run nfsargs;"                                                       \
399    "tftp $loadaddr $bootfile;"                                          \
400    "tftp $fdtaddr $fdtfile;"                                            \
401    "bootm $loadaddr - $fdtaddr"
402
403 #define CONFIG_RAMBOOTCOMMAND \
404    "run ramargs;"                                                       \
405    "tftp $ramdiskaddr $ramdiskfile;"                                    \
406    "tftp $loadaddr $bootfile;"                                          \
407    "bootm $loadaddr $ramdiskaddr"
408
409 #define CONFIG_BOOTCOMMAND  CONFIG_NFSBOOTCOMMAND
410
411 #endif  /* __CONFIG_H */