Merge tag 'u-boot-at91-2022.07-a' of https://source.denx.de/u-boot/custodians/u-boot...
[platform/kernel/u-boot.git] / include / configs / MPC8548CDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * mpc8548cds board configuration file
9  *
10  * Please refer to doc/README.mpc85xxcds for more info.
11  *
12  */
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #define CONFIG_SYS_SRIO
17 #define CONFIG_SRIO1                    /* SRIO port 1 */
18
19 #define CONFIG_PCI1             /* PCI controller 1 */
20 #define CONFIG_PCIE1            /* PCIE controller 1 (slot 1) */
21 #undef CONFIG_PCI2
22
23 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
24
25 #ifndef __ASSEMBLY__
26 #include <linux/stringify.h>
27 #endif
28
29 /*
30  * These can be toggled for performance analysis, otherwise use default.
31  */
32 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
33
34 /*
35  * Only possible on E500 Version 2 or newer cores.
36  */
37 #define CONFIG_ENABLE_36BIT_PHYS        1
38
39 #define CONFIG_SYS_CCSRBAR              0xe0000000
40 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
41
42 /* DDR Setup */
43 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
44
45 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
46
47 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
48 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
49
50 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
51
52 /* I2C addresses of SPD EEPROMs */
53 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
54
55 /* Make sure required options are set */
56 #ifndef CONFIG_SPD_EEPROM
57 #error ("CONFIG_SPD_EEPROM is required")
58 #endif
59
60 /*
61  * Physical Address Map
62  *
63  * 32bit:
64  * 0x0000_0000  0x7fff_ffff     DDR                     2G      cacheable
65  * 0x8000_0000  0x9fff_ffff     PCI1 MEM                512M    cacheable
66  * 0xa000_0000  0xbfff_ffff     PCIe MEM                512M    cacheable
67  * 0xc000_0000  0xdfff_ffff     RapidIO                 512M    cacheable
68  * 0xe000_0000  0xe00f_ffff     CCSR                    1M      non-cacheable
69  * 0xe200_0000  0xe20f_ffff     PCI1 IO                 1M      non-cacheable
70  * 0xe300_0000  0xe30f_ffff     PCIe IO                 1M      non-cacheable
71  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M     cacheable
72  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS            1M      non-cacheable
73  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M      non-cacheable
74  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M      non-cacheable
75  *
76  * 36bit:
77  * 0x00000_0000 0x07fff_ffff    DDR                     2G      cacheable
78  * 0xc0000_0000 0xc1fff_ffff    PCI1 MEM                512M    cacheable
79  * 0xc2000_0000 0xc3fff_ffff    PCIe MEM                512M    cacheable
80  * 0xc4000_0000 0xc5fff_ffff    RapidIO                 512M    cacheable
81  * 0xfe000_0000 0xfe00f_ffff    CCSR                    1M      non-cacheable
82  * 0xfe200_0000 0xfe20f_ffff    PCI1 IO                 1M      non-cacheable
83  * 0xfe300_0000 0xfe30f_ffff    PCIe IO                 1M      non-cacheable
84  * 0xff000_0000 0xff3ff_ffff    SDRAM                   64M     cacheable
85  * 0xff800_0000 0xff80f_ffff    NVRAM/CADMUS            1M      non-cacheable
86  * 0xfff00_0000 0xfff7f_ffff    FLASH (2nd bank)        8M      non-cacheable
87  * 0xfff80_0000 0xfffff_ffff    FLASH (boot bank)       8M      non-cacheable
88  *
89  */
90
91 /*
92  * Local Bus Definitions
93  */
94
95 /*
96  * FLASH on the Local Bus
97  * Two banks, 8M each, using the CFI driver.
98  * Boot from BR0/OR0 bank at 0xff00_0000
99  * Alternate BR1/OR1 bank at 0xff80_0000
100  *
101  * BR0, BR1:
102  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
103  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
104  *    Port Size = 16 bits = BRx[19:20] = 10
105  *    Use GPCM = BRx[24:26] = 000
106  *    Valid = BRx[31] = 1
107  *
108  * 0    4    8    12   16   20   24   28
109  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
110  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
111  *
112  * OR0, OR1:
113  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
114  *    Reserved ORx[17:18] = 11, confusion here?
115  *    CSNT = ORx[20] = 1
116  *    ACS = half cycle delay = ORx[21:22] = 11
117  *    SCY = 6 = ORx[24:27] = 0110
118  *    TRLX = use relaxed timing = ORx[29] = 1
119  *    EAD = use external address latch delay = OR[31] = 1
120  *
121  * 0    4    8    12   16   20   24   28
122  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
123  */
124
125 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
126 #ifdef CONFIG_PHYS_64BIT
127 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfff000000ull
128 #else
129 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
130 #endif
131
132 #define CONFIG_SYS_FLASH_BANKS_LIST \
133         {CONFIG_SYS_FLASH_BASE_PHYS + 0x800000, CONFIG_SYS_FLASH_BASE_PHYS}
134 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
135 #undef  CONFIG_SYS_FLASH_CHECKSUM
136 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
137 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
138
139 #define CONFIG_SYS_FLASH_EMPTY_INFO
140
141 #define CONFIG_HWCONFIG                 /* enable hwconfig */
142
143 /*
144  * SDRAM on the Local Bus
145  */
146 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
147 #ifdef CONFIG_PHYS_64BIT
148 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  0xff0000000ull
149 #else
150 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  CONFIG_SYS_LBC_SDRAM_BASE
151 #endif
152 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
153
154 /*
155  * Base Register 2 and Option Register 2 configure SDRAM.
156  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
157  *
158  * For BR2, need:
159  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
160  *    port-size = 32-bits = BR2[19:20] = 11
161  *    no parity checking = BR2[21:22] = 00
162  *    SDRAM for MSEL = BR2[24:26] = 011
163  *    Valid = BR[31] = 1
164  *
165  * 0    4    8    12   16   20   24   28
166  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
167  *
168  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
169  * FIXME: the top 17 bits of BR2.
170  */
171
172 /*
173  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
174  *
175  * For OR2, need:
176  *    64MB mask for AM, OR2[0:7] = 1111 1100
177  *                 XAM, OR2[17:18] = 11
178  *    9 columns OR2[19-21] = 010
179  *    13 rows   OR2[23-25] = 100
180  *    EAD set for extra time OR[31] = 1
181  *
182  * 0    4    8    12   16   20   24   28
183  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
184  */
185
186 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
187 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
188 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
189 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
190
191 /*
192  * Common settings for all Local Bus SDRAM commands.
193  * At run time, either BSMA1516 (for CPU 1.1)
194  *                  or BSMA1617 (for CPU 1.0) (old)
195  * is OR'ed in too.
196  */
197 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
198                                 | LSDMR_PRETOACT7       \
199                                 | LSDMR_ACTTORW7        \
200                                 | LSDMR_BL8             \
201                                 | LSDMR_WRC4            \
202                                 | LSDMR_CL3             \
203                                 | LSDMR_RFEN            \
204                                 )
205
206 /*
207  * The CADMUS registers are connected to CS3 on CDS.
208  * The new memory map places CADMUS at 0xf8000000.
209  *
210  * For BR3, need:
211  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
212  *    port-size = 8-bits  = BR[19:20] = 01
213  *    no parity checking  = BR[21:22] = 00
214  *    GPMC for MSEL       = BR[24:26] = 000
215  *    Valid               = BR[31]    = 1
216  *
217  * 0    4    8    12   16   20   24   28
218  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
219  *
220  * For OR3, need:
221  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
222  *    disable buffer ctrl OR[19]    = 0
223  *    CSNT                OR[20]    = 1
224  *    ACS                 OR[21:22] = 11
225  *    XACS                OR[23]    = 1
226  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
227  *    SETA                OR[28]    = 0
228  *    TRLX                OR[29]    = 1
229  *    EHTR                OR[30]    = 1
230  *    EAD extra time      OR[31]    = 1
231  *
232  * 0    4    8    12   16   20   24   28
233  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
234  */
235
236 #define CONFIG_FSL_CADMUS
237
238 #define CADMUS_BASE_ADDR 0xf8000000
239 #ifdef CONFIG_PHYS_64BIT
240 #define CADMUS_BASE_ADDR_PHYS   0xff8000000ull
241 #else
242 #define CADMUS_BASE_ADDR_PHYS   CADMUS_BASE_ADDR
243 #endif
244
245 #define CONFIG_SYS_INIT_RAM_LOCK        1
246 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
247 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
248
249 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
250 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
251
252 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
253
254 /* Serial Port */
255 #define CONFIG_SYS_NS16550_SERIAL
256 #define CONFIG_SYS_NS16550_REG_SIZE     1
257 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
258
259 #define CONFIG_SYS_BAUDRATE_TABLE \
260         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
261
262 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
263 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
264
265 /*
266  * I2C
267  */
268 #if !CONFIG_IS_ENABLED(DM_I2C)
269 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
270 #else
271 #define CONFIG_SYS_SPD_BUS_NUM 0
272 #endif
273
274 /* EEPROM */
275 #define CONFIG_SYS_I2C_EEPROM_CCID
276
277 /*
278  * General PCI
279  * Memory space is mapped 1-1, but I/O space must start from 0.
280  */
281 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
282 #ifdef CONFIG_PHYS_64BIT
283 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
284 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
285 #else
286 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
287 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
288 #endif
289 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
290 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
291 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
292 #ifdef CONFIG_PHYS_64BIT
293 #define CONFIG_SYS_PCI1_IO_PHYS 0xfe2000000ull
294 #else
295 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
296 #endif
297 #define CONFIG_SYS_PCI1_IO_SIZE 0x00100000      /* 1M */
298
299 #ifdef CONFIG_PCIE1
300 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
301 #ifdef CONFIG_PHYS_64BIT
302 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc20000000ull
303 #else
304 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
305 #endif
306 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe3000000
307 #ifdef CONFIG_PHYS_64BIT
308 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfe3000000ull
309 #else
310 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe3000000
311 #endif
312 #endif
313
314 /*
315  * RapidIO MMU
316  */
317 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xc0000000
318 #ifdef CONFIG_PHYS_64BIT
319 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc40000000ull
320 #else
321 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc0000000
322 #endif
323 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
324
325 #if defined(CONFIG_PCI)
326 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
327 #endif  /* CONFIG_PCI */
328
329 #if defined(CONFIG_TSEC_ENET)
330
331 #define CONFIG_TSEC1    1
332 #define CONFIG_TSEC1_NAME       "eTSEC0"
333 #define CONFIG_TSEC2    1
334 #define CONFIG_TSEC2_NAME       "eTSEC1"
335 #define CONFIG_TSEC3    1
336 #define CONFIG_TSEC3_NAME       "eTSEC2"
337 #define CONFIG_TSEC4
338 #define CONFIG_TSEC4_NAME       "eTSEC3"
339 #undef CONFIG_MPC85XX_FEC
340
341 #define TSEC1_PHY_ADDR          0
342 #define TSEC2_PHY_ADDR          1
343 #define TSEC3_PHY_ADDR          2
344 #define TSEC4_PHY_ADDR          3
345
346 #define TSEC1_PHYIDX            0
347 #define TSEC2_PHYIDX            0
348 #define TSEC3_PHYIDX            0
349 #define TSEC4_PHYIDX            0
350 #define TSEC1_FLAGS             TSEC_GIGABIT
351 #define TSEC2_FLAGS             TSEC_GIGABIT
352 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
353 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
354 #endif  /* CONFIG_TSEC_ENET */
355
356 /*
357  * Environment
358  */
359
360 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
361 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
362
363 /*
364  * Miscellaneous configurable options
365  */
366
367 /*
368  * For booting Linux, the board info and command line data
369  * have to be in the first 64 MB of memory, since this is
370  * the maximum mapped by the Linux kernel during initialization.
371  */
372 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
373 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
374
375 /*
376  * Environment Configuration
377  */
378
379 #define CONFIG_IPADDR    192.168.1.253
380
381 #define CONFIG_HOSTNAME  "unknown"
382 #define CONFIG_ROOTPATH  "/nfsroot"
383 #define CONFIG_UBOOTPATH        8548cds/u-boot.bin      /* TFTP server */
384
385 #define CONFIG_SERVERIP  192.168.1.1
386 #define CONFIG_GATEWAYIP 192.168.1.1
387 #define CONFIG_NETMASK   255.255.255.0
388
389 #define CONFIG_EXTRA_ENV_SETTINGS               \
390         "hwconfig=fsl_ddr:ecc=off\0"            \
391         "netdev=eth0\0"                         \
392         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
393         "tftpflash=tftpboot $loadaddr $uboot; " \
394                 "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
395                         " +$filesize; " \
396                 "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
397                         " +$filesize; " \
398                 "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
399                         " $filesize; "  \
400                 "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
401                         " +$filesize; " \
402                 "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
403                         " $filesize\0"  \
404         "consoledev=ttyS1\0"                    \
405         "ramdiskaddr=2000000\0"                 \
406         "ramdiskfile=ramdisk.uboot\0"           \
407         "fdtaddr=1e00000\0"                     \
408         "fdtfile=mpc8548cds.dtb\0"
409
410 #endif  /* __CONFIG_H */