b7796236fd476cdd9b5c581ba4d73bf8ec647b38
[platform/kernel/u-boot.git] / include / configs / MPC8548CDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * mpc8548cds board configuration file
9  *
10  * Please refer to doc/README.mpc85xxcds for more info.
11  *
12  */
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #define CONFIG_SYS_SRIO
17 #define CONFIG_SRIO1                    /* SRIO port 1 */
18
19 #define CONFIG_PCI1             /* PCI controller 1 */
20 #define CONFIG_PCIE1            /* PCIE controller 1 (slot 1) */
21 #undef CONFIG_PCI2
22 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
23
24 #define CONFIG_ENV_OVERWRITE
25 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
26
27 #define CONFIG_FSL_VIA
28
29 #ifndef __ASSEMBLY__
30 extern unsigned long get_clock_freq(void);
31 #endif
32 #define CONFIG_SYS_CLK_FREQ     get_clock_freq() /* sysclk for MPC85xx */
33
34 /*
35  * These can be toggled for performance analysis, otherwise use default.
36  */
37 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
38 #define CONFIG_BTB                      /* toggle branch predition */
39
40 /*
41  * Only possible on E500 Version 2 or newer cores.
42  */
43 #define CONFIG_ENABLE_36BIT_PHYS        1
44
45 #ifdef CONFIG_PHYS_64BIT
46 #define CONFIG_ADDR_MAP
47 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
48 #endif
49
50 #define CONFIG_SYS_MEMTEST_START        0x00200000      /* memtest works on */
51 #define CONFIG_SYS_MEMTEST_END          0x00400000
52
53 #define CONFIG_SYS_CCSRBAR              0xe0000000
54 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
55
56 /* DDR Setup */
57 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
58 #define CONFIG_DDR_SPD
59
60 #define CONFIG_DDR_ECC
61 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
62 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
63
64 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
65 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
66
67 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
68 #define CONFIG_CHIP_SELECTS_PER_CTRL    (2 * CONFIG_DIMM_SLOTS_PER_CTLR)
69
70 /* I2C addresses of SPD EEPROMs */
71 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
72
73 /* Make sure required options are set */
74 #ifndef CONFIG_SPD_EEPROM
75 #error ("CONFIG_SPD_EEPROM is required")
76 #endif
77
78 #undef CONFIG_CLOCKS_IN_MHZ
79 /*
80  * Physical Address Map
81  *
82  * 32bit:
83  * 0x0000_0000  0x7fff_ffff     DDR                     2G      cacheable
84  * 0x8000_0000  0x9fff_ffff     PCI1 MEM                512M    cacheable
85  * 0xa000_0000  0xbfff_ffff     PCIe MEM                512M    cacheable
86  * 0xc000_0000  0xdfff_ffff     RapidIO                 512M    cacheable
87  * 0xe000_0000  0xe00f_ffff     CCSR                    1M      non-cacheable
88  * 0xe200_0000  0xe20f_ffff     PCI1 IO                 1M      non-cacheable
89  * 0xe300_0000  0xe30f_ffff     PCIe IO                 1M      non-cacheable
90  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M     cacheable
91  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS            1M      non-cacheable
92  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M      non-cacheable
93  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M      non-cacheable
94  *
95  * 36bit:
96  * 0x00000_0000 0x07fff_ffff    DDR                     2G      cacheable
97  * 0xc0000_0000 0xc1fff_ffff    PCI1 MEM                512M    cacheable
98  * 0xc2000_0000 0xc3fff_ffff    PCIe MEM                512M    cacheable
99  * 0xc4000_0000 0xc5fff_ffff    RapidIO                 512M    cacheable
100  * 0xfe000_0000 0xfe00f_ffff    CCSR                    1M      non-cacheable
101  * 0xfe200_0000 0xfe20f_ffff    PCI1 IO                 1M      non-cacheable
102  * 0xfe300_0000 0xfe30f_ffff    PCIe IO                 1M      non-cacheable
103  * 0xff000_0000 0xff3ff_ffff    SDRAM                   64M     cacheable
104  * 0xff800_0000 0xff80f_ffff    NVRAM/CADMUS            1M      non-cacheable
105  * 0xfff00_0000 0xfff7f_ffff    FLASH (2nd bank)        8M      non-cacheable
106  * 0xfff80_0000 0xfffff_ffff    FLASH (boot bank)       8M      non-cacheable
107  *
108  */
109
110 /*
111  * Local Bus Definitions
112  */
113
114 /*
115  * FLASH on the Local Bus
116  * Two banks, 8M each, using the CFI driver.
117  * Boot from BR0/OR0 bank at 0xff00_0000
118  * Alternate BR1/OR1 bank at 0xff80_0000
119  *
120  * BR0, BR1:
121  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
122  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
123  *    Port Size = 16 bits = BRx[19:20] = 10
124  *    Use GPCM = BRx[24:26] = 000
125  *    Valid = BRx[31] = 1
126  *
127  * 0    4    8    12   16   20   24   28
128  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
129  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
130  *
131  * OR0, OR1:
132  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
133  *    Reserved ORx[17:18] = 11, confusion here?
134  *    CSNT = ORx[20] = 1
135  *    ACS = half cycle delay = ORx[21:22] = 11
136  *    SCY = 6 = ORx[24:27] = 0110
137  *    TRLX = use relaxed timing = ORx[29] = 1
138  *    EAD = use external address latch delay = OR[31] = 1
139  *
140  * 0    4    8    12   16   20   24   28
141  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
142  */
143
144 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
145 #ifdef CONFIG_PHYS_64BIT
146 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfff000000ull
147 #else
148 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
149 #endif
150
151 #define CONFIG_SYS_BR0_PRELIM \
152         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS + 0x800000) | BR_PS_16 | BR_V)
153 #define CONFIG_SYS_BR1_PRELIM \
154         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) | BR_PS_16 | BR_V)
155
156 #define CONFIG_SYS_OR0_PRELIM           0xff806e65
157 #define CONFIG_SYS_OR1_PRELIM           0xff806e65
158
159 #define CONFIG_SYS_FLASH_BANKS_LIST \
160         {CONFIG_SYS_FLASH_BASE_PHYS + 0x800000, CONFIG_SYS_FLASH_BASE_PHYS}
161 #define CONFIG_SYS_MAX_FLASH_BANKS      2               /* number of banks */
162 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
163 #undef  CONFIG_SYS_FLASH_CHECKSUM
164 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
165 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
166
167 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
168
169 #define CONFIG_SYS_FLASH_EMPTY_INFO
170
171 #define CONFIG_HWCONFIG                 /* enable hwconfig */
172
173 /*
174  * SDRAM on the Local Bus
175  */
176 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
177 #ifdef CONFIG_PHYS_64BIT
178 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  0xff0000000ull
179 #else
180 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  CONFIG_SYS_LBC_SDRAM_BASE
181 #endif
182 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
183
184 /*
185  * Base Register 2 and Option Register 2 configure SDRAM.
186  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
187  *
188  * For BR2, need:
189  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
190  *    port-size = 32-bits = BR2[19:20] = 11
191  *    no parity checking = BR2[21:22] = 00
192  *    SDRAM for MSEL = BR2[24:26] = 011
193  *    Valid = BR[31] = 1
194  *
195  * 0    4    8    12   16   20   24   28
196  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
197  *
198  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
199  * FIXME: the top 17 bits of BR2.
200  */
201
202 #define CONFIG_SYS_BR2_PRELIM \
203         (BR_PHYS_ADDR(CONFIG_SYS_LBC_SDRAM_BASE_PHYS) \
204         | BR_PS_32 | (3<<BR_MSEL_SHIFT) | BR_V)
205
206 /*
207  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
208  *
209  * For OR2, need:
210  *    64MB mask for AM, OR2[0:7] = 1111 1100
211  *                 XAM, OR2[17:18] = 11
212  *    9 columns OR2[19-21] = 010
213  *    13 rows   OR2[23-25] = 100
214  *    EAD set for extra time OR[31] = 1
215  *
216  * 0    4    8    12   16   20   24   28
217  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
218  */
219
220 #define CONFIG_SYS_OR2_PRELIM           0xfc006901
221
222 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
223 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
224 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
225 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
226
227 /*
228  * Common settings for all Local Bus SDRAM commands.
229  * At run time, either BSMA1516 (for CPU 1.1)
230  *                  or BSMA1617 (for CPU 1.0) (old)
231  * is OR'ed in too.
232  */
233 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
234                                 | LSDMR_PRETOACT7       \
235                                 | LSDMR_ACTTORW7        \
236                                 | LSDMR_BL8             \
237                                 | LSDMR_WRC4            \
238                                 | LSDMR_CL3             \
239                                 | LSDMR_RFEN            \
240                                 )
241
242 /*
243  * The CADMUS registers are connected to CS3 on CDS.
244  * The new memory map places CADMUS at 0xf8000000.
245  *
246  * For BR3, need:
247  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
248  *    port-size = 8-bits  = BR[19:20] = 01
249  *    no parity checking  = BR[21:22] = 00
250  *    GPMC for MSEL       = BR[24:26] = 000
251  *    Valid               = BR[31]    = 1
252  *
253  * 0    4    8    12   16   20   24   28
254  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
255  *
256  * For OR3, need:
257  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
258  *    disable buffer ctrl OR[19]    = 0
259  *    CSNT                OR[20]    = 1
260  *    ACS                 OR[21:22] = 11
261  *    XACS                OR[23]    = 1
262  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
263  *    SETA                OR[28]    = 0
264  *    TRLX                OR[29]    = 1
265  *    EHTR                OR[30]    = 1
266  *    EAD extra time      OR[31]    = 1
267  *
268  * 0    4    8    12   16   20   24   28
269  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
270  */
271
272 #define CONFIG_FSL_CADMUS
273
274 #define CADMUS_BASE_ADDR 0xf8000000
275 #ifdef CONFIG_PHYS_64BIT
276 #define CADMUS_BASE_ADDR_PHYS   0xff8000000ull
277 #else
278 #define CADMUS_BASE_ADDR_PHYS   CADMUS_BASE_ADDR
279 #endif
280 #define CONFIG_SYS_BR3_PRELIM \
281         (BR_PHYS_ADDR(CADMUS_BASE_ADDR_PHYS) | BR_PS_8 | BR_V)
282 #define CONFIG_SYS_OR3_PRELIM    0xfff00ff7
283
284 #define CONFIG_SYS_INIT_RAM_LOCK        1
285 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
286 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
287
288 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
289 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
290
291 #define CONFIG_SYS_MONITOR_LEN          (512 * 1024)
292 #define CONFIG_SYS_MALLOC_LEN   (1024 * 1024)   /* Reserved for malloc */
293
294 /* Serial Port */
295 #define CONFIG_SYS_NS16550_SERIAL
296 #define CONFIG_SYS_NS16550_REG_SIZE     1
297 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
298
299 #define CONFIG_SYS_BAUDRATE_TABLE \
300         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
301
302 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
303 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
304
305 /*
306  * I2C
307  */
308 #ifndef CONFIG_DM_I2C
309 #define CONFIG_SYS_I2C
310 #define CONFIG_SYS_FSL_I2C_SPEED        400000
311 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
312 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
313 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
314 #else
315 #define CONFIG_SYS_SPD_BUS_NUM 0
316 #define CONFIG_I2C_SET_DEFAULT_BUS_NUM
317 #define CONFIG_I2C_DEFAULT_BUS_NUMBER   0
318 #endif
319 #define CONFIG_SYS_I2C_FSL
320
321 /* EEPROM */
322 #define CONFIG_ID_EEPROM
323 #define CONFIG_SYS_I2C_EEPROM_CCID
324 #define CONFIG_SYS_ID_EEPROM
325 #define CONFIG_SYS_I2C_EEPROM_ADDR     0x57
326 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 2
327
328 /*
329  * General PCI
330  * Memory space is mapped 1-1, but I/O space must start from 0.
331  */
332 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
333 #ifdef CONFIG_PHYS_64BIT
334 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
335 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
336 #else
337 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
338 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
339 #endif
340 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
341 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
342 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
343 #ifdef CONFIG_PHYS_64BIT
344 #define CONFIG_SYS_PCI1_IO_PHYS 0xfe2000000ull
345 #else
346 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
347 #endif
348 #define CONFIG_SYS_PCI1_IO_SIZE 0x00100000      /* 1M */
349
350 #ifdef CONFIG_PCIE1
351 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
352 #ifdef CONFIG_PHYS_64BIT
353 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc20000000ull
354 #else
355 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
356 #endif
357 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe3000000
358 #ifdef CONFIG_PHYS_64BIT
359 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfe3000000ull
360 #else
361 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe3000000
362 #endif
363 #endif
364
365 /*
366  * RapidIO MMU
367  */
368 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xc0000000
369 #ifdef CONFIG_PHYS_64BIT
370 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc40000000ull
371 #else
372 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc0000000
373 #endif
374 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
375
376 #ifdef CONFIG_LEGACY
377 #define BRIDGE_ID 17
378 #define VIA_ID 2
379 #else
380 #define BRIDGE_ID 28
381 #define VIA_ID 4
382 #endif
383
384 #if defined(CONFIG_PCI)
385 #undef CONFIG_EEPRO100
386 #undef CONFIG_TULIP
387
388 #if !defined(CONFIG_DM_PCI)
389 #define CONFIG_FSL_PCI_INIT             1       /* Use common FSL init code */
390 #define CONFIG_PCI_INDIRECT_BRIDGE      1
391 #define CONFIG_SYS_PCIE1_NAME           "Slot"
392 #ifdef CONFIG_PHYS_64BIT
393 #define CONFIG_SYS_PCIE1_MEM_BUS        0xe0000000
394 #else
395 #define CONFIG_SYS_PCIE1_MEM_BUS        0xa0000000
396 #endif
397 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x20000000      /* 512M */
398 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
399 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00100000      /*   1M */
400 #endif
401
402 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
403
404 #endif  /* CONFIG_PCI */
405
406 #if defined(CONFIG_TSEC_ENET)
407
408 #define CONFIG_TSEC1    1
409 #define CONFIG_TSEC1_NAME       "eTSEC0"
410 #define CONFIG_TSEC2    1
411 #define CONFIG_TSEC2_NAME       "eTSEC1"
412 #define CONFIG_TSEC3    1
413 #define CONFIG_TSEC3_NAME       "eTSEC2"
414 #define CONFIG_TSEC4
415 #define CONFIG_TSEC4_NAME       "eTSEC3"
416 #undef CONFIG_MPC85XX_FEC
417
418 #define TSEC1_PHY_ADDR          0
419 #define TSEC2_PHY_ADDR          1
420 #define TSEC3_PHY_ADDR          2
421 #define TSEC4_PHY_ADDR          3
422
423 #define TSEC1_PHYIDX            0
424 #define TSEC2_PHYIDX            0
425 #define TSEC3_PHYIDX            0
426 #define TSEC4_PHYIDX            0
427 #define TSEC1_FLAGS             TSEC_GIGABIT
428 #define TSEC2_FLAGS             TSEC_GIGABIT
429 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
430 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
431
432 /* Options are: eTSEC[0-3] */
433 #define CONFIG_ETHPRIME         "eTSEC0"
434 #endif  /* CONFIG_TSEC_ENET */
435
436 /*
437  * Environment
438  */
439
440 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
441 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
442
443 /*
444  * BOOTP options
445  */
446 #define CONFIG_BOOTP_BOOTFILESIZE
447
448 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
449
450 /*
451  * Miscellaneous configurable options
452  */
453 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
454
455 /*
456  * For booting Linux, the board info and command line data
457  * have to be in the first 64 MB of memory, since this is
458  * the maximum mapped by the Linux kernel during initialization.
459  */
460 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
461 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
462
463 #if defined(CONFIG_CMD_KGDB)
464 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
465 #endif
466
467 /*
468  * Environment Configuration
469  */
470 #if defined(CONFIG_TSEC_ENET)
471 #define CONFIG_HAS_ETH0
472 #define CONFIG_HAS_ETH1
473 #define CONFIG_HAS_ETH2
474 #define CONFIG_HAS_ETH3
475 #endif
476
477 #define CONFIG_IPADDR    192.168.1.253
478
479 #define CONFIG_HOSTNAME  "unknown"
480 #define CONFIG_ROOTPATH  "/nfsroot"
481 #define CONFIG_BOOTFILE "8548cds/uImage.uboot"
482 #define CONFIG_UBOOTPATH        8548cds/u-boot.bin      /* TFTP server */
483
484 #define CONFIG_SERVERIP  192.168.1.1
485 #define CONFIG_GATEWAYIP 192.168.1.1
486 #define CONFIG_NETMASK   255.255.255.0
487
488 #define CONFIG_LOADADDR 1000000 /*default location for tftp and bootm*/
489
490 #define CONFIG_EXTRA_ENV_SETTINGS               \
491         "hwconfig=fsl_ddr:ecc=off\0"            \
492         "netdev=eth0\0"                         \
493         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
494         "tftpflash=tftpboot $loadaddr $uboot; " \
495                 "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
496                         " +$filesize; " \
497                 "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
498                         " +$filesize; " \
499                 "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
500                         " $filesize; "  \
501                 "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
502                         " +$filesize; " \
503                 "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
504                         " $filesize\0"  \
505         "consoledev=ttyS1\0"                    \
506         "ramdiskaddr=2000000\0"                 \
507         "ramdiskfile=ramdisk.uboot\0"           \
508         "fdtaddr=1e00000\0"                     \
509         "fdtfile=mpc8548cds.dtb\0"
510
511 #define CONFIG_NFSBOOTCOMMAND                                           \
512    "setenv bootargs root=/dev/nfs rw "                                  \
513       "nfsroot=$serverip:$rootpath "                                    \
514       "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
515       "console=$consoledev,$baudrate $othbootargs;"                     \
516    "tftp $loadaddr $bootfile;"                                          \
517    "tftp $fdtaddr $fdtfile;"                                            \
518    "bootm $loadaddr - $fdtaddr"
519
520 #define CONFIG_RAMBOOTCOMMAND \
521    "setenv bootargs root=/dev/ram rw "                                  \
522       "console=$consoledev,$baudrate $othbootargs;"                     \
523    "tftp $ramdiskaddr $ramdiskfile;"                                    \
524    "tftp $loadaddr $bootfile;"                                          \
525    "tftp $fdtaddr $fdtfile;"                                            \
526    "bootm $loadaddr $ramdiskaddr $fdtaddr"
527
528 #define CONFIG_BOOTCOMMAND      CONFIG_NFSBOOTCOMMAND
529
530 #endif  /* __CONFIG_H */