b241939fc3875f734ad3975db86113ab0626c556
[platform/kernel/u-boot.git] / include / configs / MPC8548CDS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2004, 2007, 2010-2011 Freescale Semiconductor.
4  * Copyright 2020 NXP
5  */
6
7 /*
8  * mpc8548cds board configuration file
9  *
10  * Please refer to doc/README.mpc85xxcds for more info.
11  *
12  */
13 #ifndef __CONFIG_H
14 #define __CONFIG_H
15
16 #define CONFIG_SYS_SRIO
17 #define CONFIG_SRIO1                    /* SRIO port 1 */
18
19 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
20
21 #ifndef __ASSEMBLY__
22 #include <linux/stringify.h>
23 #endif
24
25 /*
26  * These can be toggled for performance analysis, otherwise use default.
27  */
28 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
29
30 /*
31  * Only possible on E500 Version 2 or newer cores.
32  */
33
34 #define CONFIG_SYS_CCSRBAR              0xe0000000
35 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
36
37 /* DDR Setup */
38 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup*/
39
40 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
41
42 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000      /* DDR is system memory*/
43 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
44
45 /* I2C addresses of SPD EEPROMs */
46 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
47
48 /* Make sure required options are set */
49 #ifndef CONFIG_SPD_EEPROM
50 #error ("CONFIG_SPD_EEPROM is required")
51 #endif
52
53 /*
54  * Physical Address Map
55  *
56  * 32bit:
57  * 0x0000_0000  0x7fff_ffff     DDR                     2G      cacheable
58  * 0x8000_0000  0x9fff_ffff     PCI1 MEM                512M    cacheable
59  * 0xa000_0000  0xbfff_ffff     PCIe MEM                512M    cacheable
60  * 0xc000_0000  0xdfff_ffff     RapidIO                 512M    cacheable
61  * 0xe000_0000  0xe00f_ffff     CCSR                    1M      non-cacheable
62  * 0xe200_0000  0xe20f_ffff     PCI1 IO                 1M      non-cacheable
63  * 0xe300_0000  0xe30f_ffff     PCIe IO                 1M      non-cacheable
64  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M     cacheable
65  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS            1M      non-cacheable
66  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M      non-cacheable
67  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M      non-cacheable
68  *
69  * 36bit:
70  * 0x00000_0000 0x07fff_ffff    DDR                     2G      cacheable
71  * 0xc0000_0000 0xc1fff_ffff    PCI1 MEM                512M    cacheable
72  * 0xc2000_0000 0xc3fff_ffff    PCIe MEM                512M    cacheable
73  * 0xc4000_0000 0xc5fff_ffff    RapidIO                 512M    cacheable
74  * 0xfe000_0000 0xfe00f_ffff    CCSR                    1M      non-cacheable
75  * 0xfe200_0000 0xfe20f_ffff    PCI1 IO                 1M      non-cacheable
76  * 0xfe300_0000 0xfe30f_ffff    PCIe IO                 1M      non-cacheable
77  * 0xff000_0000 0xff3ff_ffff    SDRAM                   64M     cacheable
78  * 0xff800_0000 0xff80f_ffff    NVRAM/CADMUS            1M      non-cacheable
79  * 0xfff00_0000 0xfff7f_ffff    FLASH (2nd bank)        8M      non-cacheable
80  * 0xfff80_0000 0xfffff_ffff    FLASH (boot bank)       8M      non-cacheable
81  *
82  */
83
84 /*
85  * Local Bus Definitions
86  */
87
88 /*
89  * FLASH on the Local Bus
90  * Two banks, 8M each, using the CFI driver.
91  * Boot from BR0/OR0 bank at 0xff00_0000
92  * Alternate BR1/OR1 bank at 0xff80_0000
93  *
94  * BR0, BR1:
95  *    Base address 0 = 0xff00_0000 = BR0[0:16] = 1111 1111 0000 0000 0
96  *    Base address 1 = 0xff80_0000 = BR1[0:16] = 1111 1111 1000 0000 0
97  *    Port Size = 16 bits = BRx[19:20] = 10
98  *    Use GPCM = BRx[24:26] = 000
99  *    Valid = BRx[31] = 1
100  *
101  * 0    4    8    12   16   20   24   28
102  * 1111 1111 1000 0000 0001 0000 0000 0001 = ff801001    BR0
103  * 1111 1111 0000 0000 0001 0000 0000 0001 = ff001001    BR1
104  *
105  * OR0, OR1:
106  *    Addr Mask = 8M = ORx[0:16] = 1111 1111 1000 0000 0
107  *    Reserved ORx[17:18] = 11, confusion here?
108  *    CSNT = ORx[20] = 1
109  *    ACS = half cycle delay = ORx[21:22] = 11
110  *    SCY = 6 = ORx[24:27] = 0110
111  *    TRLX = use relaxed timing = ORx[29] = 1
112  *    EAD = use external address latch delay = OR[31] = 1
113  *
114  * 0    4    8    12   16   20   24   28
115  * 1111 1111 1000 0000 0110 1110 0110 0101 = ff806e65    ORx
116  */
117
118 #define CONFIG_SYS_FLASH_BASE           0xff000000      /* start of FLASH 16M */
119 #ifdef CONFIG_PHYS_64BIT
120 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfff000000ull
121 #else
122 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
123 #endif
124
125 #define CONFIG_SYS_FLASH_BANKS_LIST \
126         {CONFIG_SYS_FLASH_BASE_PHYS + 0x800000, CONFIG_SYS_FLASH_BASE_PHYS}
127
128 #define CONFIG_HWCONFIG                 /* enable hwconfig */
129
130 /*
131  * SDRAM on the Local Bus
132  */
133 #define CONFIG_SYS_LBC_SDRAM_BASE       0xf0000000      /* Localbus SDRAM */
134 #ifdef CONFIG_PHYS_64BIT
135 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  0xff0000000ull
136 #else
137 #define CONFIG_SYS_LBC_SDRAM_BASE_PHYS  CONFIG_SYS_LBC_SDRAM_BASE
138 #endif
139 #define CONFIG_SYS_LBC_SDRAM_SIZE       64              /* LBC SDRAM is 64MB */
140
141 /*
142  * Base Register 2 and Option Register 2 configure SDRAM.
143  * The SDRAM base address, CONFIG_SYS_LBC_SDRAM_BASE, is 0xf0000000.
144  *
145  * For BR2, need:
146  *    Base address of 0xf0000000 = BR[0:16] = 1111 0000 0000 0000 0
147  *    port-size = 32-bits = BR2[19:20] = 11
148  *    no parity checking = BR2[21:22] = 00
149  *    SDRAM for MSEL = BR2[24:26] = 011
150  *    Valid = BR[31] = 1
151  *
152  * 0    4    8    12   16   20   24   28
153  * 1111 0000 0000 0000 0001 1000 0110 0001 = f0001861
154  *
155  * FIXME: CONFIG_SYS_LBC_SDRAM_BASE should be masked and OR'ed into
156  * FIXME: the top 17 bits of BR2.
157  */
158
159 /*
160  * The SDRAM size in MB, CONFIG_SYS_LBC_SDRAM_SIZE, is 64.
161  *
162  * For OR2, need:
163  *    64MB mask for AM, OR2[0:7] = 1111 1100
164  *                 XAM, OR2[17:18] = 11
165  *    9 columns OR2[19-21] = 010
166  *    13 rows   OR2[23-25] = 100
167  *    EAD set for extra time OR[31] = 1
168  *
169  * 0    4    8    12   16   20   24   28
170  * 1111 1100 0000 0000 0110 1001 0000 0001 = fc006901
171  */
172
173 #define CONFIG_SYS_LBC_LCRR             0x00030004      /* LB clock ratio reg */
174 #define CONFIG_SYS_LBC_LBCR             0x00000000      /* LB config reg */
175 #define CONFIG_SYS_LBC_LSRT             0x20000000      /* LB sdram refresh timer */
176 #define CONFIG_SYS_LBC_MRTPR            0x00000000      /* LB refresh timer prescal*/
177
178 /*
179  * Common settings for all Local Bus SDRAM commands.
180  * At run time, either BSMA1516 (for CPU 1.1)
181  *                  or BSMA1617 (for CPU 1.0) (old)
182  * is OR'ed in too.
183  */
184 #define CONFIG_SYS_LBC_LSDMR_COMMON     ( LSDMR_RFCR16          \
185                                 | LSDMR_PRETOACT7       \
186                                 | LSDMR_ACTTORW7        \
187                                 | LSDMR_BL8             \
188                                 | LSDMR_WRC4            \
189                                 | LSDMR_CL3             \
190                                 | LSDMR_RFEN            \
191                                 )
192
193 /*
194  * The CADMUS registers are connected to CS3 on CDS.
195  * The new memory map places CADMUS at 0xf8000000.
196  *
197  * For BR3, need:
198  *    Base address of 0xf8000000 = BR[0:16] = 1111 1000 0000 0000 0
199  *    port-size = 8-bits  = BR[19:20] = 01
200  *    no parity checking  = BR[21:22] = 00
201  *    GPMC for MSEL       = BR[24:26] = 000
202  *    Valid               = BR[31]    = 1
203  *
204  * 0    4    8    12   16   20   24   28
205  * 1111 1000 0000 0000 0000 1000 0000 0001 = f8000801
206  *
207  * For OR3, need:
208  *    1 MB mask for AM,   OR[0:16]  = 1111 1111 1111 0000 0
209  *    disable buffer ctrl OR[19]    = 0
210  *    CSNT                OR[20]    = 1
211  *    ACS                 OR[21:22] = 11
212  *    XACS                OR[23]    = 1
213  *    SCY 15 wait states  OR[24:27] = 1111      max is suboptimal but safe
214  *    SETA                OR[28]    = 0
215  *    TRLX                OR[29]    = 1
216  *    EHTR                OR[30]    = 1
217  *    EAD extra time      OR[31]    = 1
218  *
219  * 0    4    8    12   16   20   24   28
220  * 1111 1111 1111 0000 0000 1111 1111 0111 = fff00ff7
221  */
222
223 #define CONFIG_FSL_CADMUS
224
225 #define CADMUS_BASE_ADDR 0xf8000000
226 #ifdef CONFIG_PHYS_64BIT
227 #define CADMUS_BASE_ADDR_PHYS   0xff8000000ull
228 #else
229 #define CADMUS_BASE_ADDR_PHYS   CADMUS_BASE_ADDR
230 #endif
231
232 #define CONFIG_SYS_INIT_RAM_ADDR        0xe4010000      /* Initial RAM address */
233 #define CONFIG_SYS_INIT_RAM_SIZE        0x4000          /* Size of used area in RAM */
234
235 #define CONFIG_SYS_INIT_SP_OFFSET       (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
236
237 /* Serial Port */
238 #define CONFIG_SYS_NS16550_SERIAL
239 #define CONFIG_SYS_NS16550_REG_SIZE     1
240 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
241
242 #define CONFIG_SYS_BAUDRATE_TABLE \
243         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
244
245 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
246 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
247
248 /*
249  * I2C
250  */
251 #if !CONFIG_IS_ENABLED(DM_I2C)
252 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
253 #endif
254
255 /*
256  * General PCI
257  * Memory space is mapped 1-1, but I/O space must start from 0.
258  */
259 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
260 #ifdef CONFIG_PHYS_64BIT
261 #define CONFIG_SYS_PCI1_MEM_BUS         0xe0000000
262 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
263 #else
264 #define CONFIG_SYS_PCI1_MEM_BUS 0x80000000
265 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
266 #endif
267 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
268 #define CONFIG_SYS_PCI1_IO_VIRT 0xe2000000
269 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
270 #ifdef CONFIG_PHYS_64BIT
271 #define CONFIG_SYS_PCI1_IO_PHYS 0xfe2000000ull
272 #else
273 #define CONFIG_SYS_PCI1_IO_PHYS 0xe2000000
274 #endif
275 #define CONFIG_SYS_PCI1_IO_SIZE 0x00100000      /* 1M */
276
277 #ifdef CONFIG_PCIE1
278 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
279 #ifdef CONFIG_PHYS_64BIT
280 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc20000000ull
281 #else
282 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
283 #endif
284 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe3000000
285 #ifdef CONFIG_PHYS_64BIT
286 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfe3000000ull
287 #else
288 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe3000000
289 #endif
290 #endif
291
292 /*
293  * RapidIO MMU
294  */
295 #define CONFIG_SYS_SRIO1_MEM_VIRT       0xc0000000
296 #ifdef CONFIG_PHYS_64BIT
297 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc40000000ull
298 #else
299 #define CONFIG_SYS_SRIO1_MEM_PHYS       0xc0000000
300 #endif
301 #define CONFIG_SYS_SRIO1_MEM_SIZE       0x20000000      /* 512M */
302
303 #if defined(CONFIG_TSEC_ENET)
304
305 #define CONFIG_TSEC1    1
306 #define CONFIG_TSEC1_NAME       "eTSEC0"
307 #define CONFIG_TSEC2    1
308 #define CONFIG_TSEC2_NAME       "eTSEC1"
309 #define CONFIG_TSEC3    1
310 #define CONFIG_TSEC3_NAME       "eTSEC2"
311 #define CONFIG_TSEC4
312 #define CONFIG_TSEC4_NAME       "eTSEC3"
313 #undef CONFIG_MPC85XX_FEC
314
315 #define TSEC1_PHY_ADDR          0
316 #define TSEC2_PHY_ADDR          1
317 #define TSEC3_PHY_ADDR          2
318 #define TSEC4_PHY_ADDR          3
319
320 #define TSEC1_PHYIDX            0
321 #define TSEC2_PHYIDX            0
322 #define TSEC3_PHYIDX            0
323 #define TSEC4_PHYIDX            0
324 #define TSEC1_FLAGS             TSEC_GIGABIT
325 #define TSEC2_FLAGS             TSEC_GIGABIT
326 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
327 #define TSEC4_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
328 #endif  /* CONFIG_TSEC_ENET */
329
330 /*
331  * Miscellaneous configurable options
332  */
333
334 /*
335  * For booting Linux, the board info and command line data
336  * have to be in the first 64 MB of memory, since this is
337  * the maximum mapped by the Linux kernel during initialization.
338  */
339 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
340
341 /*
342  * Environment Configuration
343  */
344
345 #define CONFIG_IPADDR    192.168.1.253
346
347 #define CONFIG_HOSTNAME  "unknown"
348 #define CONFIG_ROOTPATH  "/nfsroot"
349 #define CONFIG_UBOOTPATH        8548cds/u-boot.bin      /* TFTP server */
350
351 #define CONFIG_SERVERIP  192.168.1.1
352 #define CONFIG_GATEWAYIP 192.168.1.1
353 #define CONFIG_NETMASK   255.255.255.0
354
355 #define CONFIG_EXTRA_ENV_SETTINGS               \
356         "hwconfig=fsl_ddr:ecc=off\0"            \
357         "netdev=eth0\0"                         \
358         "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"     \
359         "tftpflash=tftpboot $loadaddr $uboot; " \
360                 "protect off " __stringify(CONFIG_TEXT_BASE)    \
361                         " +$filesize; " \
362                 "erase " __stringify(CONFIG_TEXT_BASE)          \
363                         " +$filesize; " \
364                 "cp.b $loadaddr " __stringify(CONFIG_TEXT_BASE) \
365                         " $filesize; "  \
366                 "protect on " __stringify(CONFIG_TEXT_BASE)             \
367                         " +$filesize; " \
368                 "cmp.b $loadaddr " __stringify(CONFIG_TEXT_BASE)        \
369                         " $filesize\0"  \
370         "consoledev=ttyS1\0"                    \
371         "ramdiskaddr=2000000\0"                 \
372         "ramdiskfile=ramdisk.uboot\0"           \
373         "fdtaddr=1e00000\0"                     \
374         "fdtfile=mpc8548cds.dtb\0"
375
376 #endif  /* __CONFIG_H */