net: dc2114x: Add Kconfig entries
[platform/kernel/u-boot.git] / include / configs / MPC8544DS.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Copyright 2007, 2010-2011 Freescale Semiconductor, Inc.
4  */
5
6 /*
7  * mpc8544ds board configuration file
8  *
9  */
10 #ifndef __CONFIG_H
11 #define __CONFIG_H
12
13 #define CONFIG_PCI1             1       /* PCI controller 1 */
14 #define CONFIG_PCIE1            1       /* PCIE controller 1 (slot 1) */
15 #define CONFIG_PCIE2            1       /* PCIE controller 2 (slot 2) */
16 #define CONFIG_PCIE3            1       /* PCIE controller 3 (ULI bridge) */
17 #define CONFIG_FSL_PCI_INIT     1       /* Use common FSL init code */
18 #define CONFIG_PCI_INDIRECT_BRIDGE 1    /* indirect PCI bridge support */
19 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
20
21 #define CONFIG_ENV_OVERWRITE
22 #define CONFIG_INTERRUPTS               /* enable pci, srio, ddr interrupts */
23
24 #ifndef __ASSEMBLY__
25 #include <linux/stringify.h>
26 extern unsigned long get_board_sys_clk(unsigned long dummy);
27 #endif
28 #define CONFIG_SYS_CLK_FREQ     get_board_sys_clk(0) /* sysclk for MPC85xx */
29
30 /*
31  * These can be toggled for performance analysis, otherwise use default.
32  */
33 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
34 #define CONFIG_BTB                      /* toggle branch predition */
35
36 /*
37  * Only possible on E500 Version 2 or newer cores.
38  */
39 #define CONFIG_ENABLE_36BIT_PHYS        1
40
41 #define CONFIG_SYS_CCSRBAR              0xe0000000
42 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
43
44 /* DDR Setup */
45 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup */
46 #define CONFIG_DDR_SPD
47
48 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
49 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
50
51 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
52 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
53 #define CONFIG_VERY_BIG_RAM
54
55 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
56 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
57
58 /* I2C addresses of SPD EEPROMs */
59 #define SPD_EEPROM_ADDRESS      0x51            /* DDR DIMM */
60
61 /* Make sure required options are set */
62 #ifndef CONFIG_SPD_EEPROM
63 #error ("CONFIG_SPD_EEPROM is required")
64 #endif
65
66 /*
67  * Memory map
68  *
69  * 0x0000_0000  0x7fff_ffff     DDR                     2G Cacheable
70  *
71  * 0x8000_0000  0xbfff_ffff     PCI Express Mem         1G non-cacheable
72  *
73  * 0xc000_0000  0xdfff_ffff     PCI                     512M non-cacheable
74  *
75  * 0xe000_0000  0xe00f_ffff     CCSR                    1M non-cacheable
76  * 0xe100_0000  0xe3ff_ffff     PCI IO range            4M non-cacheable
77  *
78  * Localbus cacheable
79  *
80  * 0xf000_0000  0xf3ff_ffff     SDRAM                   64M Cacheable
81  * 0xf401_0000  0xf401_3fff     L1 for stack            4K Cacheable TLB0
82  *
83  * Localbus non-cacheable
84  *
85  * 0xf800_0000  0xf80f_ffff     NVRAM/CADMUS (*)        1M non-cacheable
86  * 0xff00_0000  0xff7f_ffff     FLASH (2nd bank)        8M non-cacheable
87  * 0xff80_0000  0xffff_ffff     FLASH (boot bank)       8M non-cacheable
88  *
89  */
90
91 /*
92  * Local Bus Definitions
93  */
94 #define CONFIG_SYS_BOOT_BLOCK           0xfc000000      /* boot TLB */
95
96 #define CONFIG_SYS_FLASH_BASE           0xff800000      /* start of FLASH 8M */
97
98 #define CONFIG_SYS_BR0_PRELIM           0xff801001
99 #define CONFIG_SYS_BR1_PRELIM           0xfe801001
100
101 #define CONFIG_SYS_OR0_PRELIM           0xff806e65
102 #define CONFIG_SYS_OR1_PRELIM           0xff806e65
103
104 #define CONFIG_SYS_FLASH_BANKS_LIST     {CONFIG_SYS_FLASH_BASE}
105
106 #define CONFIG_SYS_FLASH_QUIET_TEST
107 #define CONFIG_SYS_MAX_FLASH_BANKS      1               /* number of banks */
108 #define CONFIG_SYS_MAX_FLASH_SECT       128             /* sectors per device */
109 #undef  CONFIG_SYS_FLASH_CHECKSUM
110 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000           /* Flash Erase Timeout (ms) */
111 #define CONFIG_SYS_FLASH_WRITE_TOUT     500             /* Flash Write Timeout (ms) */
112 #define CONFIG_FLASH_SHOW_PROGRESS 45 /* count down from 45/5: 9..1 */
113
114 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
115
116 #define CONFIG_SYS_FLASH_EMPTY_INFO
117
118 #define CONFIG_SYS_LBC_NONCACHE_BASE    0xf8000000
119
120 #define CONFIG_SYS_BR2_PRELIM           0xf8201001      /* port size 16bit */
121 #define CONFIG_SYS_OR2_PRELIM           0xfff06ff7      /* 1MB Compact Flash area*/
122
123 #define CONFIG_SYS_BR3_PRELIM           0xf8100801      /* port size 8bit */
124 #define CONFIG_SYS_OR3_PRELIM           0xfff06ff7      /* 1MB PIXIS area*/
125
126 #define CONFIG_FSL_PIXIS        1       /* use common PIXIS code */
127 #define PIXIS_BASE      0xf8100000      /* PIXIS registers */
128 #define PIXIS_ID                0x0     /* Board ID at offset 0 */
129 #define PIXIS_VER               0x1     /* Board version at offset 1 */
130 #define PIXIS_PVER              0x2     /* PIXIS FPGA version at offset 2 */
131 #define PIXIS_RST               0x4     /* PIXIS Reset Control register */
132 #define PIXIS_AUX               0x6     /* PIXIS Auxiliary register; Scratch
133                                          * register */
134 #define PIXIS_SPD               0x7     /* Register for SYSCLK speed */
135 #define PIXIS_VCTL              0x10    /* VELA Control Register */
136 #define PIXIS_VCFGEN0           0x12    /* VELA Config Enable 0 */
137 #define PIXIS_VCFGEN1           0x13    /* VELA Config Enable 1 */
138 #define PIXIS_VBOOT             0x16    /* VELA VBOOT Register */
139 #define PIXIS_VBOOT_FMAP        0x80    /* VBOOT - CFG_FLASHMAP */
140 #define PIXIS_VBOOT_FBANK       0x40    /* VBOOT - CFG_FLASHBANK */
141 #define PIXIS_VSPEED0           0x17    /* VELA VSpeed 0 */
142 #define PIXIS_VSPEED1           0x18    /* VELA VSpeed 1 */
143 #define PIXIS_VCLKH             0x19    /* VELA VCLKH register */
144 #define PIXIS_VCLKL             0x1A    /* VELA VCLKL register */
145 #define PIXIS_VSPEED2           0x1d    /* VELA VSpeed 2 */
146 #define CONFIG_SYS_PIXIS_VBOOT_MASK     0x40    /* Reset altbank mask*/
147 #define PIXIS_VSPEED2_TSEC1SER  0x2
148 #define PIXIS_VSPEED2_TSEC3SER  0x1
149 #define PIXIS_VCFGEN1_TSEC1SER  0x20
150 #define PIXIS_VCFGEN1_TSEC3SER  0x40
151 #define PIXIS_VSPEED2_MASK      (PIXIS_VSPEED2_TSEC1SER|PIXIS_VSPEED2_TSEC3SER)
152 #define PIXIS_VCFGEN1_MASK      (PIXIS_VCFGEN1_TSEC1SER|PIXIS_VCFGEN1_TSEC3SER)
153
154 #define CONFIG_SYS_INIT_RAM_LOCK      1
155 #define CONFIG_SYS_INIT_RAM_ADDR      0xf4010000      /* Initial L1 address */
156 #define CONFIG_SYS_INIT_RAM_SIZE       0x00004000      /* Size of used area in RAM */
157
158 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
159 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
160
161 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024) /* Reserve 256 kB for Mon */
162 #define CONFIG_SYS_MALLOC_LEN           (1024 * 1024)   /* Reserved for malloc */
163
164 /* Serial Port - controlled on board with jumper J8
165  * open - index 2
166  * shorted - index 1
167  */
168 #define CONFIG_SYS_NS16550_SERIAL
169 #define CONFIG_SYS_NS16550_REG_SIZE     1
170 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
171
172 #define CONFIG_SYS_BAUDRATE_TABLE       \
173         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
174
175 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR+0x4500)
176 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR+0x4600)
177
178 /* I2C */
179 #define CONFIG_SYS_I2C
180 #define CONFIG_SYS_I2C_FSL
181 #define CONFIG_SYS_FSL_I2C_SPEED        400000
182 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
183 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3100
184 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x69} }
185 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x57
186
187 /*
188  * General PCI
189  * Memory space is mapped 1-1, but I/O space must start from 0.
190  */
191 #define CONFIG_SYS_PCIE_VIRT            0x80000000      /* 1G PCIE TLB */
192 #define CONFIG_SYS_PCIE_PHYS            0x80000000      /* 1G PCIE TLB */
193 #define CONFIG_SYS_PCI_VIRT             0xc0000000      /* 512M PCI TLB */
194 #define CONFIG_SYS_PCI_PHYS             0xc0000000      /* 512M PCI TLB */
195
196 #define CONFIG_SYS_PCI1_MEM_VIRT        0xc0000000
197 #define CONFIG_SYS_PCI1_MEM_BUS 0xc0000000
198 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc0000000
199 #define CONFIG_SYS_PCI1_MEM_SIZE        0x20000000      /* 512M */
200 #define CONFIG_SYS_PCI1_IO_VIRT 0xe1000000
201 #define CONFIG_SYS_PCI1_IO_BUS  0x00000000
202 #define CONFIG_SYS_PCI1_IO_PHYS 0xe1000000
203 #define CONFIG_SYS_PCI1_IO_SIZE 0x00010000      /* 64k */
204
205 /* controller 2, Slot 1, tgtid 1, Base address 9000 */
206 #define CONFIG_SYS_PCIE2_NAME           "Slot 1"
207 #define CONFIG_SYS_PCIE2_MEM_VIRT       0x80000000
208 #define CONFIG_SYS_PCIE2_MEM_BUS        0x80000000
209 #define CONFIG_SYS_PCIE2_MEM_PHYS       0x80000000
210 #define CONFIG_SYS_PCIE2_MEM_SIZE       0x20000000      /* 512M */
211 #define CONFIG_SYS_PCIE2_IO_VIRT        0xe1010000
212 #define CONFIG_SYS_PCIE2_IO_BUS 0x00000000
213 #define CONFIG_SYS_PCIE2_IO_PHYS        0xe1010000
214 #define CONFIG_SYS_PCIE2_IO_SIZE        0x00010000      /* 64k */
215
216 /* controller 1, Slot 2,tgtid 2, Base address a000 */
217 #define CONFIG_SYS_PCIE1_NAME           "Slot 2"
218 #define CONFIG_SYS_PCIE1_MEM_VIRT       0xa0000000
219 #define CONFIG_SYS_PCIE1_MEM_BUS        0xa0000000
220 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xa0000000
221 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x10000000      /* 256M */
222 #define CONFIG_SYS_PCIE1_IO_VIRT        0xe1020000
223 #define CONFIG_SYS_PCIE1_IO_BUS 0x00000000
224 #define CONFIG_SYS_PCIE1_IO_PHYS        0xe1020000
225 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00010000      /* 64k */
226
227 /* controller 3, direct to uli, tgtid 3, Base address b000 */
228 #define CONFIG_SYS_PCIE3_NAME           "ULI"
229 #define CONFIG_SYS_PCIE3_MEM_VIRT       0xb0000000
230 #define CONFIG_SYS_PCIE3_MEM_BUS        0xb0000000
231 #define CONFIG_SYS_PCIE3_MEM_PHYS       0xb0000000
232 #define CONFIG_SYS_PCIE3_MEM_SIZE       0x00100000      /* 1M */
233 #define CONFIG_SYS_PCIE3_IO_VIRT        0xb0100000      /* reuse mem LAW */
234 #define CONFIG_SYS_PCIE3_IO_BUS 0x00000000
235 #define CONFIG_SYS_PCIE3_IO_PHYS        0xb0100000      /* reuse mem LAW */
236 #define CONFIG_SYS_PCIE3_IO_SIZE        0x00100000      /* 1M */
237 #define CONFIG_SYS_PCIE3_MEM_VIRT2      0xb0200000
238 #define CONFIG_SYS_PCIE3_MEM_BUS2       0xb0200000
239 #define CONFIG_SYS_PCIE3_MEM_PHYS2      0xb0200000
240 #define CONFIG_SYS_PCIE3_MEM_SIZE2      0x00200000      /* 1M */
241
242 #if defined(CONFIG_PCI)
243
244 /*PCIE video card used*/
245 #define VIDEO_IO_OFFSET         CONFIG_SYS_PCIE2_IO_VIRT
246
247 /*PCI video card used*/
248 /*#define VIDEO_IO_OFFSET       CONFIG_SYS_PCI1_IO_VIRT*/
249
250 /* video */
251
252 #if defined(CONFIG_VIDEO)
253 #define CONFIG_BIOSEMU
254 #define CONFIG_ATI_RADEON_FB
255 #define CONFIG_VIDEO_LOGO
256 #define CONFIG_SYS_ISA_IO_BASE_ADDRESS VIDEO_IO_OFFSET
257 #endif
258
259
260 #ifndef CONFIG_PCI_PNP
261         #define PCI_ENET0_IOADDR        CONFIG_SYS_PCI1_IO_BUS
262         #define PCI_ENET0_MEMADDR       CONFIG_SYS_PCI1_IO_BUS
263         #define PCI_IDSEL_NUMBER        0x11    /* IDSEL = AD11 */
264 #endif
265
266 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
267
268 #ifdef CONFIG_SCSI_AHCI
269 #define CONFIG_SATA_ULI5288
270 #define CONFIG_SYS_SCSI_MAX_SCSI_ID     4
271 #define CONFIG_SYS_SCSI_MAX_LUN 1
272 #define CONFIG_SYS_SCSI_MAX_DEVICE      (CONFIG_SYS_SCSI_MAX_SCSI_ID * CONFIG_SYS_SCSI_MAX_LUN)
273 #endif /* CONFIG_SCSI_AHCI */
274
275 #endif  /* CONFIG_PCI */
276
277 #if defined(CONFIG_TSEC_ENET)
278
279 #define CONFIG_MII_DEFAULT_TSEC 1       /* Allow unregistered phys */
280 #define CONFIG_TSEC1    1
281 #define CONFIG_TSEC1_NAME       "eTSEC1"
282 #define CONFIG_TSEC3    1
283 #define CONFIG_TSEC3_NAME       "eTSEC3"
284
285 #define CONFIG_PIXIS_SGMII_CMD
286 #define CONFIG_FSL_SGMII_RISER  1
287 #define SGMII_RISER_PHY_OFFSET  0x1c
288
289 #define TSEC1_PHY_ADDR          0
290 #define TSEC3_PHY_ADDR          1
291
292 #define TSEC1_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
293 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
294
295 #define TSEC1_PHYIDX            0
296 #define TSEC3_PHYIDX            0
297
298 #define CONFIG_ETHPRIME         "eTSEC1"
299 #endif  /* CONFIG_TSEC_ENET */
300
301 /*
302  * Environment
303  */
304
305 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
306 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
307
308 /*
309  * BOOTP options
310  */
311 #define CONFIG_BOOTP_BOOTFILESIZE
312
313 /*
314  * USB
315  */
316
317 #ifdef CONFIG_USB_EHCI_HCD
318 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
319 #define CONFIG_PCI_EHCI_DEVICE                  0
320 #endif
321
322 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
323
324 /*
325  * Miscellaneous configurable options
326  */
327 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
328
329 /*
330  * For booting Linux, the board info and command line data
331  * have to be in the first 64 MB of memory, since this is
332  * the maximum mapped by the Linux kernel during initialization.
333  */
334 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20)      /* Initial Memory map for Linux*/
335 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
336
337 #if defined(CONFIG_CMD_KGDB)
338 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
339 #endif
340
341 /*
342  * Environment Configuration
343  */
344
345 /* The mac addresses for all ethernet interface */
346 #if defined(CONFIG_TSEC_ENET)
347 #define CONFIG_HAS_ETH0
348 #define CONFIG_HAS_ETH1
349 #endif
350
351 #define CONFIG_IPADDR   192.168.1.251
352
353 #define CONFIG_HOSTNAME "8544ds_unknown"
354 #define CONFIG_ROOTPATH "/nfs/mpc85xx"
355 #define CONFIG_BOOTFILE "8544ds/uImage.uboot"
356 #define CONFIG_UBOOTPATH        8544ds/u-boot.bin       /* TFTP server */
357
358 #define CONFIG_SERVERIP 192.168.1.1
359 #define CONFIG_GATEWAYIP 192.168.1.1
360 #define CONFIG_NETMASK  255.255.0.0
361
362 #define CONFIG_LOADADDR 1000000 /*default location for tftp and bootm*/
363
364 #define CONFIG_EXTRA_ENV_SETTINGS                               \
365 "netdev=eth0\0"                                         \
366 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"                     \
367 "tftpflash=tftpboot $loadaddr $uboot; "                 \
368         "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
369                 " +$filesize; " \
370         "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
371                 " +$filesize; " \
372         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
373                 " $filesize; "  \
374         "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
375                 " +$filesize; " \
376         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
377                 " $filesize\0"  \
378 "consoledev=ttyS0\0"                            \
379 "ramdiskaddr=2000000\0"                 \
380 "ramdiskfile=8544ds/ramdisk.uboot\0"            \
381 "fdtaddr=1e00000\0"                             \
382 "fdtfile=8544ds/mpc8544ds.dtb\0"                \
383 "bdev=sda3\0"
384
385 #define CONFIG_NFSBOOTCOMMAND           \
386  "setenv bootargs root=/dev/nfs rw "    \
387  "nfsroot=$serverip:$rootpath "         \
388  "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
389  "console=$consoledev,$baudrate $othbootargs;"  \
390  "tftp $loadaddr $bootfile;"            \
391  "tftp $fdtaddr $fdtfile;"              \
392  "bootm $loadaddr - $fdtaddr"
393
394 #define CONFIG_RAMBOOTCOMMAND           \
395  "setenv bootargs root=/dev/ram rw "    \
396  "console=$consoledev,$baudrate $othbootargs;"  \
397  "tftp $ramdiskaddr $ramdiskfile;"      \
398  "tftp $loadaddr $bootfile;"            \
399  "tftp $fdtaddr $fdtfile;"              \
400  "bootm $loadaddr $ramdiskaddr $fdtaddr"
401
402 #define CONFIG_BOOTCOMMAND              \
403  "setenv bootargs root=/dev/$bdev rw "  \
404  "console=$consoledev,$baudrate $othbootargs;"  \
405  "tftp $loadaddr $bootfile;"            \
406  "tftp $fdtaddr $fdtfile;"              \
407  "bootm $loadaddr - $fdtaddr"
408
409 #endif  /* __CONFIG_H */