treewide: Migrate CONFIG_BOARD_EARLY_INIT_R to Kconfig
[platform/kernel/u-boot.git] / include / configs / MPC8536DS.h
1 /*
2  * Copyright 2007-2009,2010-2012 Freescale Semiconductor, Inc.
3  *
4  * SPDX-License-Identifier:     GPL-2.0+
5  */
6
7 /*
8  * mpc8536ds board configuration file
9  *
10  */
11 #ifndef __CONFIG_H
12 #define __CONFIG_H
13
14 #include "../board/freescale/common/ics307_clk.h"
15
16 #ifdef CONFIG_SDCARD
17 #define CONFIG_RAMBOOT_SDCARD           1
18 #define CONFIG_RESET_VECTOR_ADDRESS     0xf8fffffc
19 #endif
20
21 #ifdef CONFIG_SPIFLASH
22 #define CONFIG_RAMBOOT_SPIFLASH         1
23 #define CONFIG_RESET_VECTOR_ADDRESS     0xf8fffffc
24 #endif
25
26 #ifndef CONFIG_RESET_VECTOR_ADDRESS
27 #define CONFIG_RESET_VECTOR_ADDRESS     0xeffffffc
28 #endif
29
30 #ifndef CONFIG_SYS_MONITOR_BASE
31 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_TEXT_BASE    /* start of monitor */
32 #endif
33
34 #define CONFIG_PCI1             1       /* Enable PCI controller 1 */
35 #define CONFIG_PCIE1            1       /* PCIE controller 1 (slot 1) */
36 #define CONFIG_PCIE2            1       /* PCIE controller 2 (slot 2) */
37 #define CONFIG_PCIE3            1       /* PCIE controller 3 (ULI bridge) */
38 #define CONFIG_FSL_PCI_INIT     1       /* Use common FSL init code */
39 #define CONFIG_PCI_INDIRECT_BRIDGE 1    /* indirect PCI bridge support */
40 #define CONFIG_FSL_PCIE_RESET   1       /* need PCIe reset errata */
41 #define CONFIG_SYS_PCI_64BIT    1       /* enable 64-bit PCI resources */
42
43
44 #define CONFIG_TSEC_ENET                /* tsec ethernet support */
45 #define CONFIG_ENV_OVERWRITE
46
47 #define CONFIG_SYS_CLK_FREQ     get_board_sys_clk() /* sysclk for MPC85xx */
48 #define CONFIG_DDR_CLK_FREQ     get_board_ddr_clk()
49 #define CONFIG_ICS307_REFCLK_HZ 33333000  /* ICS307 clock chip ref freq */
50
51 /*
52  * These can be toggled for performance analysis, otherwise use default.
53  */
54 #define CONFIG_L2_CACHE                 /* toggle L2 cache */
55 #define CONFIG_BTB                      /* toggle branch predition */
56
57 #define CONFIG_ENABLE_36BIT_PHYS        1
58
59 #ifdef CONFIG_PHYS_64BIT
60 #define CONFIG_ADDR_MAP                 1
61 #define CONFIG_SYS_NUM_ADDR_MAP         16      /* number of TLB1 entries */
62 #endif
63
64 #define CONFIG_SYS_MEMTEST_START 0x00010000     /* skip exception vectors */
65 #define CONFIG_SYS_MEMTEST_END   0x1f000000     /* skip u-boot at top of RAM */
66
67 /*
68  * Config the L2 Cache as L2 SRAM
69  */
70 #define CONFIG_SYS_INIT_L2_ADDR         0xf8f80000
71 #ifdef CONFIG_PHYS_64BIT
72 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    0xff8f80000ull
73 #else
74 #define CONFIG_SYS_INIT_L2_ADDR_PHYS    CONFIG_SYS_INIT_L2_ADDR
75 #endif
76 #define CONFIG_SYS_L2_SIZE              (512 << 10)
77 #define CONFIG_SYS_INIT_L2_END  (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_L2_SIZE)
78
79 #define CONFIG_SYS_CCSRBAR              0xffe00000
80 #define CONFIG_SYS_CCSRBAR_PHYS_LOW     CONFIG_SYS_CCSRBAR
81
82 #if defined(CONFIG_NAND_SPL)
83 #define CONFIG_SYS_CCSR_DO_NOT_RELOCATE
84 #endif
85
86 /* DDR Setup */
87 #define CONFIG_VERY_BIG_RAM
88 #undef CONFIG_FSL_DDR_INTERACTIVE
89 #define CONFIG_SPD_EEPROM               /* Use SPD EEPROM for DDR setup */
90 #define CONFIG_DDR_SPD
91
92 #define CONFIG_ECC_INIT_VIA_DDRCONTROLLER       /* DDR controller or DMA? */
93 #define CONFIG_MEM_INIT_VALUE   0xDeadBeef
94
95 #define CONFIG_SYS_DDR_SDRAM_BASE       0x00000000
96 #define CONFIG_SYS_SDRAM_BASE           CONFIG_SYS_DDR_SDRAM_BASE
97
98 #define CONFIG_DIMM_SLOTS_PER_CTLR      1
99 #define CONFIG_CHIP_SELECTS_PER_CTRL    2
100
101 /* I2C addresses of SPD EEPROMs */
102 #define SPD_EEPROM_ADDRESS      0x51    /* CTLR 0 DIMM 0 */
103 #define CONFIG_SYS_SPD_BUS_NUM          1
104
105 /* These are used when DDR doesn't use SPD. */
106 #define CONFIG_SYS_SDRAM_SIZE           256     /* DDR is 256MB */
107 #define CONFIG_SYS_DDR_CS0_BNDS 0x0000001F
108 #define CONFIG_SYS_DDR_CS0_CONFIG       0x80010102 /* Enable, no interleaving */
109 #define CONFIG_SYS_DDR_TIMING_3 0x00000000
110 #define CONFIG_SYS_DDR_TIMING_0 0x00260802
111 #define CONFIG_SYS_DDR_TIMING_1 0x3935d322
112 #define CONFIG_SYS_DDR_TIMING_2 0x14904cc8
113 #define CONFIG_SYS_DDR_MODE_1           0x00480432
114 #define CONFIG_SYS_DDR_MODE_2           0x00000000
115 #define CONFIG_SYS_DDR_INTERVAL 0x06180100
116 #define CONFIG_SYS_DDR_DATA_INIT        0xdeadbeef
117 #define CONFIG_SYS_DDR_CLK_CTRL 0x03800000
118 #define CONFIG_SYS_DDR_OCD_CTRL 0x00000000
119 #define CONFIG_SYS_DDR_OCD_STATUS       0x00000000
120 #define CONFIG_SYS_DDR_CONTROL  0xC3008000      /* Type = DDR2 */
121 #define CONFIG_SYS_DDR_CONTROL2 0x04400010
122
123 #define CONFIG_SYS_DDR_ERR_INT_EN       0x0000000d
124 #define CONFIG_SYS_DDR_ERR_DIS          0x00000000
125 #define CONFIG_SYS_DDR_SBE              0x00010000
126
127 /* Make sure required options are set */
128 #ifndef CONFIG_SPD_EEPROM
129 #error ("CONFIG_SPD_EEPROM is required")
130 #endif
131
132 #undef CONFIG_CLOCKS_IN_MHZ
133
134 /*
135  * Memory map -- xxx -this is wrong, needs updating
136  *
137  * 0x0000_0000  0x7fff_ffff     DDR                     2G Cacheable
138  * 0x8000_0000  0xbfff_ffff     PCI Express Mem         1G non-cacheable
139  * 0xc000_0000  0xdfff_ffff     PCI                     512M non-cacheable
140  * 0xe100_0000  0xe3ff_ffff     PCI IO range            4M non-cacheable
141  *
142  * Localbus cacheable (TBD)
143  * 0xXXXX_XXXX  0xXXXX_XXXX     SRAM                    YZ M Cacheable
144  *
145  * Localbus non-cacheable
146  * 0xe000_0000  0xe7ff_ffff     Promjet/free            128M non-cacheable
147  * 0xe800_0000  0xefff_ffff     FLASH                   128M non-cacheable
148  * 0xffa0_0000  0xffaf_ffff     NAND                    1M non-cacheable
149  * 0xffdf_0000  0xffdf_7fff     PIXIS                   32K non-cacheable TLB0
150  * 0xffd0_0000  0xffd0_3fff     L1 for stack            16K Cacheable TLB0
151  * 0xffe0_0000  0xffef_ffff     CCSR                    1M non-cacheable
152  */
153
154 /*
155  * Local Bus Definitions
156  */
157 #define CONFIG_SYS_FLASH_BASE           0xe0000000      /* start of FLASH 128M */
158 #ifdef CONFIG_PHYS_64BIT
159 #define CONFIG_SYS_FLASH_BASE_PHYS      0xfe0000000ull
160 #else
161 #define CONFIG_SYS_FLASH_BASE_PHYS      CONFIG_SYS_FLASH_BASE
162 #endif
163
164 #define CONFIG_FLASH_BR_PRELIM \
165         (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000) | BR_PS_16 | BR_V)
166 #define CONFIG_FLASH_OR_PRELIM  0xf8000ff7
167
168 #define CONFIG_SYS_BR1_PRELIM \
169                 (BR_PHYS_ADDR(CONFIG_SYS_FLASH_BASE_PHYS) \
170                  | BR_PS_16 | BR_V)
171 #define CONFIG_SYS_OR1_PRELIM   0xf8000ff7
172
173 #define CONFIG_SYS_FLASH_BANKS_LIST { CONFIG_SYS_FLASH_BASE_PHYS + 0x8000000, \
174                                       CONFIG_SYS_FLASH_BASE_PHYS }
175 #define CONFIG_SYS_FLASH_QUIET_TEST
176 #define CONFIG_FLASH_SHOW_PROGRESS 45 /* count down from 45/5: 9..1 */
177
178 #define CONFIG_SYS_MAX_FLASH_BANKS      2       /* number of banks */
179 #define CONFIG_SYS_MAX_FLASH_SECT       1024    /* sectors per device */
180 #undef  CONFIG_SYS_FLASH_CHECKSUM
181 #define CONFIG_SYS_FLASH_ERASE_TOUT     60000   /* Flash Erase Timeout (ms) */
182 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Flash Write Timeout (ms) */
183
184 #if defined(CONFIG_RAMBOOT_SDCARD) || defined(CONFIG_RAMBOOT_SPIFLASH)
185 #define CONFIG_SYS_RAMBOOT
186 #define CONFIG_SYS_EXTRA_ENV_RELOC
187 #else
188 #undef CONFIG_SYS_RAMBOOT
189 #endif
190
191 #define CONFIG_FLASH_CFI_DRIVER
192 #define CONFIG_SYS_FLASH_CFI
193 #define CONFIG_SYS_FLASH_EMPTY_INFO
194 #define CONFIG_SYS_FLASH_AMD_CHECK_DQ7
195
196 #define CONFIG_HWCONFIG                 /* enable hwconfig */
197 #define CONFIG_FSL_PIXIS        1       /* use common PIXIS code */
198 #define PIXIS_BASE      0xffdf0000      /* PIXIS registers */
199 #ifdef CONFIG_PHYS_64BIT
200 #define PIXIS_BASE_PHYS 0xfffdf0000ull
201 #else
202 #define PIXIS_BASE_PHYS PIXIS_BASE
203 #endif
204
205 #define CONFIG_SYS_BR3_PRELIM   (BR_PHYS_ADDR(PIXIS_BASE_PHYS) | BR_PS_8 | BR_V)
206 #define CONFIG_SYS_OR3_PRELIM   0xffffeff7      /* 32KB but only 4k mapped */
207
208 #define PIXIS_ID                0x0     /* Board ID at offset 0 */
209 #define PIXIS_VER               0x1     /* Board version at offset 1 */
210 #define PIXIS_PVER              0x2     /* PIXIS FPGA version at offset 2 */
211 #define PIXIS_CSR               0x3     /* PIXIS General control/status register */
212 #define PIXIS_RST               0x4     /* PIXIS Reset Control register */
213 #define PIXIS_PWR               0x5     /* PIXIS Power status register */
214 #define PIXIS_AUX               0x6     /* Auxiliary 1 register */
215 #define PIXIS_SPD               0x7     /* Register for SYSCLK speed */
216 #define PIXIS_AUX2              0x8     /* Auxiliary 2 register */
217 #define PIXIS_VCTL              0x10    /* VELA Control Register */
218 #define PIXIS_VSTAT             0x11    /* VELA Status Register */
219 #define PIXIS_VCFGEN0           0x12    /* VELA Config Enable 0 */
220 #define PIXIS_VCFGEN1           0x13    /* VELA Config Enable 1 */
221 #define PIXIS_VCORE0            0x14    /* VELA VCORE0 Register */
222 #define PIXIS_VBOOT             0x16    /* VELA VBOOT Register */
223 #define PIXIS_VBOOT_LBMAP       0xe0    /* VBOOT - CFG_LBMAP */
224 #define PIXIS_VBOOT_LBMAP_NOR0  0x00    /* cfg_lbmap - boot from NOR 0 */
225 #define PIXIS_VBOOT_LBMAP_NOR1  0x01    /* cfg_lbmap - boot from NOR 1 */
226 #define PIXIS_VBOOT_LBMAP_NOR2  0x02    /* cfg_lbmap - boot from NOR 2 */
227 #define PIXIS_VBOOT_LBMAP_NOR3  0x03    /* cfg_lbmap - boot from NOR 3 */
228 #define PIXIS_VBOOT_LBMAP_PJET  0x04    /* cfg_lbmap - boot from projet */
229 #define PIXIS_VBOOT_LBMAP_NAND  0x05    /* cfg_lbmap - boot from NAND */
230 #define PIXIS_VSPEED0           0x17    /* VELA VSpeed 0 */
231 #define PIXIS_VSPEED1           0x18    /* VELA VSpeed 1 */
232 #define PIXIS_VSPEED2           0x19    /* VELA VSpeed 2 */
233 #define PIXIS_VSYSCLK0          0x1A    /* VELA SYSCLK0 Register */
234 #define PIXIS_VSYSCLK1          0x1B    /* VELA SYSCLK1 Register */
235 #define PIXIS_VSYSCLK2          0x1C    /* VELA SYSCLK2 Register */
236 #define PIXIS_VDDRCLK0          0x1D    /* VELA DDRCLK0 Register */
237 #define PIXIS_VDDRCLK1          0x1E    /* VELA DDRCLK1 Register */
238 #define PIXIS_VDDRCLK2          0x1F    /* VELA DDRCLK2 Register */
239 #define PIXIS_VWATCH            0x24    /* Watchdog Register */
240 #define PIXIS_LED               0x25    /* LED Register */
241
242 #define PIXIS_SPD_SYSCLK        0x7     /* SYSCLK option */
243
244 /* old pixis referenced names */
245 #define PIXIS_VCLKH             0x19    /* VELA VCLKH register */
246 #define PIXIS_VCLKL             0x1A    /* VELA VCLKL register */
247 #define CONFIG_SYS_PIXIS_VBOOT_MASK     0x4e
248
249 #define CONFIG_SYS_INIT_RAM_LOCK        1
250 #define CONFIG_SYS_INIT_RAM_ADDR        0xffd00000      /* Initial L1 address */
251 #define CONFIG_SYS_INIT_RAM_SIZE        0x00004000      /* Size of used area in RAM */
252
253 #define CONFIG_SYS_GBL_DATA_OFFSET \
254                 (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
255 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
256
257 #define CONFIG_SYS_MONITOR_LEN  (256 * 1024) /* Reserve 256 kB for Mon */
258 #define CONFIG_SYS_MALLOC_LEN   (1024 * 1024)   /* Reserved for malloc */
259
260 #ifndef CONFIG_NAND_SPL
261 #define CONFIG_SYS_NAND_BASE            0xffa00000
262 #ifdef CONFIG_PHYS_64BIT
263 #define CONFIG_SYS_NAND_BASE_PHYS       0xfffa00000ull
264 #else
265 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
266 #endif
267 #else
268 #define CONFIG_SYS_NAND_BASE            0xfff00000
269 #ifdef CONFIG_PHYS_64BIT
270 #define CONFIG_SYS_NAND_BASE_PHYS       0xffff00000ull
271 #else
272 #define CONFIG_SYS_NAND_BASE_PHYS       CONFIG_SYS_NAND_BASE
273 #endif
274 #endif
275 #define CONFIG_SYS_NAND_BASE_LIST     { CONFIG_SYS_NAND_BASE,\
276                                 CONFIG_SYS_NAND_BASE + 0x40000, \
277                                 CONFIG_SYS_NAND_BASE + 0x80000, \
278                                 CONFIG_SYS_NAND_BASE + 0xC0000}
279 #define CONFIG_SYS_MAX_NAND_DEVICE      4
280 #define CONFIG_NAND_FSL_ELBC    1
281 #define CONFIG_SYS_NAND_BLOCK_SIZE      (128 * 1024)
282
283 /* NAND boot: 4K NAND loader config */
284 #define CONFIG_SYS_NAND_SPL_SIZE        0x1000
285 #define CONFIG_SYS_NAND_U_BOOT_SIZE     ((768 << 10) - 0x2000)
286 #define CONFIG_SYS_NAND_U_BOOT_DST      (CONFIG_SYS_INIT_L2_ADDR)
287 #define CONFIG_SYS_NAND_U_BOOT_START \
288                 (CONFIG_SYS_INIT_L2_ADDR + CONFIG_SYS_NAND_SPL_SIZE)
289 #define CONFIG_SYS_NAND_U_BOOT_OFFS     (0)
290 #define CONFIG_SYS_NAND_U_BOOT_RELOC    (CONFIG_SYS_INIT_L2_END - 0x2000)
291 #define CONFIG_SYS_NAND_U_BOOT_RELOC_SP ((CONFIG_SYS_INIT_L2_END - 1) & ~0xF)
292
293 /* NAND flash config */
294 #define CONFIG_SYS_NAND_BR_PRELIM \
295                 (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS) \
296                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
297                 | BR_PS_8               /* Port Size = 8 bit */ \
298                 | BR_MS_FCM             /* MSEL = FCM */ \
299                 | BR_V)                 /* valid */
300 #define CONFIG_SYS_NAND_OR_PRELIM       (0xFFFC0000     /* length 256K */ \
301                 | OR_FCM_PGS            /* Large Page*/ \
302                 | OR_FCM_CSCT \
303                 | OR_FCM_CST \
304                 | OR_FCM_CHT \
305                 | OR_FCM_SCY_1 \
306                 | OR_FCM_TRLX \
307                 | OR_FCM_EHTR)
308
309 #define CONFIG_SYS_BR0_PRELIM  CONFIG_FLASH_BR_PRELIM   /* NOR Base Address */
310 #define CONFIG_SYS_OR0_PRELIM  CONFIG_FLASH_OR_PRELIM   /* NOR Options */
311 #define CONFIG_SYS_BR2_PRELIM  CONFIG_SYS_NAND_BR_PRELIM /* NAND Base Address */
312 #define CONFIG_SYS_OR2_PRELIM  CONFIG_SYS_NAND_OR_PRELIM /* NAND Options */
313
314 #define CONFIG_SYS_BR4_PRELIM \
315                 (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS + 0x40000) \
316                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
317                 | BR_PS_8               /* Port Size = 8 bit */ \
318                 | BR_MS_FCM             /* MSEL = FCM */ \
319                 | BR_V)                 /* valid */
320 #define CONFIG_SYS_OR4_PRELIM   CONFIG_SYS_NAND_OR_PRELIM /* NAND Options */
321 #define CONFIG_SYS_BR5_PRELIM \
322                 (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS + 0x80000) \
323                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
324                 | BR_PS_8               /* Port Size = 8 bit */ \
325                 | BR_MS_FCM             /* MSEL = FCM */ \
326                 | BR_V)                 /* valid */
327 #define CONFIG_SYS_OR5_PRELIM   CONFIG_SYS_NAND_OR_PRELIM /* NAND Options */
328
329 #define CONFIG_SYS_BR6_PRELIM \
330                 (BR_PHYS_ADDR(CONFIG_SYS_NAND_BASE_PHYS + 0xc0000) \
331                 | (2<<BR_DECC_SHIFT)    /* Use HW ECC */ \
332                 | BR_PS_8               /* Port Size = 8 bit */ \
333                 | BR_MS_FCM             /* MSEL = FCM */ \
334                 | BR_V)                 /* valid */
335 #define CONFIG_SYS_OR6_PRELIM   CONFIG_SYS_NAND_OR_PRELIM       /* NAND Options */
336
337 /* Serial Port - controlled on board with jumper J8
338  * open - index 2
339  * shorted - index 1
340  */
341 #define CONFIG_SYS_NS16550_SERIAL
342 #define CONFIG_SYS_NS16550_REG_SIZE     1
343 #define CONFIG_SYS_NS16550_CLK          get_bus_freq(0)
344 #ifdef CONFIG_NAND_SPL
345 #define CONFIG_NS16550_MIN_FUNCTIONS
346 #endif
347
348 #define CONFIG_SYS_BAUDRATE_TABLE       \
349         {300, 600, 1200, 2400, 4800, 9600, 19200, 38400,115200}
350
351 #define CONFIG_SYS_NS16550_COM1 (CONFIG_SYS_CCSRBAR + 0x4500)
352 #define CONFIG_SYS_NS16550_COM2 (CONFIG_SYS_CCSRBAR + 0x4600)
353
354 /*
355  * I2C
356  */
357 #define CONFIG_SYS_I2C
358 #define CONFIG_SYS_I2C_FSL
359 #define CONFIG_SYS_FSL_I2C_SPEED        400000
360 #define CONFIG_SYS_FSL_I2C_SLAVE        0x7F
361 #define CONFIG_SYS_FSL_I2C_OFFSET       0x3000
362 #define CONFIG_SYS_FSL_I2C2_SPEED       400000
363 #define CONFIG_SYS_FSL_I2C2_SLAVE       0x7F
364 #define CONFIG_SYS_FSL_I2C2_OFFSET      0x3100
365 #define CONFIG_SYS_I2C_NOPROBES         { {0, 0x29} }
366
367 /*
368  * I2C2 EEPROM
369  */
370 #define CONFIG_ID_EEPROM
371 #ifdef CONFIG_ID_EEPROM
372 #define CONFIG_SYS_I2C_EEPROM_NXID
373 #endif
374 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x57
375 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN  1
376 #define CONFIG_SYS_EEPROM_BUS_NUM       1
377
378 /*
379  * eSPI - Enhanced SPI
380  */
381 #define CONFIG_HARD_SPI
382
383 #if defined(CONFIG_SPI_FLASH)
384 #define CONFIG_SF_DEFAULT_SPEED 10000000
385 #define CONFIG_SF_DEFAULT_MODE  0
386 #endif
387
388 /*
389  * General PCI
390  * Memory space is mapped 1-1, but I/O space must start from 0.
391  */
392
393 #define CONFIG_SYS_PCI1_MEM_VIRT        0x80000000
394 #ifdef CONFIG_PHYS_64BIT
395 #define CONFIG_SYS_PCI1_MEM_BUS         0xf0000000
396 #define CONFIG_SYS_PCI1_MEM_PHYS        0xc00000000ull
397 #else
398 #define CONFIG_SYS_PCI1_MEM_BUS         0x80000000
399 #define CONFIG_SYS_PCI1_MEM_PHYS        0x80000000
400 #endif
401 #define CONFIG_SYS_PCI1_MEM_SIZE        0x10000000      /* 256M */
402 #define CONFIG_SYS_PCI1_IO_VIRT         0xffc00000
403 #define CONFIG_SYS_PCI1_IO_BUS          0x00000000
404 #ifdef CONFIG_PHYS_64BIT
405 #define CONFIG_SYS_PCI1_IO_PHYS         0xfffc00000ull
406 #else
407 #define CONFIG_SYS_PCI1_IO_PHYS         0xffc00000
408 #endif
409 #define CONFIG_SYS_PCI1_IO_SIZE         0x00010000      /* 64k */
410
411 /* controller 1, Slot 1, tgtid 1, Base address a000 */
412 #define CONFIG_SYS_PCIE1_NAME           "Slot 1"
413 #define CONFIG_SYS_PCIE1_MEM_VIRT       0x90000000
414 #ifdef CONFIG_PHYS_64BIT
415 #define CONFIG_SYS_PCIE1_MEM_BUS        0xf8000000
416 #define CONFIG_SYS_PCIE1_MEM_PHYS       0xc10000000ull
417 #else
418 #define CONFIG_SYS_PCIE1_MEM_BUS        0x90000000
419 #define CONFIG_SYS_PCIE1_MEM_PHYS       0x90000000
420 #endif
421 #define CONFIG_SYS_PCIE1_MEM_SIZE       0x08000000      /* 128M */
422 #define CONFIG_SYS_PCIE1_IO_VIRT        0xffc10000
423 #define CONFIG_SYS_PCIE1_IO_BUS         0x00000000
424 #ifdef CONFIG_PHYS_64BIT
425 #define CONFIG_SYS_PCIE1_IO_PHYS        0xfffc10000ull
426 #else
427 #define CONFIG_SYS_PCIE1_IO_PHYS        0xffc10000
428 #endif
429 #define CONFIG_SYS_PCIE1_IO_SIZE        0x00010000      /* 64k */
430
431 /* controller 2, Slot 2, tgtid 2, Base address 9000 */
432 #define CONFIG_SYS_PCIE2_NAME           "Slot 2"
433 #define CONFIG_SYS_PCIE2_MEM_VIRT       0x98000000
434 #ifdef CONFIG_PHYS_64BIT
435 #define CONFIG_SYS_PCIE2_MEM_BUS        0xf8000000
436 #define CONFIG_SYS_PCIE2_MEM_PHYS       0xc18000000ull
437 #else
438 #define CONFIG_SYS_PCIE2_MEM_BUS        0x98000000
439 #define CONFIG_SYS_PCIE2_MEM_PHYS       0x98000000
440 #endif
441 #define CONFIG_SYS_PCIE2_MEM_SIZE       0x08000000      /* 128M */
442 #define CONFIG_SYS_PCIE2_IO_VIRT        0xffc20000
443 #define CONFIG_SYS_PCIE2_IO_BUS         0x00000000
444 #ifdef CONFIG_PHYS_64BIT
445 #define CONFIG_SYS_PCIE2_IO_PHYS        0xfffc20000ull
446 #else
447 #define CONFIG_SYS_PCIE2_IO_PHYS        0xffc20000
448 #endif
449 #define CONFIG_SYS_PCIE2_IO_SIZE        0x00010000      /* 64k */
450
451 /* controller 3, direct to uli, tgtid 3, Base address 8000 */
452 #define CONFIG_SYS_PCIE3_NAME           "Slot 3"
453 #define CONFIG_SYS_PCIE3_MEM_VIRT       0xa0000000
454 #ifdef CONFIG_PHYS_64BIT
455 #define CONFIG_SYS_PCIE3_MEM_BUS        0xe0000000
456 #define CONFIG_SYS_PCIE3_MEM_PHYS       0xc20000000ull
457 #else
458 #define CONFIG_SYS_PCIE3_MEM_BUS        0xa0000000
459 #define CONFIG_SYS_PCIE3_MEM_PHYS       0xa0000000
460 #endif
461 #define CONFIG_SYS_PCIE3_MEM_SIZE       0x20000000      /* 512M */
462 #define CONFIG_SYS_PCIE3_IO_VIRT        0xffc30000
463 #define CONFIG_SYS_PCIE3_IO_BUS         0x00000000
464 #ifdef CONFIG_PHYS_64BIT
465 #define CONFIG_SYS_PCIE3_IO_PHYS        0xfffc30000ull
466 #else
467 #define CONFIG_SYS_PCIE3_IO_PHYS        0xffc30000
468 #endif
469 #define CONFIG_SYS_PCIE3_IO_SIZE        0x00010000      /* 64k */
470
471 #if defined(CONFIG_PCI)
472 /*PCIE video card used*/
473 #define VIDEO_IO_OFFSET         CONFIG_SYS_PCIE3_IO_VIRT
474
475 /*PCI video card used*/
476 /*#define VIDEO_IO_OFFSET       CONFIG_SYS_PCI1_IO_VIRT*/
477
478 /* video */
479
480 #if defined(CONFIG_VIDEO)
481 #define CONFIG_BIOSEMU
482 #define CONFIG_ATI_RADEON_FB
483 #define CONFIG_VIDEO_LOGO
484 #define CONFIG_SYS_ISA_IO_BASE_ADDRESS CONFIG_SYS_PCIE3_IO_VIRT
485 #endif
486
487 #undef CONFIG_EEPRO100
488 #undef CONFIG_TULIP
489
490 #ifndef CONFIG_PCI_PNP
491         #define PCI_ENET0_IOADDR        CONFIG_SYS_PCI1_IO_BUS
492         #define PCI_ENET0_MEMADDR       CONFIG_SYS_PCI1_IO_BUS
493         #define PCI_IDSEL_NUMBER        0x11    /* IDSEL = AD11 */
494 #endif
495
496 #define CONFIG_PCI_SCAN_SHOW            /* show pci devices on startup */
497
498 #endif  /* CONFIG_PCI */
499
500 /* SATA */
501 #define CONFIG_SYS_SATA_MAX_DEVICE      2
502 #define CONFIG_SATA1
503 #define CONFIG_SYS_SATA1                CONFIG_SYS_MPC85xx_SATA1_ADDR
504 #define CONFIG_SYS_SATA1_FLAGS          FLAGS_DMA
505 #define CONFIG_SATA2
506 #define CONFIG_SYS_SATA2                CONFIG_SYS_MPC85xx_SATA2_ADDR
507 #define CONFIG_SYS_SATA2_FLAGS          FLAGS_DMA
508
509 #ifdef CONFIG_FSL_SATA
510 #define CONFIG_LBA48
511 #endif
512
513 #if defined(CONFIG_TSEC_ENET)
514
515 #define CONFIG_MII              1       /* MII PHY management */
516 #define CONFIG_MII_DEFAULT_TSEC 1       /* Allow unregistered phys */
517 #define CONFIG_TSEC1    1
518 #define CONFIG_TSEC1_NAME       "eTSEC1"
519 #define CONFIG_TSEC3    1
520 #define CONFIG_TSEC3_NAME       "eTSEC3"
521
522 #define CONFIG_FSL_SGMII_RISER  1
523 #define SGMII_RISER_PHY_OFFSET  0x1c
524
525 #define TSEC1_PHY_ADDR          1       /* TSEC1 -> PHY1 */
526 #define TSEC3_PHY_ADDR          0       /* TSEC3 -> PHY0 */
527
528 #define TSEC1_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
529 #define TSEC3_FLAGS             (TSEC_GIGABIT | TSEC_REDUCED)
530
531 #define TSEC1_PHYIDX            0
532 #define TSEC3_PHYIDX            0
533
534 #define CONFIG_ETHPRIME         "eTSEC1"
535
536 #endif  /* CONFIG_TSEC_ENET */
537
538 /*
539  * Environment
540  */
541
542 #if defined(CONFIG_SYS_RAMBOOT)
543 #if defined(CONFIG_RAMBOOT_SPIFLASH)
544 #define CONFIG_ENV_SPI_BUS      0
545 #define CONFIG_ENV_SPI_CS       0
546 #define CONFIG_ENV_SPI_MAX_HZ   10000000
547 #define CONFIG_ENV_SPI_MODE     0
548 #define CONFIG_ENV_SIZE         0x2000  /* 8KB */
549 #define CONFIG_ENV_OFFSET       0xF0000
550 #define CONFIG_ENV_SECT_SIZE    0x10000
551 #elif defined(CONFIG_RAMBOOT_SDCARD)
552 #define CONFIG_FSL_FIXED_MMC_LOCATION
553 #define CONFIG_ENV_SIZE         0x2000
554 #define CONFIG_SYS_MMC_ENV_DEV  0
555 #else
556         #define CONFIG_ENV_ADDR         (CONFIG_SYS_MONITOR_BASE - 0x1000)
557         #define CONFIG_ENV_SIZE         0x2000
558 #endif
559 #else
560         #define CONFIG_ENV_ADDR (CONFIG_SYS_MONITOR_BASE - CONFIG_ENV_SECT_SIZE)
561         #define CONFIG_ENV_SIZE         0x2000
562         #define CONFIG_ENV_SECT_SIZE    0x20000 /* 128K (one sector) */
563 #endif
564
565 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download */
566 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change */
567
568 #undef CONFIG_WATCHDOG                  /* watchdog disabled */
569
570 #ifdef CONFIG_MMC
571 #define CONFIG_FSL_ESDHC
572 #define CONFIG_SYS_FSL_ESDHC_ADDR       CONFIG_SYS_MPC85xx_ESDHC_ADDR
573 #endif
574
575 /*
576  * USB
577  */
578 #define CONFIG_HAS_FSL_MPH_USB
579 #ifdef CONFIG_HAS_FSL_MPH_USB
580 #ifdef CONFIG_USB_EHCI_HCD
581 #define CONFIG_EHCI_HCD_INIT_AFTER_RESET
582 #define CONFIG_USB_EHCI_FSL
583 #endif
584 #endif
585
586 /*
587  * Miscellaneous configurable options
588  */
589 #define CONFIG_SYS_LOAD_ADDR    0x2000000       /* default load address */
590
591 /*
592  * For booting Linux, the board info and command line data
593  * have to be in the first 64 MB of memory, since this is
594  * the maximum mapped by the Linux kernel during initialization.
595  */
596 #define CONFIG_SYS_BOOTMAPSZ    (64 << 20) /* Initial Memory map for Linux */
597 #define CONFIG_SYS_BOOTM_LEN    (64 << 20)      /* Increase max gunzip size */
598
599 #if defined(CONFIG_CMD_KGDB)
600 #define CONFIG_KGDB_BAUDRATE    230400  /* speed to run kgdb serial port */
601 #endif
602
603 /*
604  * Environment Configuration
605  */
606
607 /* The mac addresses for all ethernet interface */
608 #if defined(CONFIG_TSEC_ENET)
609 #define CONFIG_HAS_ETH0
610 #define CONFIG_HAS_ETH1
611 #define CONFIG_HAS_ETH2
612 #define CONFIG_HAS_ETH3
613 #endif
614
615 #define CONFIG_IPADDR           192.168.1.254
616
617 #define CONFIG_HOSTNAME         unknown
618 #define CONFIG_ROOTPATH         "/opt/nfsroot"
619 #define CONFIG_BOOTFILE         "uImage"
620 #define CONFIG_UBOOTPATH        u-boot.bin /* U-Boot image on TFTP server */
621
622 #define CONFIG_SERVERIP         192.168.1.1
623 #define CONFIG_GATEWAYIP        192.168.1.1
624 #define CONFIG_NETMASK          255.255.255.0
625
626 /* default location for tftp and bootm */
627 #define CONFIG_LOADADDR         1000000
628
629 #define CONFIG_EXTRA_ENV_SETTINGS                               \
630 "netdev=eth0\0"                                         \
631 "uboot=" __stringify(CONFIG_UBOOTPATH) "\0"                     \
632 "tftpflash=tftpboot $loadaddr $uboot; "                 \
633         "protect off " __stringify(CONFIG_SYS_TEXT_BASE)        \
634                 " +$filesize; " \
635         "erase " __stringify(CONFIG_SYS_TEXT_BASE)              \
636                 " +$filesize; " \
637         "cp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)     \
638                 " $filesize; "  \
639         "protect on " __stringify(CONFIG_SYS_TEXT_BASE)         \
640                 " +$filesize; " \
641         "cmp.b $loadaddr " __stringify(CONFIG_SYS_TEXT_BASE)    \
642                 " $filesize\0"  \
643 "consoledev=ttyS0\0"                            \
644 "ramdiskaddr=2000000\0"                 \
645 "ramdiskfile=8536ds/ramdisk.uboot\0"            \
646 "fdtaddr=1e00000\0"                             \
647 "fdtfile=8536ds/mpc8536ds.dtb\0"                \
648 "bdev=sda3\0"                                   \
649 "hwconfig=usb1:dr_mode=host,phy_type=ulpi\0"
650
651 #define CONFIG_HDBOOT                           \
652  "setenv bootargs root=/dev/$bdev rw "          \
653  "console=$consoledev,$baudrate $othbootargs;"  \
654  "tftp $loadaddr $bootfile;"                    \
655  "tftp $fdtaddr $fdtfile;"                      \
656  "bootm $loadaddr - $fdtaddr"
657
658 #define CONFIG_NFSBOOTCOMMAND           \
659  "setenv bootargs root=/dev/nfs rw "    \
660  "nfsroot=$serverip:$rootpath "         \
661  "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:$netdev:off " \
662  "console=$consoledev,$baudrate $othbootargs;"  \
663  "tftp $loadaddr $bootfile;"            \
664  "tftp $fdtaddr $fdtfile;"              \
665  "bootm $loadaddr - $fdtaddr"
666
667 #define CONFIG_RAMBOOTCOMMAND           \
668  "setenv bootargs root=/dev/ram rw "    \
669  "console=$consoledev,$baudrate $othbootargs;"  \
670  "tftp $ramdiskaddr $ramdiskfile;"      \
671  "tftp $loadaddr $bootfile;"            \
672  "tftp $fdtaddr $fdtfile;"              \
673  "bootm $loadaddr $ramdiskaddr $fdtaddr"
674
675 #define CONFIG_BOOTCOMMAND              CONFIG_HDBOOT
676
677 #endif  /* __CONFIG_H */