Minor coding style cleanup. Update CHANGELOG.
[platform/kernel/u-boot.git] / include / configs / MPC8266ADS.h
1 /*
2  * (C) Copyright 2001
3  * Stuart Hughes <stuarth@lineo.com>
4  * This file is based on similar values for other boards found in other
5  * U-Boot config files, and some that I found in the mpc8260ads manual.
6  *
7  * Note: my board is a PILOT rev.
8  * Note: the mpc8260ads doesn't come with a proper Ethernet MAC address.
9  *
10  * See file CREDITS for list of people who contributed to this
11  * project.
12  *
13  * This program is free software; you can redistribute it and/or
14  * modify it under the terms of the GNU General Public License as
15  * published by the Free Software Foundation; either version 2 of
16  * the License, or (at your option) any later version.
17  *
18  * This program is distributed in the hope that it will be useful,
19  * but WITHOUT ANY WARRANTY; without even the implied warranty of
20  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
21  * GNU General Public License for more details.
22  *
23  * You should have received a copy of the GNU General Public License
24  * along with this program; if not, write to the Free Software
25  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
26  * MA 02111-1307 USA
27  */
28
29 /*
30  * Config header file for a MPC8266ADS Pilot 16M Ram Simm, 8Mbytes Flash Simm
31  */
32
33 /* !!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!
34    !!                                                                 !!
35    !!  This configuration requires JP3 to be in position 1-2 to work  !!
36    !!  To make it work for the default, the TEXT_BASE define in       !!
37    !!  board/mpc8266ads/config.mk must be changed from 0xfe000000 to  !!
38    !!  0xfff00000                                                     !!
39    !!  The CFG_HRCW_MASTER define below must also be changed to match !!
40    !!                                                                 !!
41    !!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!!
42  */
43
44 #ifndef __CONFIG_H
45 #define __CONFIG_H
46
47 /*
48  * High Level Configuration Options
49  * (easy to change)
50  */
51
52 #define CONFIG_MPC8260          1       /* This is an MPC8260 CPU       */
53 #define CONFIG_MPC8266ADS       1       /* ...on motorola ADS board     */
54 #define CONFIG_CPM2             1       /* Has a CPM2 */
55
56 #define CONFIG_BOARD_EARLY_INIT_F 1     /* Call board_early_init_f      */
57
58 /* allow serial and ethaddr to be overwritten */
59 #define CONFIG_ENV_OVERWRITE
60
61 /*
62  * select serial console configuration
63  *
64  * if either CONFIG_CONS_ON_SMC or CONFIG_CONS_ON_SCC is selected, then
65  * CONFIG_CONS_INDEX must be set to the channel number (1-2 for SMC, 1-4
66  * for SCC).
67  *
68  * if CONFIG_CONS_NONE is defined, then the serial console routines must
69  * defined elsewhere (for example, on the cogent platform, there are serial
70  * ports on the motherboard which are used for the serial console - see
71  * cogent/cma101/serial.[ch]).
72  */
73 #undef  CONFIG_CONS_ON_SMC              /* define if console on SMC */
74 #define CONFIG_CONS_ON_SCC              /* define if console on SCC */
75 #undef  CONFIG_CONS_NONE                /* define if console on something else */
76 #define CONFIG_CONS_INDEX       1       /* which serial channel for console */
77
78 /*
79  * select ethernet configuration
80  *
81  * if either CONFIG_ETHER_ON_SCC or CONFIG_ETHER_ON_FCC is selected, then
82  * CONFIG_ETHER_INDEX must be set to the channel number (1-4 for SCC, 1-3
83  * for FCC)
84  *
85  * if CONFIG_ETHER_NONE is defined, then either the ethernet routines must be
86  * defined elsewhere (as for the console), or CFG_CMD_NET must be removed
87  * from CONFIG_COMMANDS to remove support for networking.
88  */
89 #undef  CONFIG_ETHER_ON_SCC             /* define if ether on SCC   */
90 #define CONFIG_ETHER_ON_FCC             /* define if ether on FCC   */
91 #undef  CONFIG_ETHER_NONE               /* define if ether on something else */
92 #define CONFIG_ETHER_INDEX      2       /* which channel for ether  */
93 #define CONFIG_MII                      /* MII PHY management           */
94 #define CONFIG_BITBANGMII               /* bit-bang MII PHY management  */
95 /*
96  * Port pins used for bit-banged MII communictions (if applicable).
97  */
98 #define MDIO_PORT       2       /* Port C */
99 #define MDIO_ACTIVE     (iop->pdir |=  0x00400000)
100 #define MDIO_TRISTATE   (iop->pdir &= ~0x00400000)
101 #define MDIO_READ       ((iop->pdat &  0x00400000) != 0)
102
103 #define MDIO(bit)       if(bit) iop->pdat |=  0x00400000; \
104                         else    iop->pdat &= ~0x00400000
105
106 #define MDC(bit)        if(bit) iop->pdat |=  0x00200000; \
107                         else    iop->pdat &= ~0x00200000
108
109 #define MIIDELAY        udelay(1)
110
111 #if (CONFIG_ETHER_INDEX == 2)
112
113 /*
114  * - Rx-CLK is CLK13
115  * - Tx-CLK is CLK14
116  * - Select bus for bd/buffers (see 28-13)
117  * - Half duplex
118  */
119 # define CFG_CMXFCR_MASK        (CMXFCR_FC2 | CMXFCR_RF2CS_MSK | CMXFCR_TF2CS_MSK)
120 # define CFG_CMXFCR_VALUE       (CMXFCR_RF2CS_CLK13 | CMXFCR_TF2CS_CLK14)
121 # define CFG_CPMFCR_RAMTYPE     0
122 # define CFG_FCC_PSMR           (FCC_PSMR_FDE | FCC_PSMR_LPB)
123
124 #endif  /* CONFIG_ETHER_INDEX */
125
126 /* other options */
127 #define CONFIG_HARD_I2C         1       /* To enable I2C support        */
128 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address  */
129 #define CFG_I2C_SLAVE           0x7F
130 #define CFG_I2C_EEPROM_ADDR_LEN 1
131
132 /* PCI */
133 #define CONFIG_PCI
134 #define CONFIG_PCI_PNP
135 #define CONFIG_PCI_BOOTDELAY 0
136 #undef CONFIG_PCI_SCAN_SHOW
137
138 /*-----------------------------------------------------------------------
139  * Definitions for Serial Presence Detect EEPROM address
140  * (to get SDRAM settings)
141  */
142 #define SPD_EEPROM_ADDRESS      0x50
143
144 #define CONFIG_8260_CLKIN       66000000        /* in Hz */
145 #define CONFIG_BAUDRATE         115200
146
147 /*
148  * Command line configuration.
149  */
150 #include <config_cmd_all.h>
151
152 #undef CONFIG_CMD_BEDBUG
153 #undef CONFIG_CMD_BMP
154 #undef CONFIG_CMD_BSP
155 #undef CONFIG_CMD_DATE
156 #undef CONFIG_CMD_DHCP
157 #undef CONFIG_CMD_DISPLAY
158 #undef CONFIG_CMD_DOC
159 #undef CONFIG_CMD_DTT
160 #undef CONFIG_CMD_EEPROM
161 #undef CONFIG_CMD_ELF
162 #undef CONFIG_CMD_EXT2
163 #undef CONFIG_CMD_FDC
164 #undef CONFIG_CMD_FDOS
165 #undef CONFIG_CMD_HWFLOW
166 #undef CONFIG_CMD_IDE
167 #undef CONFIG_CMD_JFFS2
168 #undef CONFIG_CMD_KGDB
169 #undef CONFIG_CMD_MMC
170 #undef CONFIG_CMD_NAND
171 #undef CONFIG_CMD_PCMCIA
172 #undef CONFIG_CMD_REISER
173 #undef CONFIG_CMD_SCSI
174 #undef CONFIG_CMD_SPI
175 #undef CONFIG_CMD_SNTP
176 #undef CONFIG_CMD_VFD
177 #undef CONFIG_CMD_UNIVERSE
178 #undef CONFIG_CMD_USB
179 #undef CONFIG_CMD_XIMG
180
181 /* Define a command string that is automatically executed when no character
182  * is read on the console interface withing "Boot Delay" after reset.
183  */
184 #undef  CONFIG_BOOT_ROOT_INITRD         /* Use ram disk for the root file system */
185 #define CONFIG_BOOT_ROOT_NFS            /* Use a NFS mounted root file system */
186
187 #ifdef CONFIG_BOOT_ROOT_INITRD
188 #define CONFIG_BOOTCOMMAND \
189         "version;" \
190         "echo;" \
191         "bootp;" \
192         "setenv bootargs root=/dev/ram0 rw " \
193         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off;" \
194         "bootm"
195 #endif /* CONFIG_BOOT_ROOT_INITRD */
196
197 #ifdef CONFIG_BOOT_ROOT_NFS
198 #define CONFIG_BOOTCOMMAND \
199         "version;" \
200         "echo;" \
201         "bootp;" \
202         "setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath} " \
203         "ip=${ipaddr}:${serverip}:${gatewayip}:${netmask}:${hostname}::off;" \
204         "bootm"
205 #endif /* CONFIG_BOOT_ROOT_NFS */
206
207 /* Add support for a few extra bootp options like:
208  *      - File size
209  *      - DNS
210  */
211 #define CONFIG_BOOTP_MASK       (CONFIG_BOOTP_DEFAULT | \
212                                  CONFIG_BOOTP_BOOTFILESIZE | \
213                                  CONFIG_BOOTP_DNS)
214
215 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds */
216
217 #if defined(CONFIG_CMD_KGDB)
218 #undef  CONFIG_KGDB_ON_SMC              /* define if kgdb on SMC */
219 #define CONFIG_KGDB_ON_SCC              /* define if kgdb on SCC */
220 #undef  CONFIG_KGDB_NONE                /* define if kgdb on something else */
221 #define CONFIG_KGDB_INDEX       2       /* which serial channel for kgdb */
222 #define CONFIG_KGDB_BAUDRATE    115200  /* speed to run kgdb serial port at */
223 #endif
224
225 #undef  CONFIG_WATCHDOG                 /* disable platform specific watchdog */
226
227 /*
228  * Miscellaneous configurable options
229  */
230 #define CFG_LONGHELP                    /* undef to save memory     */
231 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt   */
232 #if defined(CONFIG_CMD_KGDB)
233 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size  */
234 #else
235 #define CFG_CBSIZE      256                     /* Console I/O Buffer Size  */
236 #endif
237 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16)   /* Print Buffer Size */
238 #define CFG_MAXARGS     16                      /* max number of command args   */
239 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
240
241 #define CFG_MEMTEST_START       0x00100000      /* memtest works on */
242 #define CFG_MEMTEST_END         0x00f00000      /* 1 ... 15 MB in DRAM  */
243
244 #undef CONFIG_CLOCKS_IN_MHZ             /* clocks passsed to Linux in MHz */
245                                         /* for versions < 2.4.5-pre5    */
246
247 #define CFG_LOAD_ADDR           0x100000        /* default load address */
248
249 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
250
251 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200, 230400 }
252
253 #define CFG_FLASH_BASE          0xFE000000
254 #define FLASH_BASE              0xFE000000
255 #define CFG_MAX_FLASH_BANKS     1       /* max num of memory banks      */
256 #define CFG_MAX_FLASH_SECT      32      /* max num of sects on one chip */
257 #define CFG_FLASH_SIZE          8
258 #define CFG_FLASH_ERASE_TOUT    8000    /* Timeout for Flash Erase (in ms)    */
259 #define CFG_FLASH_WRITE_TOUT    5       /* Timeout for Flash Write (in ms)    */
260
261 #undef  CFG_FLASH_CHECKSUM
262
263 /* this is stuff came out of the Motorola docs */
264 /* Only change this if you also change the Hardware configuration Word */
265 #define CFG_DEFAULT_IMMR        0x0F010000
266
267 /* Set IMMR to 0xF0000000 or above to boot Linux  */
268 #define CFG_IMMR                0xF0000000
269 #define CFG_BCSR                0xF8000000
270 #define CFG_PCI_INT             0xF8200000      /* PCI interrupt controller */
271
272 /* Define CONFIG_VERY_BIG_RAM to allow use of SDRAMs larger than 256MBytes
273  */
274 /*#define CONFIG_VERY_BIG_RAM   1*/
275
276 /* What should be the base address of SDRAM DIMM and how big is
277  * it (in Mbytes)?  This will normally auto-configure via the SPD.
278 */
279 #define CFG_SDRAM_BASE 0x00000000
280 #define CFG_SDRAM_SIZE 16
281
282 #define SDRAM_SPD_ADDR 0x50
283
284 /*-----------------------------------------------------------------------
285  * BR2,BR3 - Base Register
286  *     Ref: Section 10.3.1 on page 10-14
287  * OR2,OR3 - Option Register
288  *     Ref: Section 10.3.2 on page 10-16
289  *-----------------------------------------------------------------------
290  */
291
292 /* Bank 2,3 - SDRAM DIMM
293  */
294
295 /* The BR2 is configured as follows:
296  *
297  *     - Base address of 0x00000000
298  *     - 64 bit port size (60x bus only)
299  *     - Data errors checking is disabled
300  *     - Read and write access
301  *     - SDRAM 60x bus
302  *     - Access are handled by the memory controller according to MSEL
303  *     - Not used for atomic operations
304  *     - No data pipelining is done
305  *     - Valid
306  */
307 #define CFG_BR2_PRELIM  ((CFG_SDRAM_BASE & BRx_BA_MSK) |\
308                          BRx_PS_64                      |\
309                          BRx_MS_SDRAM_P                 |\
310                          BRx_V)
311
312 #define CFG_BR3_PRELIM  ((CFG_SDRAM_BASE & BRx_BA_MSK) |\
313                          BRx_PS_64                      |\
314                          BRx_MS_SDRAM_P                 |\
315                          BRx_V)
316
317 /* With a 64 MB DIMM, the OR2 is configured as follows:
318  *
319  *     - 64 MB
320  *     - 4 internal banks per device
321  *     - Row start address bit is A8 with PSDMR[PBI] = 0
322  *     - 12 row address lines
323  *     - Back-to-back page mode
324  *     - Internal bank interleaving within save device enabled
325  */
326 #if (CFG_SDRAM_SIZE == 64)
327 #define CFG_OR2_PRELIM  (MEG_TO_AM(CFG_SDRAM_SIZE)      |\
328                          ORxS_BPD_4                     |\
329                          ORxS_ROWST_PBI0_A8             |\
330                          ORxS_NUMR_12)
331 #elif (CFG_SDRAM_SIZE == 16)
332 #define CFG_OR2_PRELIM  (0xFF000C80)
333 #else
334 #error "INVALID SDRAM CONFIGURATION"
335 #endif
336
337 /*-----------------------------------------------------------------------
338  * PSDMR - 60x Bus SDRAM Mode Register
339  *     Ref: Section 10.3.3 on page 10-21
340  *-----------------------------------------------------------------------
341  */
342
343 #if (CFG_SDRAM_SIZE == 64)
344 /* With a 64 MB DIMM, the PSDMR is configured as follows:
345  *
346  *     - Bank Based Interleaving,
347  *     - Refresh Enable,
348  *     - Address Multiplexing where A5 is output on A14 pin
349  *       (A6 on A15, and so on),
350  *     - use address pins A14-A16 as bank select,
351  *     - A9 is output on SDA10 during an ACTIVATE command,
352  *     - earliest timing for ACTIVATE command after REFRESH command is 7 clocks,
353  *     - earliest timing for ACTIVATE or REFRESH command after PRECHARGE command
354  *       is 3 clocks,
355  *     - earliest timing for READ/WRITE command after ACTIVATE command is
356  *       2 clocks,
357  *     - earliest timing for PRECHARGE after last data was read is 1 clock,
358  *     - earliest timing for PRECHARGE after last data was written is 1 clock,
359  *     - CAS Latency is 2.
360  */
361 #define CFG_PSDMR       (PSDMR_RFEN           |\
362                          PSDMR_SDAM_A14_IS_A5 |\
363                          PSDMR_BSMA_A14_A16   |\
364                          PSDMR_SDA10_PBI0_A9  |\
365                          PSDMR_RFRC_7_CLK     |\
366                          PSDMR_PRETOACT_3W    |\
367                          PSDMR_ACTTORW_2W     |\
368                          PSDMR_LDOTOPRE_1C    |\
369                          PSDMR_WRC_1C         |\
370                          PSDMR_CL_2)
371 #elif (CFG_SDRAM_SIZE == 16)
372 /* With a 16 MB DIMM, the PSDMR is configured as follows:
373  *
374  *   configuration parameters found in Motorola documentation
375  */
376 #define CFG_PSDMR       (0x016EB452)
377 #else
378 #error "INVALID SDRAM CONFIGURATION"
379 #endif
380
381 #define RS232EN_1               0x02000002
382 #define RS232EN_2               0x01000001
383 #define FETHIEN                 0x08000008
384 #define FETH_RST                0x04000004
385
386 #define CFG_INIT_RAM_ADDR       CFG_IMMR
387 #define CFG_INIT_RAM_END        0x4000  /* End of used area in DPRAM    */
388 #define CFG_GBL_DATA_SIZE       128     /* size in bytes reserved for initial data */
389 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
390 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
391
392 /* Use this HRCW for booting from address 0xfe00000 (JP3 in setting 1-2)  */
393 /* 0x0EB2B645 */
394 #define CFG_HRCW_MASTER (( HRCW_BPS11 | HRCW_CIP )                              |\
395                          ( HRCW_L2CPC10 | HRCW_DPPC11 | HRCW_ISB010 )           |\
396                          ( HRCW_BMS | HRCW_MMR11 | HRCW_LBPC01 | HRCW_APPC10 )  |\
397                          ( HRCW_CS10PC01 | HRCW_MODCK_H0101 )                   \
398                         )
399
400 /* Use this HRCW for booting from address 0xfff0000 (JP3 in setting 2-3)  */
401 /* #define CFG_HRCW_MASTER 0x0cb23645 */
402
403 /* This value should actually be situated in the first 256 bytes of the FLASH
404         which on the standard MPC8266ADS board is at address 0xFF800000
405         The linker script places it at 0xFFF00000 instead.
406
407         It still works, however, as long as the ADS board jumper JP3 is set to
408         position 2-3 so the board is using the BCSR as Hardware Configuration Word
409
410         If you want to use the one defined here instead, ust copy the first 256 bytes from
411         0xfff00000 to 0xff800000  (for 8MB flash)
412
413         - Rune
414
415 */
416
417 /* no slaves */
418 #define CFG_HRCW_SLAVE1 0
419 #define CFG_HRCW_SLAVE2 0
420 #define CFG_HRCW_SLAVE3 0
421 #define CFG_HRCW_SLAVE4 0
422 #define CFG_HRCW_SLAVE5 0
423 #define CFG_HRCW_SLAVE6 0
424 #define CFG_HRCW_SLAVE7 0
425
426 #define BOOTFLAG_COLD   0x01    /* Normal Power-On: Boot from FLASH  */
427 #define BOOTFLAG_WARM   0x02    /* Software reboot           */
428
429 #define CFG_MONITOR_BASE    TEXT_BASE
430 #if (CFG_MONITOR_BASE < CFG_FLASH_BASE)
431 #   define CFG_RAMBOOT
432 #endif
433
434 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 kB for Monitor   */
435 #define CFG_MALLOC_LEN          (128 << 10)     /* Reserve 128 kB for malloc()  */
436 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
437
438 #ifndef CFG_RAMBOOT
439 #  define CFG_ENV_IS_IN_FLASH   1
440 #    define CFG_ENV_ADDR        (CFG_MONITOR_BASE + 0x40000)
441 #    define CFG_ENV_SECT_SIZE   0x40000
442 #else
443 #  define CFG_ENV_IS_IN_NVRAM   1
444 #  define CFG_ENV_ADDR          (CFG_MONITOR_BASE - 0x1000)
445 #  define CFG_ENV_SIZE          0x200
446 #endif /* CFG_RAMBOOT */
447
448 #define CFG_CACHELINE_SIZE      32      /* For MPC8260 CPU */
449 #if defined(CONFIG_CMD_KGDB)
450 #  define CFG_CACHELINE_SHIFT   5       /* log base 2 of the above value */
451 #endif
452
453 /*-----------------------------------------------------------------------
454  * HIDx - Hardware Implementation-dependent Registers                    2-11
455  *-----------------------------------------------------------------------
456  * HID0 also contains cache control - initially enable both caches and
457  * invalidate contents, then the final state leaves only the instruction
458  * cache enabled. Note that Power-On and Hard reset invalidate the caches,
459  * but Soft reset does not.
460  *
461  * HID1 has only read-only information - nothing to set.
462  */
463 /*#define CFG_HID0_INIT         0 */
464 #define CFG_HID0_INIT   (HID0_ICE  |\
465                          HID0_DCE  |\
466                          HID0_ICFI |\
467                          HID0_DCI  |\
468                          HID0_IFEM |\
469                          HID0_ABE)
470
471 #define CFG_HID0_FINAL          (HID0_ICE | HID0_IFEM | HID0_ABE )
472
473 #define CFG_HID2                0
474
475 #define CFG_SYPCR               0xFFFFFFC3
476 #define CFG_BCR                 0x004C0000
477 #define CFG_SIUMCR              0x4E64C000
478 #define CFG_SCCR                0x00000000
479
480 /*      local bus memory map
481  *
482  *      0x00000000-0x03FFFFFF    64MB   SDRAM
483  *      0x80000000-0x9FFFFFFF   512MB   outbound prefetchable PCI memory window
484  *      0xA0000000-0xBFFFFFFF   512MB   outbound non-prefetchable PCI memory window
485  *      0xF0000000-0xF001FFFF   128KB   MPC8266 internal memory
486  *      0xF4000000-0xF7FFFFFF    64MB   outbound PCI I/O window
487  *      0xF8000000-0xF8007FFF    32KB   BCSR
488  *      0xF8100000-0xF8107FFF    32KB   ATM UNI
489  *      0xF8200000-0xF8207FFF    32KB   PCI interrupt controller
490  *      0xF8300000-0xF8307FFF    32KB   EEPROM
491  *      0xFE000000-0xFFFFFFFF    32MB   flash
492  */
493 #define CFG_BR0_PRELIM  0xFE001801              /* flash */
494 #define CFG_OR0_PRELIM  0xFE000836
495 #define CFG_BR1_PRELIM  (CFG_BCSR | 0x1801)     /* BCSR */
496 #define CFG_OR1_PRELIM  0xFFFF8010
497 #define CFG_BR4_PRELIM  0xF8300801              /* EEPROM */
498 #define CFG_OR4_PRELIM  0xFFFF8846
499 #define CFG_BR5_PRELIM  0xF8100801              /* PM5350 ATM UNI */
500 #define CFG_OR5_PRELIM  0xFFFF8E36
501 #define CFG_BR8_PRELIM  (CFG_PCI_INT | 0x1801)  /* PCI interrupt controller */
502 #define CFG_OR8_PRELIM  0xFFFF8010
503
504 #define CFG_RMR                 0x0001
505 #define CFG_TMCNTSC             (TMCNTSC_SEC|TMCNTSC_ALR|TMCNTSC_TCF|TMCNTSC_TCE)
506 #define CFG_PISCR               (PISCR_PS|PISCR_PTF|PISCR_PTE)
507 #define CFG_RCCR                0
508 #define CFG_MPTPR               0x00001900
509 #define CFG_PSRT                0x00000021
510
511 /* This address must not exist */
512 #define CFG_RESET_ADDRESS       0xFCFFFF00
513
514 /* PCI Memory map (if different from default map */
515 #define CFG_PCI_SLV_MEM_LOCAL   CFG_SDRAM_BASE          /* Local base */
516 #define CFG_PCI_SLV_MEM_BUS             0x00000000              /* PCI base */
517 #define CFG_PICMR0_MASK_ATTRIB  (PICMR_MASK_512MB | PICMR_ENABLE | \
518                                  PICMR_PREFETCH_EN)
519
520 /*
521  * These are the windows that allow the CPU to access PCI address space.
522  * All three PCI master windows, which allow the CPU to access PCI
523  * prefetch, non prefetch, and IO space (see below), must all fit within
524  * these windows.
525  */
526
527 /* PCIBR0 */
528 #define CFG_PCI_MSTR0_LOCAL             0x80000000              /* Local base */
529 #define CFG_PCIMSK0_MASK                PCIMSK_1GB              /* Size of window */
530 /* PCIBR1 */
531 #define CFG_PCI_MSTR1_LOCAL             0xF4000000              /* Local base */
532 #define CFG_PCIMSK1_MASK                PCIMSK_64MB             /* Size of window */
533
534 /*
535  * Master window that allows the CPU to access PCI Memory (prefetch).
536  * This window will be setup with the first set of Outbound ATU registers
537  * in the bridge.
538  */
539
540 #define CFG_PCI_MSTR_MEM_LOCAL  0x80000000                      /* Local base */
541 #define CFG_PCI_MSTR_MEM_BUS    0x80000000                      /* PCI base   */
542 #define CFG_CPU_PCI_MEM_START   PCI_MSTR_MEM_LOCAL
543 #define CFG_PCI_MSTR_MEM_SIZE   0x20000000                      /* 512MB */
544 #define CFG_POCMR0_MASK_ATTRIB  (POCMR_MASK_512MB | POCMR_ENABLE | POCMR_PREFETCH_EN)
545
546 /*
547  * Master window that allows the CPU to access PCI Memory (non-prefetch).
548  * This window will be setup with the second set of Outbound ATU registers
549  * in the bridge.
550  */
551
552 #define CFG_PCI_MSTR_MEMIO_LOCAL    0xA0000000                  /* Local base */
553 #define CFG_PCI_MSTR_MEMIO_BUS      0xA0000000                  /* PCI base   */
554 #define CFG_CPU_PCI_MEMIO_START     PCI_MSTR_MEMIO_LOCAL
555 #define CFG_PCI_MSTR_MEMIO_SIZE     0x20000000                  /* 512MB */
556 #define CFG_POCMR1_MASK_ATTRIB      (POCMR_MASK_512MB | POCMR_ENABLE)
557
558 /*
559  * Master window that allows the CPU to access PCI IO space.
560  * This window will be setup with the third set of Outbound ATU registers
561  * in the bridge.
562  */
563
564 #define CFG_PCI_MSTR_IO_LOCAL       0xF4000000                  /* Local base */
565 #define CFG_PCI_MSTR_IO_BUS         0xF4000000                  /* PCI base   */
566 #define CFG_CPU_PCI_IO_START        PCI_MSTR_IO_LOCAL
567 #define CFG_PCI_MSTR_IO_SIZE        0x04000000                  /* 64MB */
568 #define CFG_POCMR2_MASK_ATTRIB      (POCMR_MASK_64MB | POCMR_ENABLE | POCMR_PCI_IO)
569
570 /*
571  * JFFS2 partitions
572  *
573  */
574 /* No command line, one static partition, whole device */
575 #undef CONFIG_JFFS2_CMDLINE
576 #define CONFIG_JFFS2_DEV                "nor0"
577 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
578 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
579
580 /* mtdparts command line support */
581 /*
582 #define CONFIG_JFFS2_CMDLINE
583 #define MTDIDS_DEFAULT          ""
584 #define MTDPARTS_DEFAULT        ""
585 */
586
587 #endif /* __CONFIG_H */