global: Move remaining CONFIG_SYS_* to CFG_SYS_*
[platform/kernel/u-boot.git] / include / configs / M5249EVB.h
1 /* SPDX-License-Identifier: GPL-2.0+ */
2 /*
3  * Configuation settings for the esd TASREG board.
4  *
5  * (C) Copyright 2004
6  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
7  */
8
9 /*
10  * board/config.h - configuration options, board specific
11  */
12
13 #ifndef _M5249EVB_H
14 #define _M5249EVB_H
15
16 /*
17  * High Level Configuration Options
18  * (easy to change)
19  */
20
21 #define CFG_SYS_UART_PORT               (0)
22
23 #undef CONFIG_MONITOR_IS_IN_RAM         /* no pre-loader required!!! ;-) */
24
25 /*
26  * Clock configuration: enable only one of the following options
27  */
28
29 #undef  CFG_SYS_PLL_BYPASS                              /* bypass PLL for test purpose */
30 #define CFG_SYS_FAST_CLK                1               /* MCF5249 can run at 140MHz   */
31 #define CFG_SYS_CLK                     132025600       /* MCF5249 can run at 140MHz   */
32
33 /*
34  * Low Level Configuration Settings
35  * (address mappings, register initial values, etc.)
36  * You should know what you are doing if you make changes here.
37  */
38
39 #define CFG_SYS_MBAR            0x10000000      /* Register Base Addrs */
40 #define CFG_SYS_MBAR2           0x80000000
41
42 /*-----------------------------------------------------------------------
43  * Definitions for initial stack pointer and data area (in DPRAM)
44  */
45 #define CFG_SYS_INIT_RAM_ADDR   0x20000000
46 #define CFG_SYS_INIT_RAM_SIZE   0x1000  /* Size of used area in internal SRAM   */
47
48 #define LDS_BOARD_TEXT \
49         . = DEFINED(env_offset) ? env_offset : .; \
50         env/embedded.o(.text);
51
52 /*-----------------------------------------------------------------------
53  * Start addresses for the final memory configuration
54  * (Set up by the startup code)
55  * Please note that CFG_SYS_SDRAM_BASE _must_ start at 0
56  */
57 #define CFG_SYS_SDRAM_BASE              0x00000000
58 #define CFG_SYS_SDRAM_SIZE              16              /* SDRAM size in MB */
59 #define CFG_SYS_FLASH_BASE              (CFG_SYS_CS0_BASE)
60
61 #if 0 /* test-only */
62 #define CONFIG_PRAM             512 /* test-only for SDRAM problem!!!!!!!!!!!!!!!!!!!! */
63 #endif
64
65 /*
66  * For booting Linux, the board info and command line data
67  * have to be in the first 8 MB of memory, since this is
68  * the maximum mapped by the Linux kernel during initialization ??
69  */
70 #define CFG_SYS_BOOTMAPSZ               (CFG_SYS_SDRAM_BASE + (CFG_SYS_SDRAM_SIZE << 20))
71
72 /*-----------------------------------------------------------------------
73  * FLASH organization
74  */
75 #ifdef CONFIG_SYS_FLASH_CFI
76
77 #       define CFG_SYS_FLASH_SIZE               0x1000000       /* Max size that the board might have */
78 #       define CFG_SYS_FLASH_BANKS_LIST { CFG_SYS_FLASH_BASE }
79 #endif
80
81 /*-----------------------------------------------------------------------
82  * Cache Configuration
83  */
84
85 #define ICACHE_STATUS                   (CFG_SYS_INIT_RAM_ADDR + \
86                                          CFG_SYS_INIT_RAM_SIZE - 8)
87 #define DCACHE_STATUS                   (CFG_SYS_INIT_RAM_ADDR + \
88                                          CFG_SYS_INIT_RAM_SIZE - 4)
89 #define CFG_SYS_ICACHE_INV              (CF_CACR_DCM)
90 #define CFG_SYS_CACHE_ACR0              (CFG_SYS_FLASH_BASE | \
91                                          CF_ADDRMASK(2) | \
92                                          CF_ACR_EN | CF_ACR_SM_ALL)
93 #define CFG_SYS_CACHE_ACR1              (CFG_SYS_SDRAM_BASE | \
94                                          CF_ADDRMASK(CFG_SYS_SDRAM_SIZE) | \
95                                          CF_ACR_EN | CF_ACR_SM_ALL)
96 #define CFG_SYS_CACHE_ICACR             (CF_CACR_CENB | CF_CACR_CEIB | \
97                                          CF_CACR_DBWE)
98
99 /*-----------------------------------------------------------------------
100  * Memory bank definitions
101  */
102
103 /* CS0 - AMD Flash, address 0xffc00000 */
104 #define CFG_SYS_CS0_BASE                0xffe00000
105 #define CFG_SYS_CS0_CTRL                0x00001980      /* WS=0110, AA=1, PS=10         */
106 /** Note: There is a CSMR0/DRAM vector problem, need to disable C/I ***/
107 #define CFG_SYS_CS0_MASK                0x003f0021      /* 4MB, AA=0, WP=0, C/I=1, V=1  */
108
109 /* CS1 - FPGA, address 0xe0000000 */
110 #define CFG_SYS_CS1_BASE                0xe0000000
111 #define CFG_SYS_CS1_CTRL                0x00000d80      /* WS=0011, AA=1, PS=10         */
112 #define CFG_SYS_CS1_MASK                0x00010001      /* 128kB, AA=0, WP=0, C/I=0, V=1*/
113
114 /*-----------------------------------------------------------------------
115  * Port configuration
116  */
117 #define CFG_SYS_GPIO_FUNC               0x00000008      /* Set gpio pins: none          */
118 #define CFG_SYS_GPIO1_FUNC              0x00df00f0      /* 36-39(SWITCH),48-52(FPGAs),54*/
119 #define CFG_SYS_GPIO_EN         0x00000008      /* Set gpio output enable       */
120 #define CFG_SYS_GPIO1_EN                0x00c70000      /* Set gpio output enable       */
121 #define CFG_SYS_GPIO_OUT                0x00000008      /* Set outputs to default state */
122 #define CFG_SYS_GPIO1_OUT               0x00c70000      /* Set outputs to default state */
123 #define CFG_SYS_GPIO1_LED               0x00400000      /* user led                     */
124
125 #endif  /* M5249 */