91dbf3360459f7052a323ee08be1b686a883fccf
[platform/kernel/u-boot.git] / include / configs / KUP4X.h
1 /*
2  * (C) Copyright 2000-2005
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  * Klaus Heydeck, Kieback & Peter GmbH & Co KG, heydeck@kieback-peter.de
5  *
6  * SPDX-License-Identifier:     GPL-2.0+
7  */
8
9 /*
10  * board/config.h - configuration options, board specific
11  * Derived from ../tqm8xx/tqm8xx.c
12  */
13
14 #ifndef __CONFIG_H
15 #define __CONFIG_H
16
17 /*
18  * High Level Configuration Options
19  * (easy to change)
20  */
21
22 #define CONFIG_MPC859T          1       /* This is a MPC859T CPU        */
23 #define CONFIG_KUP4X            1       /* ...on a KUP4X module         */
24
25 #define CONFIG_SYS_TEXT_BASE    0x40000000
26
27 #define CONFIG_8xx_CONS_SMC1    1       /* Console is on SMC1           */
28 #undef  CONFIG_8xx_CONS_SMC2
29 #undef  CONFIG_8xx_CONS_NONE
30 #define CONFIG_BAUDRATE         115200  /* console baudrate             */
31
32 #define CONFIG_BOOTDELAY        1       /* autoboot after 1 second      */
33
34 #define CONFIG_BOARD_TYPES      1       /* support board types          */
35
36 #define CONFIG_SYS_8XX_FACT             8       /* Multiply by 8        */
37 #define CONFIG_SYS_8XX_XIN              16000000        /* 16 MHz in    */
38
39
40 #define MPC8XX_HZ ((CONFIG_SYS_8XX_XIN) * (CONFIG_SYS_8XX_FACT))
41
42 /* should ALWAYS define this, measure_gclk in speed.c is unreliable */
43 /* in general, we always know this for FADS+new ADS anyway */
44 #define CONFIG_8xx_GCLK_FREQ     MPC8XX_HZ
45
46
47 #undef  CONFIG_BOOTARGS
48
49
50 #define CONFIG_EXTRA_ENV_SETTINGS                                               \
51 "slot_a_boot=setenv bootargs root=/dev/hda2 ip=off;"                            \
52   "run addhw;diskboot 200000 0:1;bootm 200000\0"                                \
53 "usb_boot=setenv bootargs root=/dev/sda2 ip=off;                                \
54  run addhw; sleep 2; usb reset; usb scan; usbboot 200000 0:1;                   \
55  usb stop; bootm 200000\0"                                                      \
56 "nfs_boot=dhcp;run nfsargs addip addhw;bootm 200000\0"                          \
57 "panic_boot=echo No Bootdevice !!! reset\0"                                     \
58 "nfsargs=setenv bootargs root=/dev/nfs rw nfsroot=${serverip}:${rootpath}\0"    \
59 "ramargs=setenv bootargs root=/dev/ram rw\0"                                    \
60 "addip=setenv bootargs ${bootargs} ip=${ipaddr}:${serverip}:${gatewayip}"       \
61  ":${netmask}:${hostname}:${netdev}:off\0"                                      \
62 "addhw=setenv bootargs ${bootargs} hw=${hw} key1=${key1} panic=1\0"             \
63 "netdev=eth0\0"                                                                 \
64 "silent=1\0"                                                                    \
65 "load=tftp 200000 bootloader-4x.bitmap;tftp 100000 bootloader-4x.bin\0"         \
66 "update=protect off 1:0-5;era 1:0-5;cp.b 100000 40000000 ${filesize};"          \
67  "cp.b 200000 40040000 14000\0"
68
69 #define CONFIG_BOOTCOMMAND  \
70     "run usb_boot;run slot_a_boot;run nfs_boot;run panic_boot"
71
72
73 #define CONFIG_MISC_INIT_R      1
74 #define CONFIG_MISC_INIT_F      1
75
76 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
77 #undef  CONFIG_SYS_LOADS_BAUD_CHANGE    /* don't allow baudrate change  */
78
79 #define CONFIG_WATCHDOG         1       /* watchdog enabled             */
80
81 #define CONFIG_STATUS_LED       1       /* Status LED enabled           */
82
83 #undef  CONFIG_CAN_DRIVER               /* CAN Driver support disabled  */
84
85 /*
86  * BOOTP options
87  */
88 #define CONFIG_BOOTP_SUBNETMASK
89 #define CONFIG_BOOTP_GATEWAY
90 #define CONFIG_BOOTP_HOSTNAME
91 #define CONFIG_BOOTP_BOOTPATH
92 #define CONFIG_BOOTP_BOOTFILESIZE
93
94
95 #define CONFIG_MAC_PARTITION
96 #define CONFIG_DOS_PARTITION
97
98 /*
99  * enable I2C and select the hardware/software driver
100  */
101 #define CONFIG_SYS_I2C
102 #define CONFIG_SYS_I2C_SOFT             /* I2C bit-banged */
103
104 #ifdef CONFIG_SYS_I2C_SOFT
105 #define CONFIG_SYS_I2C_SOFT_SPEED       93000   /* 93 kHz is supposed to work */
106 #define CONFIG_SYS_I2C_SOFT_SLAVE       0xFE
107
108 /*
109  * Software (bit-bang) I2C driver configuration
110  */
111 #define PB_SCL          0x00000020      /* PB 26 */
112 #define PB_SDA          0x00000010      /* PB 27 */
113
114 #define I2C_INIT        (immr->im_cpm.cp_pbdir |=  PB_SCL)
115 #define I2C_ACTIVE      (immr->im_cpm.cp_pbdir |=  PB_SDA)
116 #define I2C_TRISTATE    (immr->im_cpm.cp_pbdir &= ~PB_SDA)
117 #define I2C_READ        ((immr->im_cpm.cp_pbdat & PB_SDA) != 0)
118 #define I2C_SDA(bit)    if(bit) immr->im_cpm.cp_pbdat |=  PB_SDA; \
119                         else    immr->im_cpm.cp_pbdat &= ~PB_SDA
120 #define I2C_SCL(bit)    if(bit) immr->im_cpm.cp_pbdat |=  PB_SCL; \
121                         else    immr->im_cpm.cp_pbdat &= ~PB_SCL
122 #define I2C_DELAY       udelay(2)       /* 1/4 I2C clock duration */
123 #endif  /* CONFIG_SYS_I2C_SOFT */
124
125
126 /*-----------------------------------------------------------------------
127  * I2C Configuration
128  */
129
130 #define CONFIG_SYS_I2C_PICIO_ADDR       0x21    /* PCF8574 IO Expander  */
131 #define CONFIG_SYS_I2C_RTC_ADDR 0x51    /* PCF8563 RTC                  */
132
133
134 /* List of I2C addresses to be verified by POST */
135
136 #define CONFIG_SYS_POST_I2C_ADDRS       {CONFIG_SYS_I2C_PICIO_ADDR,     \
137                                          CONFIG_SYS_I2C_RTC_ADDR,       \
138                                         }
139
140
141 #define CONFIG_RTC_PCF8563              /* use Philips PCF8563 RTC      */
142
143 #define CONFIG_SYS_DISCOVER_PHY
144 #define CONFIG_MII
145
146 #undef CONFIG_KUP4K_LOGO
147
148 /* Define to allow the user to overwrite serial and ethaddr */
149 #define CONFIG_ENV_OVERWRITE
150
151
152 /* POST support */
153 #define CONFIG_POST             (CONFIG_SYS_POST_CPU       | \
154                                  CONFIG_SYS_POST_RTC       | \
155                                  CONFIG_SYS_POST_I2C)
156
157
158 /*
159  * Command line configuration.
160  */
161 #include <config_cmd_default.h>
162
163 #define CONFIG_CMD_DATE
164 #define CONFIG_CMD_DHCP
165 #define CONFIG_CMD_FAT
166 #define CONFIG_CMD_I2C
167 #define CONFIG_CMD_IDE
168 #define CONFIG_CMD_NFS
169 #define CONFIG_CMD_SNTP
170 #define CONFIG_CMD_USB
171
172 #ifdef CONFIG_POST
173     #define CONFIG_CMD_DIAG
174 #endif
175
176 /*
177  * Miscellaneous configurable options
178  */
179 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
180 #if defined(CONFIG_CMD_KGDB)
181 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
182 #else
183 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
184 #endif
185 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
186 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
187 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
188
189 #define CONFIG_SYS_MEMTEST_START        0x000400000     /* memtest works on     */
190 #define CONFIG_SYS_MEMTEST_END          0x003C00000     /* 4 ... 60 MB in DRAM  */
191 #define CONFIG_SYS_LOAD_ADDR            0x200000        /* default load address */
192
193 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
194
195 #define CONFIG_SYS_BAUDRATE_TABLE       { 9600, 19200, 38400, 115200 }
196
197 #define CONFIG_SYS_CONSOLE_INFO_QUIET 1
198
199 /*
200  * Low Level Configuration Settings
201  * (address mappings, register initial values, etc.)
202  * You should know what you are doing if you make changes here.
203  */
204 /*-----------------------------------------------------------------------
205  * Internal Memory Mapped Register
206  */
207 #define CONFIG_SYS_IMMR         0xFFF00000
208
209 /*-----------------------------------------------------------------------
210  * Definitions for initial stack pointer and data area (in DPRAM)
211  */
212 #define CONFIG_SYS_INIT_RAM_ADDR        CONFIG_SYS_IMMR
213 #define CONFIG_SYS_INIT_RAM_SIZE        0x2F00  /* Size of used area in DPRAM   */
214 #define CONFIG_SYS_GBL_DATA_OFFSET      (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
215 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
216
217 /*-----------------------------------------------------------------------
218  * Start addresses for the final memory configuration
219  * (Set up by the startup code)
220  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
221  */
222 #define CONFIG_SYS_SDRAM_BASE           0x00000000
223 #define CONFIG_SYS_FLASH_BASE           0x40000000
224 #define CONFIG_SYS_MONITOR_LEN          (192 << 10)     /* Reserve 256 kB for Monitor   */
225 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
226 #define CONFIG_SYS_MALLOC_LEN           (128 << 10)     /* Reserve 128 kB for malloc()  */
227
228 /*
229  * For booting Linux, the board info and command line data
230  * have to be in the first 8 MB of memory, since this is
231  * the maximum mapped by the Linux kernel during initialization.
232  */
233 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
234
235 /*-----------------------------------------------------------------------
236  * FLASH organization
237  */
238 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
239 #define CONFIG_SYS_MAX_FLASH_SECT       19      /* max number of sectors on one chip    */
240
241 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
242 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
243
244 #define CONFIG_ENV_IS_IN_FLASH  1
245 #define CONFIG_ENV_OFFSET               0x40000 /*   Offset   of Environment Sector     */
246 #define CONFIG_ENV_SIZE         0x1000  /* Total Size of Environment Sector     */
247 #define CONFIG_ENV_SECT_SIZE    0x10000
248
249 /* Address and size of Redundant Environment Sector     */
250 #if 0
251 #define CONFIG_ENV_OFFSET_REDUND        (CONFIG_ENV_OFFSET+CONFIG_ENV_SIZE)
252 #define CONFIG_ENV_SIZE_REDUND  (CONFIG_ENV_SIZE)
253 #endif
254 /*-----------------------------------------------------------------------
255  * Hardware Information Block
256  */
257 #if 1
258 #define CONFIG_SYS_HWINFO_OFFSET        0x000F0000      /* offset of HW Info block */
259 #define CONFIG_SYS_HWINFO_SIZE          0x00000100      /* size   of HW Info block */
260 #define CONFIG_SYS_HWINFO_MAGIC 0x4B26500D      /* 'K&P<CR>' */
261 #endif
262 /*-----------------------------------------------------------------------
263  * Cache Configuration
264  */
265 #define CONFIG_SYS_CACHELINE_SIZE       16      /* For all MPC8xx CPUs                  */
266 #if defined(CONFIG_CMD_KGDB)
267 #define CONFIG_SYS_CACHELINE_SHIFT      4       /* log base 2 of the above value        */
268 #endif
269
270 /*-----------------------------------------------------------------------
271  * SYPCR - System Protection Control                            11-9
272  * SYPCR can only be written once after reset!
273  *-----------------------------------------------------------------------
274  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
275  */
276 #if 0 && defined(CONFIG_WATCHDOG)       /* KUP uses external TPS3705 WD */
277 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
278                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
279 #else
280 #define CONFIG_SYS_SYPCR        (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
281 #endif
282
283 /*-----------------------------------------------------------------------
284  * SIUMCR - SIU Module Configuration                            11-6
285  *-----------------------------------------------------------------------
286  * PCMCIA config., multi-function pin tri-state
287  */
288 #define CONFIG_SYS_SIUMCR       (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC00)
289
290 /*-----------------------------------------------------------------------
291  * TBSCR - Time Base Status and Control                         11-26
292  *-----------------------------------------------------------------------
293  * Clear Reference Interrupt Status, Timebase freezing enabled
294  */
295 #define CONFIG_SYS_TBSCR        (TBSCR_REFA | TBSCR_REFB | TBSCR_TBF)
296
297
298 /*-----------------------------------------------------------------------
299  * PISCR - Periodic Interrupt Status and Control                11-31
300  *-----------------------------------------------------------------------
301  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
302  */
303 #define CONFIG_SYS_PISCR        (PISCR_PS | PISCR_PITF)
304
305
306 /*-----------------------------------------------------------------------
307  * PLPRCR - PLL, Low-Power, and Reset Control Register  15-30
308  *-----------------------------------------------------------------------
309  * set the PLL, the low-power modes and the reset control (15-29)
310  */
311 #define CONFIG_SYS_PLPRCR       ((CONFIG_SYS_8XX_FACT << PLPRCR_MFI_SHIFT) |    \
312                                 PLPRCR_SPLSS | PLPRCR_TEXPS)
313
314
315 /*-----------------------------------------------------------------------
316  * SCCR - System Clock and reset Control Register               15-27
317  *-----------------------------------------------------------------------
318  * Set clock output, timebase and RTC source and divider,
319  * power management and some other internal clocks
320  */
321 #define SCCR_MASK       SCCR_EBDF00
322 #define CONFIG_SYS_SCCR (SCCR_TBS | SCCR_EBDF01 |  \
323                          SCCR_COM00   | SCCR_DFSYNC00 | SCCR_DFBRG00  | \
324                          SCCR_DFNL000 | SCCR_DFNH000  | SCCR_DFLCD000 | \
325                          SCCR_DFALCD00)
326
327 /*-----------------------------------------------------------------------
328  * PCMCIA stuff
329  *-----------------------------------------------------------------------
330  *
331  */
332
333 /* KUP4K use both slots, SLOT_A as "primary". */
334 #define CONFIG_PCMCIA_SLOT_A 1
335
336 #define CONFIG_SYS_PCMCIA_MEM_ADDR      (0xE0000000)
337 #define CONFIG_SYS_PCMCIA_MEM_SIZE      ( 64 << 20 )
338 #define CONFIG_SYS_PCMCIA_DMA_ADDR      (0xE4000000)
339 #define CONFIG_SYS_PCMCIA_DMA_SIZE      ( 64 << 20 )
340 #define CONFIG_SYS_PCMCIA_ATTRB_ADDR    (0xE8000000)
341 #define CONFIG_SYS_PCMCIA_ATTRB_SIZE    ( 64 << 20 )
342 #define CONFIG_SYS_PCMCIA_IO_ADDR       (0xEC000000)
343 #define CONFIG_SYS_PCMCIA_IO_SIZE       ( 64 << 20 )
344
345 #define PCMCIA_SOCKETS_NO 1
346 #define PCMCIA_MEM_WIN_NO 8
347 /*-----------------------------------------------------------------------
348  * IDE/ATA stuff (Supports IDE harddisk on PCMCIA Adapter)
349  *-----------------------------------------------------------------------
350  */
351
352 #define CONFIG_IDE_PREINIT      1       /* Use preinit IDE hook */
353 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
354
355 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
356 #define CONFIG_IDE_LED                  1   /* LED   for ide supported  */
357 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
358
359 #define CONFIG_SYS_IDE_MAXBUS           1
360 #define CONFIG_SYS_IDE_MAXDEVICE        2
361
362 #define CONFIG_SYS_ATA_IDE0_OFFSET      0x0000
363
364 #define CONFIG_SYS_ATA_IDE1_OFFSET      (4 * CONFIG_SYS_PCMCIA_MEM_SIZE)
365
366 #define CONFIG_SYS_ATA_BASE_ADDR        CONFIG_SYS_PCMCIA_MEM_ADDR
367
368 /* Offset for data I/O                  */
369 #define CONFIG_SYS_ATA_DATA_OFFSET      (CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
370
371 /* Offset for normal register accesses  */
372 #define CONFIG_SYS_ATA_REG_OFFSET       (2 * CONFIG_SYS_PCMCIA_MEM_SIZE + 0x320)
373
374 /* Offset for alternate registers       */
375 #define CONFIG_SYS_ATA_ALT_OFFSET       0x0100
376
377
378 /*-----------------------------------------------------------------------
379  *
380  *-----------------------------------------------------------------------
381  *
382  */
383 #define CONFIG_SYS_DER 0
384
385 /*
386  * Init Memory Controller:
387  *
388  * BR0/1 and OR0/1 (FLASH)
389  */
390 #define FLASH_BASE0_PRELIM      0x40000000      /* FLASH bank #0        */
391
392 /* used to re-map FLASH both when starting from SRAM or FLASH:
393  * restrict access enough to keep SRAM working (if any)
394  * but not too much to meddle with FLASH accesses
395  */
396 #define CONFIG_SYS_REMAP_OR_AM          0x80000000      /* OR addr mask */
397 #define CONFIG_SYS_PRELIM_OR_AM 0xE0000000      /* OR addr mask */
398
399 /*
400  * FLASH timing:
401  */
402 #define CONFIG_SYS_OR_TIMING_FLASH      (OR_ACS_DIV1  | OR_TRLX | OR_CSNT_SAM | \
403                                  OR_SCY_2_CLK | OR_EHTR | OR_BI)
404
405 #define CONFIG_SYS_OR0_REMAP \
406                 (CONFIG_SYS_REMAP_OR_AM  | CONFIG_SYS_OR_TIMING_FLASH)
407 #define CONFIG_SYS_OR0_PRELIM \
408                 (CONFIG_SYS_PRELIM_OR_AM | CONFIG_SYS_OR_TIMING_FLASH)
409 #define CONFIG_SYS_BR0_PRELIM \
410                 ((FLASH_BASE0_PRELIM & BR_BA_MSK) | BR_PS_16 | BR_V )
411
412
413 /* SDRAM timing: Multiplexed addresses, GPL5 output to GPL5_A (don't care)      */
414 #define CONFIG_SYS_OR_TIMING_SDRAM      0x00000A00
415
416
417 #define CONFIG_SYS_MPTPR 0x400
418
419 /*
420  * MAMR settings for SDRAM
421  */
422 #define CONFIG_SYS_MAMR 0x80802114
423
424
425 /*
426  * Chip Selects
427  */
428
429 #define CONFIG_SYS_OR4 0xFFFF8926
430 #define CONFIG_SYS_BR4 0x90000401
431
432 #define LATCH_ADDR 0x90000200
433
434 #define CONFIG_AUTOBOOT_KEYED           /* use key strings to stop autoboot     */
435
436 #define CONFIG_AUTOBOOT_STOP_STR        "."     /* easy to stop for now         */
437 #define CONFIG_SILENT_CONSOLE   1
438
439 #define CONFIG_USB_STORAGE      1
440 #define CONFIG_USB_SL811HS      1
441
442 #endif  /* __CONFIG_H */