Fix malloc size error in ahci_init_one.
[platform/kernel/u-boot.git] / include / configs / CPCI405.h
1 /*
2  * (C) Copyright 2001
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_CPCI405          1       /* ...on a CPCI405 board        */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41
42 #define CONFIG_SYS_CLK_FREQ     33000000 /* external frequency to pll   */
43
44 #define CONFIG_BAUDRATE         9600
45 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
46
47 #undef  CONFIG_BOOTARGS
48 #undef  CONFIG_BOOTCOMMAND
49
50 #define CONFIG_PREBOOT                  /* enable preboot variable      */
51
52 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
53 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
54
55 #define CONFIG_MII              1       /* MII PHY management           */
56 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
57 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
58 #define CONFIG_RESET_PHY_R      1       /* use reset_phy() to disable phy sleep mode */
59
60 #define CONFIG_NET_MULTI        1
61 #undef  CONFIG_HAS_ETH1
62
63 /*
64  * BOOTP options
65  */
66 #define CONFIG_BOOTP_SUBNETMASK
67 #define CONFIG_BOOTP_GATEWAY
68 #define CONFIG_BOOTP_HOSTNAME
69 #define CONFIG_BOOTP_BOOTPATH
70 #define CONFIG_BOOTP_DNS
71 #define CONFIG_BOOTP_DNS2
72 #define CONFIG_BOOTP_SEND_HOSTNAME
73
74
75 /*
76  * Command line configuration.
77  */
78 #include <config_cmd_default.h>
79
80 #define CONFIG_CMD_DHCP
81 #define CONFIG_CMD_PCI
82 #define CONFIG_CMD_IRQ
83 #define CONFIG_CMD_IDE
84 #define CONFIG_CMD_FAT
85 #define CONFIG_CMD_ELF
86 #define CONFIG_CMD_MII
87 #define CONFIG_CMD_EEPROM
88
89
90 #define CONFIG_MAC_PARTITION
91 #define CONFIG_DOS_PARTITION
92
93 #define CONFIG_SUPPORT_VFAT
94
95 #define CFG_NAND_LEGACY
96
97 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
98
99 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
100
101 /*
102  * Miscellaneous configurable options
103  */
104 #define CFG_LONGHELP                    /* undef to save memory         */
105 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
106
107 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
108 #ifdef  CFG_HUSH_PARSER
109 #define CFG_PROMPT_HUSH_PS2     "> "
110 #endif
111
112 #if defined(CONFIG_CMD_KGDB)
113 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
114 #else
115 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
116 #endif
117 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
118 #define CFG_MAXARGS     16              /* max number of command args   */
119 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
120
121 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
122
123 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
124
125 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
126 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
127
128 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
129 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
130 #define CFG_BASE_BAUD       691200
131
132 /* The following table includes the supported baudrates */
133 #define CFG_BAUDRATE_TABLE      \
134         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
135          57600, 115200, 230400, 460800, 921600 }
136
137 #define CFG_LOAD_ADDR   0x100000        /* default load address */
138 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
139
140 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
141
142 #define CONFIG_LOOPW            1       /* enable loopw command         */
143
144 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
145
146 /*-----------------------------------------------------------------------
147  * PCI stuff
148  *-----------------------------------------------------------------------
149  */
150 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
151 #define PCI_HOST_FORCE  1               /* configure as pci host        */
152 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
153
154 #define CONFIG_PCI                      /* include pci support          */
155 #define CONFIG_PCI_HOST PCI_HOST_AUTO   /* select pci host function     */
156 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
157                                         /* resource configuration       */
158
159 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
160
161 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
162
163 #define CONFIG_PCI_BOOTDELAY    0       /* enable pci bootdelay variable*/
164
165 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
166 #define CFG_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
167 #define CFG_PCI_SUBSYS_DEVICEID2 0x0406 /* PCI Device ID: CPCI-405-A    */
168 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
169 #define CFG_PCI_PTM1LA  (bd->bi_memstart) /* point to sdram               */
170 #define CFG_PCI_PTM1MS  (~(bd->bi_memsize - 1) | 1) /* memsize, enable hard-wired to 1 */
171 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
172 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
173 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
174 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
175
176 /*-----------------------------------------------------------------------
177  * IDE/ATA stuff
178  *-----------------------------------------------------------------------
179  */
180 #undef  CONFIG_IDE_8xx_DIRECT               /* no pcmcia interface required */
181 #undef  CONFIG_IDE_LED                  /* no led for ide supported     */
182 #undef  CONFIG_IDE_RESET                /* no reset for ide supported   */
183
184 #define CFG_IDE_MAXBUS          1               /* max. 1 IDE busses    */
185 #define CFG_IDE_MAXDEVICE       (CFG_IDE_MAXBUS*1) /* max. 1 drives per IDE bus */
186
187 #define CFG_ATA_BASE_ADDR       0xF0100000
188 #define CFG_ATA_IDE0_OFFSET     0x0000
189
190 #define CFG_ATA_DATA_OFFSET     0x0000  /* Offset for data I/O                  */
191 #define CFG_ATA_REG_OFFSET      0x0000  /* Offset for normal register accesses  */
192 #define CFG_ATA_ALT_OFFSET      0x0000  /* Offset for alternate registers       */
193
194 /*-----------------------------------------------------------------------
195  * Start addresses for the final memory configuration
196  * (Set up by the startup code)
197  * Please note that CFG_SDRAM_BASE _must_ start at 0
198  */
199 #define CFG_SDRAM_BASE          0x00000000
200 #define CFG_FLASH_BASE          0xFFFD0000
201 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
202 #define CFG_MONITOR_LEN         (192 * 1024)    /* Reserve 196 kB for Monitor   */
203 #define CFG_MALLOC_LEN          (128 * 1024)    /* Reserve 128 kB for malloc()  */
204
205 /*
206  * For booting Linux, the board info and command line data
207  * have to be in the first 8 MB of memory, since this is
208  * the maximum mapped by the Linux kernel during initialization.
209  */
210 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
211 /*-----------------------------------------------------------------------
212  * FLASH organization
213  */
214 #define CFG_MAX_FLASH_BANKS     2       /* max number of memory banks           */
215 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
216
217 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
218 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
219
220 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
221 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
222 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
223 /*
224  * The following defines are added for buggy IOP480 byte interface.
225  * All other boards should use the standard values (CPCI405 etc.)
226  */
227 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
228 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
229 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
230
231 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
232
233 #define CFG_NVRAM_BASE_ADDR     0xf0200000              /* NVRAM base address   */
234 #define CFG_NVRAM_SIZE          (32*1024)               /* NVRAM size           */
235 #define CFG_VXWORKS_MAC_PTR     (CFG_NVRAM_BASE_ADDR+0x6900) /* VxWorks eth-addr*/
236
237 #if 1 /* Use NVRAM for environment variables */
238 /*-----------------------------------------------------------------------
239  * NVRAM organization
240  */
241 #define CFG_ENV_IS_IN_NVRAM     1       /* use NVRAM for environment vars       */
242 #define CFG_ENV_SIZE            0x1000          /* Size of Environment vars     */
243 #define CFG_ENV_ADDR            \
244         (CFG_NVRAM_BASE_ADDR+CFG_NVRAM_SIZE-CFG_ENV_SIZE)       /* Env  */
245
246 #else /* Use EEPROM for environment variables */
247
248 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
249 #define CFG_ENV_OFFSET          0x000   /* environment starts at the beginning of the EEPROM */
250 #define CFG_ENV_SIZE            0x400   /* 1024 bytes may be used for env vars */
251                                    /* total size of a CAT24WC08 is 1024 bytes */
252 #endif
253
254 /*-----------------------------------------------------------------------
255  * I2C EEPROM (CAT24WC08) for environment
256  */
257 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
258 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
259 #define CFG_I2C_SLAVE           0x7F
260
261 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT28WC08             */
262 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
263 /* mask of address bits that overflow into the "EEPROM chip address"    */
264 #define CFG_I2C_EEPROM_ADDR_OVERFLOW    0x07
265 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
266                                         /* 16 byte page write mode using*/
267                                         /* last 4 bits of the address   */
268 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
269 #define CFG_EEPROM_PAGE_WRITE_ENABLE
270
271 /*-----------------------------------------------------------------------
272  * Cache Configuration
273  */
274 #define CFG_DCACHE_SIZE         8192    /* For AMCC 405 CPUs                    */
275 #define CFG_CACHELINE_SIZE      32      /* ...                  */
276 #if defined(CONFIG_CMD_KGDB)
277 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
278 #endif
279
280 /*
281  * Init Memory Controller:
282  *
283  * BR0/1 and OR0/1 (FLASH)
284  */
285
286 #define FLASH_BASE0_PRELIM      0xFF800000      /* FLASH bank #0        */
287 #define FLASH_BASE1_PRELIM      0xFFC00000      /* FLASH bank #1        */
288
289 /*-----------------------------------------------------------------------
290  * External Bus Controller (EBC) Setup
291  */
292
293 /* Memory Bank 0 (Flash Bank 0) initialization                                  */
294 #define CFG_EBC_PB0AP           0x92015480
295 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
296
297 /* Memory Bank 1 (Flash Bank 1) initialization                                  */
298 #define CFG_EBC_PB1AP           0x92015480
299 #define CFG_EBC_PB1CR           0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=16bit */
300
301 /* Memory Bank 2 (CAN0, 1, 2, Codeswitch) initialization                        */
302 #define CFG_EBC_PB2AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
303 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
304
305 /* Memory Bank 3 (CompactFlash IDE) initialization                              */
306 #define CFG_EBC_PB3AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
307 #define CFG_EBC_PB3CR           0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
308
309 /* Memory Bank 4 (NVRAM) initialization                                         */
310 #define CFG_EBC_PB4AP           0x01005280  /* TWT=2,WBN=1,WBF=1,TH=1,SOR=1     */
311 #define CFG_EBC_PB4CR           0xF0218000  /* BAS=0xF02,BS=1MB,BU=R/W,BW=8bit  */
312
313 /* Memory Bank 5 (Quart) initialization                                         */
314 #define CFG_EBC_PB5AP           0x04005B80  /* TWT=8,WBN=1,WBF=1,TH=5,RE=1,SOR=1*/
315 #define CFG_EBC_PB5CR           0xF0318000  /* BAS=0xF03,BS=1MB,BU=R/W,BW=8bit  */
316
317 /*-----------------------------------------------------------------------
318  * FPGA stuff
319  */
320
321 /* FPGA program pin configuration */
322 #define CFG_FPGA_PRG            0x04000000  /* FPGA program pin (ppc output) */
323 #define CFG_FPGA_CLK            0x02000000  /* FPGA clk pin (ppc output)     */
324 #define CFG_FPGA_DATA           0x01000000  /* FPGA data pin (ppc output)    */
325 #define CFG_FPGA_INIT           0x00400000  /* FPGA init pin (ppc input)     */
326 #define CFG_FPGA_DONE           0x00800000  /* FPGA done pin (ppc input)     */
327
328 /*-----------------------------------------------------------------------
329  * Definitions for initial stack pointer and data area (in data cache)
330  */
331 #if 1 /* test-only */
332 #define CFG_INIT_DCACHE_CS      7       /* use cs # 7 for data cache memory    */
333
334 #define CFG_INIT_RAM_ADDR       0x40000000  /* use data cache                  */
335 #else
336 #define CFG_INIT_RAM_ADDR       0x00df0000 /* inside of SDRAM                   */
337 #endif
338 #define CFG_INIT_RAM_END        0x2000  /* End of used area in RAM             */
339 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
340 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
341 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
342
343
344 /*
345  * Internal Definitions
346  *
347  * Boot Flags
348  */
349 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
350 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
351
352 #endif  /* __CONFIG_H */