Merge branch 'master' of git://git.denx.de/u-boot-usb
[platform/kernel/u-boot.git] / include / configs / CPCI2DP.h
1 /*
2  * (C) Copyright 2005
3  * Matthias Fuchs, esd gmbh germany, matthias.fuchs@esd-electronics.com
4  *
5  * SPDX-License-Identifier:     GPL-2.0+
6  */
7
8 /*
9  * board/config.h - configuration options, board specific
10  */
11
12 #ifndef __CONFIG_H
13 #define __CONFIG_H
14
15 /*
16  * High Level Configuration Options
17  * (easy to change)
18  */
19
20 #define CONFIG_405GP            1       /* This is a PPC405 CPU         */
21
22 #define CONFIG_SYS_TEXT_BASE    0xFFFC0000
23
24 #define CONFIG_SYS_CLK_FREQ     33330000 /* external frequency to pll   */
25
26 #undef  CONFIG_BOOTARGS
27 #undef  CONFIG_BOOTCOMMAND
28
29 #define CONFIG_PREBOOT                  /* enable preboot variable      */
30
31 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
32 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
33
34 #define CONFIG_MII              1       /* MII PHY management           */
35 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
36
37 /*
38  * BOOTP options
39  */
40 #define CONFIG_BOOTP_BOOTFILESIZE
41 #define CONFIG_BOOTP_BOOTPATH
42 #define CONFIG_BOOTP_GATEWAY
43 #define CONFIG_BOOTP_HOSTNAME
44
45 /*
46  * Command line configuration.
47  */
48 #define CONFIG_CMD_PCI
49
50 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
51
52 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
53
54 /*
55  * Miscellaneous configurable options
56  */
57 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
58
59 #if defined(CONFIG_CMD_KGDB)
60 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
61 #else
62 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
63 #endif
64 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
65 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
66 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
67
68 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
69
70 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
71
72 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
73 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
74
75 #define CONFIG_CONS_INDEX       2       /* Use UART1                    */
76 #define CONFIG_SYS_NS16550_SERIAL
77 #define CONFIG_SYS_NS16550_REG_SIZE     1
78 #define CONFIG_SYS_NS16550_CLK          get_serial_clock()
79
80 #undef  CONFIG_SYS_EXT_SERIAL_CLOCK            /* no external serial clock used */
81 #define CONFIG_SYS_BASE_BAUD        691200
82
83 /* The following table includes the supported baudrates */
84 #define CONFIG_SYS_BAUDRATE_TABLE       \
85         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
86          57600, 115200, 230400, 460800, 921600 }
87
88 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
89 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
90
91 #define CONFIG_SYS_RX_ETH_BUFFER        16      /* use 16 rx buffer on 405 emac */
92
93 /*-----------------------------------------------------------------------
94  * PCI stuff
95  *-----------------------------------------------------------------------
96  */
97 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
98 #define PCI_HOST_FORCE  1               /* configure as pci host        */
99 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
100
101 #define CONFIG_PCI_INDIRECT_BRIDGE      /* indirect PCI bridge support */
102 #define CONFIG_PCI_HOST PCI_HOST_AUTO   /* select pci host function     */
103                                         /* resource configuration       */
104
105 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
106
107 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
108
109 #define CONFIG_PCI_BOOTDELAY    0       /* enable pci bootdelay variable*/
110
111 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
112 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x040b  /* PCI Device ID: CPCI-2DP      */
113 #define CONFIG_SYS_PCI_CLASSCODE       0x0280   /* PCI Class Code: Network/Other*/
114
115 #define CONFIG_SYS_PCI_PTM1LA  (bd->bi_memstart) /* point to sdram               */
116 #define CONFIG_SYS_PCI_PTM1MS  (~(bd->bi_memsize - 1) | 1) /* memsize, enable hard-wired to 1 */
117 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
118 #define CONFIG_SYS_PCI_PTM2LA   0xef000000      /* point to internal regs + PB0/1 */
119 #define CONFIG_SYS_PCI_PTM2MS  0xff000001      /* 16MB, enable                  */
120 #define CONFIG_SYS_PCI_PTM2PCI 0x00000000      /* Host: use this pci address   */
121
122 /*-----------------------------------------------------------------------
123  * Start addresses for the final memory configuration
124  * (Set up by the startup code)
125  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
126  */
127 #define CONFIG_SYS_SDRAM_BASE           0x00000000
128 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
129 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
130 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
131 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserve 128 kB for malloc()  */
132
133 /*
134  * For booting Linux, the board info and command line data
135  * have to be in the first 8 MB of memory, since this is
136  * the maximum mapped by the Linux kernel during initialization.
137  */
138 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
139 /*-----------------------------------------------------------------------
140  * FLASH organization
141  */
142 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
143 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
144
145 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
146 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
147
148 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
149 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
150 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
151
152 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
153 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
154 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
155
156 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
157
158 #define CONFIG_ENV_IS_IN_EEPROM 1       /* use EEPROM for environment vars */
159 #define CONFIG_ENV_OFFSET               0x000   /* environment starts at the beginning of the EEPROM */
160 #define CONFIG_ENV_SIZE         0x400   /* 1024 bytes may be used for env vars */
161
162 /*-----------------------------------------------------------------------
163  * I2C EEPROM (CAT24WC16) for environment
164  */
165 #define CONFIG_SYS_I2C
166 #define CONFIG_SYS_I2C_PPC4XX
167 #define CONFIG_SYS_I2C_PPC4XX_CH0
168 #define CONFIG_SYS_I2C_PPC4XX_SPEED_0           400000
169 #define CONFIG_SYS_I2C_PPC4XX_SLAVE_0           0x7F
170
171 #define CONFIG_SYS_I2C_EEPROM_ADDR      0x50    /* EEPROM CAT28WC08             */
172 #define CONFIG_SYS_I2C_EEPROM_ADDR_LEN 1        /* Bytes of address             */
173 /* mask of address bits that overflow into the "EEPROM chip address"    */
174 #define CONFIG_SYS_I2C_EEPROM_ADDR_OVERFLOW     0x07
175 #define CONFIG_SYS_EEPROM_PAGE_WRITE_BITS 4     /* The Catalyst CAT24WC08 has   */
176                                         /* 16 byte page write mode using*/
177                                         /* last 4 bits of the address   */
178 #define CONFIG_SYS_EEPROM_PAGE_WRITE_DELAY_MS   10   /* and takes up to 10 msec */
179
180 #define CONFIG_SYS_EEPROM_WREN         1
181
182 /*
183  * Init Memory Controller:
184  *
185  * BR0/1 and OR0/1 (FLASH)
186  */
187 #define FLASH_BASE0_PRELIM      0xFFE00000      /* FLASH bank #0        */
188 #define FLASH_BASE1_PRELIM      0               /* FLASH bank #1        */
189
190 /*-----------------------------------------------------------------------
191  * External Bus Controller (EBC) Setup
192  */
193
194 /* Memory Bank 0 (Flash Bank 0) initialization                                  */
195 #define CONFIG_SYS_EBC_PB0AP            0x92015480
196 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
197
198 /* Memory Bank 2 (PB0) initialization                                   */
199 #define CONFIG_SYS_EBC_PB2AP            0x03004580  /* TWT=6,WBN=1,TH=2,RE=1,SOR=1 */
200 #define CONFIG_SYS_EBC_PB2CR            0xEF018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
201
202 /* Memory Bank 3 (PB1) initialization                           */
203 #define CONFIG_SYS_EBC_PB3AP            0x03004580  /* TWT=6,WBN=1,TH=2,RE=1,SOR=1 */
204 #define CONFIG_SYS_EBC_PB3CR            0xEF118000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=8bit */
205
206 /*-----------------------------------------------------------------------
207  * Definitions for initial stack pointer and data area (in data cache)
208  */
209 #define CONFIG_SYS_INIT_DCACHE_CS       7       /* use cs # 7 for data cache memory    */
210
211 #define CONFIG_SYS_INIT_RAM_ADDR        0x40000000  /* use data cache                  */
212 #define CONFIG_SYS_INIT_RAM_SIZE        0x2000  /* Size of used area in RAM            */
213 #define CONFIG_SYS_GBL_DATA_OFFSET     (CONFIG_SYS_INIT_RAM_SIZE - GENERATED_GBL_DATA_SIZE)
214 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
215
216 /*-----------------------------------------------------------------------
217  * GPIO definitions
218  */
219 #define CONFIG_SYS_EEPROM_WP            (0x80000000 >> 13)   /* GPIO13 */
220 #define CONFIG_SYS_SELF_RST             (0x80000000 >> 14)   /* GPIO14 */
221 #define CONFIG_SYS_PB_LED               (0x80000000 >> 16)   /* GPIO16 */
222 #define CONFIG_SYS_INTA_FAKE            (0x80000000 >> 23)   /* GPIO23 */
223
224 #endif  /* __CONFIG_H */