Re-factoring the legacy NAND code (legacy NAND now only in board-specific
[platform/kernel/u-boot.git] / include / configs / ASH405.h
1 /*
2  * (C) Copyright 2001-2003
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405EP            1       /* This is a PPC405 CPU         */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_ASH405           1       /* ...on a ASH405 board         */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41 #define CONFIG_MISC_INIT_R      1       /* call misc_init_r()           */
42
43 #define CONFIG_SYS_CLK_FREQ     33333300 /* external frequency to pll   */
44
45 #define CONFIG_BAUDRATE         9600
46 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
47
48 #undef  CONFIG_BOOTARGS
49 #undef  CONFIG_BOOTCOMMAND
50
51 #define CONFIG_PREBOOT                  /* enable preboot variable      */
52
53 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
54 #define CFG_LOADS_BAUD_CHANGE   1       /* allow baudrate change        */
55
56 #define CONFIG_MII              1       /* MII PHY management           */
57 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
58 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
59
60 #define CONFIG_PHY_CLK_FREQ     EMAC_STACR_CLK_66MHZ /* 66 MHz OPB clock*/
61
62 #define CONFIG_COMMANDS       ( CONFIG_CMD_DFL  | \
63                                 CFG_CMD_DHCP    | \
64                                 CFG_CMD_IRQ     | \
65                                 CFG_CMD_ELF     | \
66                                 CFG_CMD_NAND    | \
67                                 CFG_CMD_DATE    | \
68                                 CFG_CMD_I2C     | \
69                                 CFG_CMD_MII     | \
70                                 CFG_CMD_PING    | \
71                                 CFG_CMD_EEPROM  )
72
73 /* this must be included AFTER the definition of CONFIG_COMMANDS (if any) */
74 #include <cmd_confdefs.h>
75
76 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
77
78 #define CONFIG_RTC_MC146818             /* DS1685 is MC146818 compatible*/
79 #define CFG_RTC_REG_BASE_ADDR    0xF0000500 /* RTC Base Address         */
80
81 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
82
83 /*
84  * Miscellaneous configurable options
85  */
86 #define CFG_LONGHELP                    /* undef to save memory         */
87 #define CFG_PROMPT      "=> "           /* Monitor Command Prompt       */
88
89 #undef  CFG_HUSH_PARSER                 /* use "hush" command parser    */
90 #ifdef  CFG_HUSH_PARSER
91 #define CFG_PROMPT_HUSH_PS2     "> "
92 #endif
93
94 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
95 #define CFG_CBSIZE      1024            /* Console I/O Buffer Size      */
96 #else
97 #define CFG_CBSIZE      256             /* Console I/O Buffer Size      */
98 #endif
99 #define CFG_PBSIZE (CFG_CBSIZE+sizeof(CFG_PROMPT)+16) /* Print Buffer Size */
100 #define CFG_MAXARGS     16              /* max number of command args   */
101 #define CFG_BARGSIZE    CFG_CBSIZE      /* Boot Argument Buffer Size    */
102
103 #define CFG_DEVICE_NULLDEV      1       /* include nulldev device       */
104
105 #define CFG_CONSOLE_INFO_QUIET  1       /* don't print console @ startup*/
106
107 #define CFG_MEMTEST_START       0x0400000       /* memtest works on     */
108 #define CFG_MEMTEST_END         0x0C00000       /* 4 ... 12 MB in DRAM  */
109
110 #undef  CFG_EXT_SERIAL_CLOCK           /* no external serial clock used */
111 #define CFG_IGNORE_405_UART_ERRATA_59   /* ignore ppc405gp errata #59   */
112 #define CFG_BASE_BAUD       691200
113 #undef  CONFIG_UART1_CONSOLE            /* define for uart1 as console  */
114
115 /* The following table includes the supported baudrates */
116 #define CFG_BAUDRATE_TABLE      \
117         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
118          57600, 115200, 230400, 460800, 921600 }
119
120 #define CFG_LOAD_ADDR   0x100000        /* default load address */
121 #define CFG_EXTBDINFO   1               /* To use extended board_into (bd_t) */
122
123 #define CFG_HZ          1000            /* decrementer freq: 1 ms ticks */
124
125 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
126
127 #define CONFIG_VERSION_VARIABLE 1       /* include version env variable */
128
129 #define CFG_RX_ETH_BUFFER       16      /* use 16 rx buffer on 405 emac */
130
131 /*-----------------------------------------------------------------------
132  * NAND-FLASH stuff
133  *-----------------------------------------------------------------------
134  */
135
136 #define CFG_NAND_LEGACY
137
138 #define CFG_MAX_NAND_DEVICE     1       /* Max number of NAND devices           */
139 #define SECTORSIZE 512
140
141 #define ADDR_COLUMN 1
142 #define ADDR_PAGE 2
143 #define ADDR_COLUMN_PAGE 3
144
145 #define NAND_ChipID_UNKNOWN     0x00
146 #define NAND_MAX_FLOORS 1
147 #define NAND_MAX_CHIPS 1
148
149 #define CFG_NAND_CE  (0x80000000 >> 1)  /* our CE is GPIO1 */
150 #define CFG_NAND_CLE (0x80000000 >> 2)  /* our CLE is GPIO2 */
151 #define CFG_NAND_ALE (0x80000000 >> 3)  /* our ALE is GPIO3 */
152 #define CFG_NAND_RDY (0x80000000 >> 4)  /* our RDY is GPIO4 */
153
154 #define NAND_DISABLE_CE(nand) do { out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND_CE);} while(0)
155 #define NAND_ENABLE_CE(nand) do { out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND_CE);} while(0)
156 #define NAND_CTL_CLRALE(nandptr) do { out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND_ALE);} while(0)
157 #define NAND_CTL_SETALE(nandptr) do { out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND_ALE);} while(0)
158 #define NAND_CTL_CLRCLE(nandptr) do { out32(GPIO0_OR, in32(GPIO0_OR) & ~CFG_NAND_CLE);} while(0)
159 #define NAND_CTL_SETCLE(nandptr) do { out32(GPIO0_OR, in32(GPIO0_OR) | CFG_NAND_CLE);} while(0)
160 #define NAND_WAIT_READY(nand) while (!(in32(GPIO0_IR) & CFG_NAND_RDY))
161
162 #define WRITE_NAND_COMMAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
163 #define WRITE_NAND_ADDRESS(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)(d); } while(0)
164 #define WRITE_NAND(d, adr) do{ *(volatile __u8 *)((unsigned long)adr) = (__u8)d; } while(0)
165 #define READ_NAND(adr) ((volatile unsigned char)(*(volatile __u8 *)(unsigned long)adr))
166
167 #define CONFIG_MTD_NAND_VERIFY_WRITE 1  /* verify all writes!!!         */
168 #define CFG_NAND_SKIP_BAD_DOT_I      1  /* ".i" read skips bad blocks   */
169
170 /*-----------------------------------------------------------------------
171  * PCI stuff
172  *-----------------------------------------------------------------------
173  */
174 #define PCI_HOST_ADAPTER 0              /* configure as pci adapter     */
175 #define PCI_HOST_FORCE  1               /* configure as pci host        */
176 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
177
178 #define CONFIG_PCI                      /* include pci support          */
179 #define CONFIG_PCI_HOST PCI_HOST_HOST   /* select pci host function     */
180 #undef  CONFIG_PCI_PNP                  /* do pci plug-and-play         */
181                                         /* resource configuration       */
182
183 #undef  CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
184
185 #define CFG_PCI_SUBSYS_VENDORID 0x12FE  /* PCI Vendor ID: esd gmbh      */
186 #define CFG_PCI_SUBSYS_DEVICEID 0x0405  /* PCI Device ID: CPCI-405      */
187 #define CFG_PCI_CLASSCODE       0x0b20  /* PCI Class Code: Processor/PPC*/
188 #define CFG_PCI_PTM1LA  0x00000000      /* point to sdram               */
189 #define CFG_PCI_PTM1MS  0xfc000001      /* 64MB, enable hard-wired to 1 */
190 #define CFG_PCI_PTM1PCI 0x00000000      /* Host: use this pci address   */
191 #define CFG_PCI_PTM2LA  0xffc00000      /* point to flash               */
192 #define CFG_PCI_PTM2MS  0xffc00001      /* 4MB, enable                  */
193 #define CFG_PCI_PTM2PCI 0x04000000      /* Host: use this pci address   */
194
195 /*-----------------------------------------------------------------------
196  * Start addresses for the final memory configuration
197  * (Set up by the startup code)
198  * Please note that CFG_SDRAM_BASE _must_ start at 0
199  */
200 #define CFG_SDRAM_BASE          0x00000000
201 #define CFG_FLASH_BASE          0xFFFC0000
202 #define CFG_MONITOR_BASE        CFG_FLASH_BASE
203 #define CFG_MONITOR_LEN         (256 * 1024)    /* Reserve 256 kB for Monitor   */
204 #define CFG_MALLOC_LEN          (256 * 1024)    /* Reserve 256 kB for malloc()  */
205
206 /*
207  * For booting Linux, the board info and command line data
208  * have to be in the first 8 MB of memory, since this is
209  * the maximum mapped by the Linux kernel during initialization.
210  */
211 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
212 /*-----------------------------------------------------------------------
213  * FLASH organization
214  */
215 #define CFG_MAX_FLASH_BANKS     1       /* max number of memory banks           */
216 #define CFG_MAX_FLASH_SECT      256     /* max number of sectors on one chip    */
217
218 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
219 #define CFG_FLASH_WRITE_TOUT    1000    /* Timeout for Flash Write (in ms)      */
220
221 #define CFG_FLASH_WORD_SIZE     unsigned short  /* flash word size (width)      */
222 #define CFG_FLASH_ADDR0         0x5555  /* 1st address for flash config cycles  */
223 #define CFG_FLASH_ADDR1         0x2AAA  /* 2nd address for flash config cycles  */
224 /*
225  * The following defines are added for buggy IOP480 byte interface.
226  * All other boards should use the standard values (CPCI405 etc.)
227  */
228 #define CFG_FLASH_READ0         0x0000  /* 0 is standard                        */
229 #define CFG_FLASH_READ1         0x0001  /* 1 is standard                        */
230 #define CFG_FLASH_READ2         0x0002  /* 2 is standard                        */
231
232 #define CFG_FLASH_EMPTY_INFO            /* print 'E' for empty sector on flinfo */
233
234 #if 0 /* test-only */
235 #define CFG_JFFS2_FIRST_BANK    0           /* use for JFFS2 */
236 #define CFG_JFFS2_NUM_BANKS     1           /* ! second bank contains U-Boot */
237 #endif
238
239 /*-----------------------------------------------------------------------
240  * Environment Variable setup
241  */
242 #define CFG_ENV_IS_IN_EEPROM    1       /* use EEPROM for environment vars */
243 #define CFG_ENV_OFFSET          0x100   /* environment starts at the beginning of the EEPROM */
244 #define CFG_ENV_SIZE            0x700   /* 2048 bytes may be used for env vars*/
245                                    /* total size of a CAT24WC16 is 2048 bytes */
246
247 #define CFG_NVRAM_BASE_ADDR     0xF0000500              /* NVRAM base address   */
248 #define CFG_NVRAM_SIZE          242                     /* NVRAM size           */
249
250 /*-----------------------------------------------------------------------
251  * I2C EEPROM (CAT24WC16) for environment
252  */
253 #define CONFIG_HARD_I2C                 /* I2c with hardware support */
254 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address */
255 #define CFG_I2C_SLAVE           0x7F
256
257 #define CFG_I2C_EEPROM_ADDR     0x50    /* EEPROM CAT28WC08             */
258 #define CFG_I2C_EEPROM_ADDR_LEN 1       /* Bytes of address             */
259 /* mask of address bits that overflow into the "EEPROM chip address"    */
260 #define CFG_I2C_EEPROM_ADDR_OVERFLOW    0x07
261 #define CFG_EEPROM_PAGE_WRITE_BITS 4    /* The Catalyst CAT24WC08 has   */
262                                         /* 16 byte page write mode using*/
263                                         /* last 4 bits of the address   */
264 #define CFG_EEPROM_PAGE_WRITE_DELAY_MS  10   /* and takes up to 10 msec */
265 #define CFG_EEPROM_PAGE_WRITE_ENABLE
266
267 /*-----------------------------------------------------------------------
268  * Cache Configuration
269  */
270 #define CFG_DCACHE_SIZE         16384   /* For AMCC 405 CPUs, older 405 ppc's   */
271                                         /* have only 8kB, 16kB is save here     */
272 #define CFG_CACHELINE_SIZE      32      /* ...                  */
273 #if (CONFIG_COMMANDS & CFG_CMD_KGDB)
274 #define CFG_CACHELINE_SHIFT     5       /* log base 2 of the above value        */
275 #endif
276
277 /*
278  * Init Memory Controller:
279  *
280  * BR0/1 and OR0/1 (FLASH)
281  */
282
283 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
284
285 /*-----------------------------------------------------------------------
286  * External Bus Controller (EBC) Setup
287  */
288
289 /* Memory Bank 0 (Flash Bank 0, NOR-FLASH) initialization                       */
290 #define CFG_EBC_PB0AP           0x92015480
291 /*#define CFG_EBC_PB0AP           0x08055880  /XXX* TWT=16,CSN=1,OEN=1,WBN=1,WBF=1,TH=4,SOR=1 */
292 #define CFG_EBC_PB0CR           0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
293
294 /* Memory Bank 1 (Flash Bank 1, NAND-FLASH) initialization                      */
295 #define CFG_EBC_PB1AP           0x92015480
296 #define CFG_EBC_PB1CR           0xF4018000  /* BAS=0xF40,BS=1MB,BU=R/W,BW=8bit  */
297
298 /* Memory Bank 2 (8 Bit Peripheral: CAN, UART, RTC) initialization              */
299 #define CFG_EBC_PB2AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
300 #define CFG_EBC_PB2CR           0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
301
302 /* Memory Bank 3 (16 Bit Peripheral: FPGA internal, dig. IO) initialization     */
303 #define CFG_EBC_PB3AP           0x010053C0  /* BWT=2,WBN=1,WBF=1,TH=1,RE=1,SOR=1,BEM=1 */
304 #define CFG_EBC_PB3CR           0xF011A000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=16bit */
305
306 #define CAN_BA          0xF0000000          /* CAN Base Address                 */
307 #define DUART0_BA       0xF0000400          /* DUART Base Address               */
308 #define DUART1_BA       0xF0000408          /* DUART Base Address               */
309 #define DUART2_BA       0xF0000410          /* DUART Base Address               */
310 #define DUART3_BA       0xF0000418          /* DUART Base Address               */
311 #define RTC_BA          0xF0000500          /* RTC Base Address                 */
312 #define CFG_NAND_BASE   0xF4000000
313
314 /*-----------------------------------------------------------------------
315  * FPGA stuff
316  */
317 #define CFG_FPGA_SPARTAN2       1           /* using Xilinx Spartan 2 now    */
318 #define CFG_FPGA_MAX_SIZE       128*1024    /* 128kByte is enough for XC2S50E*/
319
320 /* FPGA program pin configuration */
321 #define CFG_FPGA_PRG            0x04000000  /* FPGA program pin (ppc output) */
322 #define CFG_FPGA_CLK            0x02000000  /* FPGA clk pin (ppc output)     */
323 #define CFG_FPGA_DATA           0x01000000  /* FPGA data pin (ppc output)    */
324 #define CFG_FPGA_INIT           0x00010000  /* FPGA init pin (ppc input)     */
325 #define CFG_FPGA_DONE           0x00008000  /* FPGA done pin (ppc input)     */
326
327 /*-----------------------------------------------------------------------
328  * Definitions for initial stack pointer and data area (in data cache)
329  */
330 /* use on chip memory ( OCM ) for temperary stack until sdram is tested */
331 #define CFG_TEMP_STACK_OCM        1
332
333 /* On Chip Memory location */
334 #define CFG_OCM_DATA_ADDR       0xF8000000
335 #define CFG_OCM_DATA_SIZE       0x1000
336 #define CFG_INIT_RAM_ADDR       CFG_OCM_DATA_ADDR /* inside of SDRAM            */
337 #define CFG_INIT_RAM_END        CFG_OCM_DATA_SIZE /* End of used area in RAM    */
338
339 #define CFG_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
340 #define CFG_GBL_DATA_OFFSET    (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
341 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
342
343 /*-----------------------------------------------------------------------
344  * Definitions for GPIO setup (PPC405EP specific)
345  *
346  * GPIO0[0]     - External Bus Controller BLAST output
347  * GPIO0[1-9]   - Instruction trace outputs -> GPIO
348  * GPIO0[10-13] - External Bus Controller CS_1 - CS_4 outputs
349  * GPIO0[14-16] - External Bus Controller ABUS3-ABUS5 outputs -> GPIO
350  * GPIO0[17-23] - External Interrupts IRQ0 - IRQ6 inputs
351  * GPIO0[24-27] - UART0 control signal inputs/outputs
352  * GPIO0[28-29] - UART1 data signal input/output
353  * GPIO0[30-31] - EMAC0 and EMAC1 reject packet inputs
354  */
355 #define CFG_GPIO0_OSRH          0x40000550
356 #define CFG_GPIO0_OSRL          0x00000110
357 #define CFG_GPIO0_ISR1H         0x00000000
358 #define CFG_GPIO0_ISR1L         0x15555445
359 #define CFG_GPIO0_TSRH          0x00000000
360 #define CFG_GPIO0_TSRL          0x00000000
361 #define CFG_GPIO0_TCR           0xF7FE0014
362
363 #define CFG_DUART_RST           (0x80000000 >> 14)
364
365 /*
366  * Internal Definitions
367  *
368  * Boot Flags
369  */
370 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
371 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
372
373 /*
374  * Default speed selection (cpu_plb_opb_ebc) in mhz.
375  * This value will be set if iic boot eprom is disabled.
376  */
377 #if 0
378 #define PLLMR0_DEFAULT   PLLMR0_266_133_66_33
379 #define PLLMR1_DEFAULT   PLLMR1_266_133_66_33
380 #endif
381 #if 1
382 #define PLLMR0_DEFAULT   PLLMR0_200_100_50_33
383 #define PLLMR1_DEFAULT   PLLMR1_200_100_50_33
384 #endif
385 #if 0
386 #define PLLMR0_DEFAULT   PLLMR0_133_66_66_33
387 #define PLLMR1_DEFAULT   PLLMR1_133_66_66_33
388 #endif
389
390 #endif  /* __CONFIG_H */