Merge branch 'mimc200' into next
[platform/kernel/u-boot.git] / include / configs / AR405.h
1 /*
2  * (C) Copyright 2001-2004
3  * Stefan Roese, esd gmbh germany, stefan.roese@esd-electronics.com
4  *
5  * See file CREDITS for list of people who contributed to this
6  * project.
7  *
8  * This program is free software; you can redistribute it and/or
9  * modify it under the terms of the GNU General Public License as
10  * published by the Free Software Foundation; either version 2 of
11  * the License, or (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
21  * MA 02111-1307 USA
22  */
23
24 /*
25  * board/config.h - configuration options, board specific
26  */
27
28 #ifndef __CONFIG_H
29 #define __CONFIG_H
30
31 /*
32  * High Level Configuration Options
33  * (easy to change)
34  */
35
36 #define CONFIG_405GP            1       /* This is a PPC405GP CPU       */
37 #define CONFIG_4xx              1       /* ...member of PPC4xx family   */
38 #define CONFIG_AR405            1       /* ...on a AR405 board          */
39
40 #define CONFIG_BOARD_EARLY_INIT_F 1     /* call board_early_init_f()    */
41
42 #define CONFIG_SYS_CLK_FREQ     33000000 /* external frequency to pll   */
43
44 #define CONFIG_BOARD_TYPES      1       /* support board types          */
45
46 #define CONFIG_BAUDRATE         9600
47 #define CONFIG_BOOTDELAY        3       /* autoboot after 3 seconds     */
48
49 #if 1
50 #define CONFIG_BOOTCOMMAND      "bootm fff00000" /* autoboot command    */
51 #else
52 #define CONFIG_BOOTCOMMAND      "bootp" /* autoboot command             */
53 #endif
54
55 #if 0
56 #define CONFIG_BOOTARGS         "root=/dev/nfs "                        \
57     "ip=192.168.2.176:192.168.2.190:192.168.2.79:255.255.255.0 "        \
58     "nfsroot=192.168.2.190:/home/stefan/cpci405/target_ftest4"
59 #else
60 #define CONFIG_BOOTARGS         "root=/dev/hda1 "                       \
61     "ip=192.168.2.176:192.168.2.190:192.168.2.79:255.255.255.0"
62
63 #endif
64
65 #define CONFIG_PREBOOT                  /* enable preboot variable      */
66
67 #define CONFIG_LOADS_ECHO       1       /* echo on for serial download  */
68 #define CONFIG_SYS_LOADS_BAUD_CHANGE    1       /* allow baudrate change        */
69
70 #define CONFIG_PPC4xx_EMAC
71 #define CONFIG_MII              1       /* MII PHY management           */
72 #define CONFIG_PHY_ADDR         0       /* PHY address                  */
73 #define CONFIG_LXT971_NO_SLEEP  1       /* disable sleep mode in LXT971 */
74
75
76 /*
77  * BOOTP options
78  */
79 #define CONFIG_BOOTP_BOOTFILESIZE
80 #define CONFIG_BOOTP_BOOTPATH
81 #define CONFIG_BOOTP_GATEWAY
82 #define CONFIG_BOOTP_HOSTNAME
83
84
85 /*
86  * Command line configuration.
87  */
88 #include <config_cmd_default.h>
89
90 #define CONFIG_CMD_DHCP
91 #define CONFIG_CMD_PCI
92 #define CONFIG_CMD_IRQ
93 #define CONFIG_CMD_ELF
94 #define CONFIG_CMD_MII
95 #define CONFIG_CMD_PING
96 #define CONFIG_CMD_BSP
97
98
99 #undef CONFIG_WATCHDOG                  /* watchdog disabled            */
100
101 #define CONFIG_SDRAM_BANK0      1       /* init onboard SDRAM bank 0    */
102
103 /*
104  * Miscellaneous configurable options
105  */
106 #define CONFIG_SYS_LONGHELP                     /* undef to save memory         */
107 #define CONFIG_SYS_PROMPT       "=> "           /* Monitor Command Prompt       */
108 #if defined(CONFIG_CMD_KGDB)
109 #define CONFIG_SYS_CBSIZE       1024            /* Console I/O Buffer Size      */
110 #else
111 #define CONFIG_SYS_CBSIZE       256             /* Console I/O Buffer Size      */
112 #endif
113 #define CONFIG_SYS_PBSIZE (CONFIG_SYS_CBSIZE+sizeof(CONFIG_SYS_PROMPT)+16) /* Print Buffer Size */
114 #define CONFIG_SYS_MAXARGS      16              /* max number of command args   */
115 #define CONFIG_SYS_BARGSIZE     CONFIG_SYS_CBSIZE       /* Boot Argument Buffer Size    */
116
117 #define CONFIG_SYS_DEVICE_NULLDEV       1       /* include nulldev device       */
118
119 #define CONFIG_SYS_CONSOLE_INFO_QUIET   1       /* don't print console @ startup*/
120
121 #define CONFIG_AUTO_COMPLETE    1       /* add autocompletion support   */
122 #define CONFIG_LOOPW            1       /* enable loopw command         */
123 #define CONFIG_MX_CYCLIC        1       /* enable mdc/mwc commands      */
124
125 #define CONFIG_SYS_MEMTEST_START        0x0400000       /* memtest works on     */
126 #define CONFIG_SYS_MEMTEST_END          0x0C00000       /* 4 ... 12 MB in DRAM  */
127
128 #define CONFIG_SYS_EXT_SERIAL_CLOCK     14745600 /* use external serial clock   */
129
130 /* The following table includes the supported baudrates */
131 #define CONFIG_SYS_BAUDRATE_TABLE       \
132         { 300, 600, 1200, 2400, 4800, 9600, 19200, 38400,     \
133          57600, 115200, 230400, 460800, 921600 }
134
135 #define CONFIG_SYS_LOAD_ADDR    0x100000        /* default load address */
136 #define CONFIG_SYS_EXTBDINFO    1               /* To use extended board_into (bd_t) */
137
138 #define CONFIG_SYS_HZ           1000            /* decrementer freq: 1 ms ticks */
139
140 #define CONFIG_ZERO_BOOTDELAY_CHECK     /* check for keypress on bootdelay==0 */
141
142 /*-----------------------------------------------------------------------
143  * PCI stuff
144  *-----------------------------------------------------------------------
145  */
146 #define PCI_HOST_ADAPTER 0              /* configure ar pci adapter     */
147 #define PCI_HOST_FORCE  1               /* configure as pci host        */
148 #define PCI_HOST_AUTO   2               /* detected via arbiter enable  */
149
150 #define CONFIG_PCI                      /* include pci support          */
151 #define CONFIG_PCI_HOST PCI_HOST_FORCE  /* select pci host function     */
152 #define CONFIG_PCI_PNP                  /* do pci plug-and-play         */
153                                         /* resource configuration       */
154
155 #define CONFIG_PCI_SCAN_SHOW            /* print pci devices @ startup  */
156
157 #define CONFIG_PCI_CONFIG_HOST_BRIDGE 1 /* don't skip host bridge config*/
158
159 #define CONFIG_PCI_BOOTDELAY    0       /* enable pci bootdelay variable*/
160
161 #define CONFIG_SYS_PCI_SUBSYS_VENDORID 0x12FE   /* PCI Vendor ID: esd gmbh      */
162 #define CONFIG_SYS_PCI_SUBSYS_DEVICEID 0x0403   /* PCI Device ID: ARISTO405     */
163 #define CONFIG_SYS_PCI_PTM1LA   0x00000000      /* point to sdram               */
164 #define CONFIG_SYS_PCI_PTM1MS   0x80000001      /* 2GB, enable hard-wired to 1  */
165 #define CONFIG_SYS_PCI_PTM1PCI 0x00000000       /* Host: use this pci address   */
166 #define CONFIG_SYS_PCI_PTM2LA   0xfff00000      /* point to flash               */
167 #define CONFIG_SYS_PCI_PTM2MS   0xfff00001      /* 1MB, enable                  */
168 #define CONFIG_SYS_PCI_PTM2PCI 0x04000000       /* Host: use this pci address   */
169
170 /*-----------------------------------------------------------------------
171  * Start addresses for the final memory configuration
172  * (Set up by the startup code)
173  * Please note that CONFIG_SYS_SDRAM_BASE _must_ start at 0
174  */
175 #define CONFIG_SYS_SDRAM_BASE           0x00000000
176 #define CONFIG_SYS_FLASH_BASE           0xFFFC0000
177 #define CONFIG_SYS_MONITOR_BASE CONFIG_SYS_FLASH_BASE
178 #define CONFIG_SYS_MONITOR_LEN          (256 * 1024)    /* Reserve 256 kB for Monitor   */
179 #define CONFIG_SYS_MALLOC_LEN           (128 * 1024)    /* Reserve 128 kB for malloc()  */
180
181 /*
182  * For booting Linux, the board info and command line data
183  * have to be in the first 8 MB of memory, since this is
184  * the maximum mapped by the Linux kernel during initialization.
185  */
186 #define CONFIG_SYS_BOOTMAPSZ            (8 << 20)       /* Initial Memory map for Linux */
187 /*-----------------------------------------------------------------------
188  * FLASH organization
189  */
190 #define CONFIG_SYS_MAX_FLASH_BANKS      1       /* max number of memory banks           */
191 #define CONFIG_SYS_MAX_FLASH_SECT       256     /* max number of sectors on one chip    */
192
193 #define CONFIG_SYS_FLASH_ERASE_TOUT     120000  /* Timeout for Flash Erase (in ms)      */
194 #define CONFIG_SYS_FLASH_WRITE_TOUT     500     /* Timeout for Flash Write (in ms)      */
195
196 #define CONFIG_SYS_FLASH_WORD_SIZE      unsigned short  /* flash word size (width)      */
197 #define CONFIG_SYS_FLASH_ADDR0          0x5555  /* 1st address for flash config cycles  */
198 #define CONFIG_SYS_FLASH_ADDR1          0x2AAA  /* 2nd address for flash config cycles  */
199 /*
200  * The following defines are added for buggy IOP480 byte interface.
201  * All other boards should use the standard values (CPCI405 etc.)
202  */
203 #define CONFIG_SYS_FLASH_READ0          0x0000  /* 0 is standard                        */
204 #define CONFIG_SYS_FLASH_READ1          0x0001  /* 1 is standard                        */
205 #define CONFIG_SYS_FLASH_READ2          0x0002  /* 2 is standard                        */
206
207 #define CONFIG_SYS_FLASH_EMPTY_INFO             /* print 'E' for empty sector on flinfo */
208
209 #define CONFIG_ENV_IS_IN_FLASH  1
210 #define CONFIG_ENV_ADDR         0xFFFB0000      /* Address of Environment Sector*/
211 #define CONFIG_ENV_SECT_SIZE    0x10000 /* see README - env sector total size   */
212 #define CONFIG_ENV_SIZE         0x04000         /* Size of Environment          */
213
214 #define CONFIG_ENV_ADDR_REDUND     0xFFFA0000
215 #define CONFIG_ENV_SIZE_REDUND  CONFIG_ENV_SIZE
216
217 /*
218  * Init Memory Controller:
219  *
220  * BR0/1 and OR0/1 (FLASH)
221  */
222
223 #define FLASH_BASE0_PRELIM      0xFFC00000      /* FLASH bank #0        */
224
225 /*-----------------------------------------------------------------------
226  * External Bus Controller (EBC) Setup
227  */
228
229 /* Memory Bank 0 (Flash Bank 0) initialization                                  */
230 #define CONFIG_SYS_EBC_PB0AP            0x92015480
231 #define CONFIG_SYS_EBC_PB0CR            0xFFC5A000  /* BAS=0xFFC,BS=4MB,BU=R/W,BW=16bit */
232
233 /* Memory Bank 1 (CAN0, 1, 2, 3) initialization                                 */
234 #define CONFIG_SYS_EBC_PB1AP            0x01000380  /* enable Ready, BEM=0              */
235 #define CONFIG_SYS_EBC_PB1CR            0xF0018000  /* BAS=0xF00,BS=1MB,BU=R/W,BW=8bit  */
236
237 /* Memory Bank 2 (Expension Bus) initialization                                 */
238 #define CONFIG_SYS_EBC_PB2AP            0x01000280  /* disable Ready, BEM=0             */
239 #define CONFIG_SYS_EBC_PB2CR            0xF0118000  /* BAS=0xF01,BS=1MB,BU=R/W,BW=8bit  */
240
241 /* Memory Bank 3 (16552) initialization                                         */
242 #define CONFIG_SYS_EBC_PB3AP            0x01000380  /* enable Ready, BEM=0              */
243 #define CONFIG_SYS_EBC_PB3CR            0xF0218000  /* BAS=0xF02,BS=1MB,BU=R/W,BW=8bit  */
244
245 /* Memory Bank 4 (FPGA regs) initialization                                     */
246 #define CONFIG_SYS_EBC_PB4AP            0x01005380  /* enable Ready, BEM=0              */
247 #define CONFIG_SYS_EBC_PB4CR            0xF031C000  /* BAS=0xF03,BS=1MB,BU=R/W,BW=32bit */
248
249 /* Memory Bank 5 (Flash Bank 1/DUMMY) initialization                            */
250 #define CONFIG_SYS_EBC_PB5AP            0x92015480
251 #define CONFIG_SYS_EBC_PB5CR            0xFF85A000  /* BAS=0xFF8,BS=4MB,BU=R/W,BW=16bit */
252
253 /*-----------------------------------------------------------------------
254  * Definitions for initial stack pointer and data area (in data cache)
255  */
256 #define CONFIG_SYS_INIT_DCACHE_CS       7       /* use cs # 7 for data cache memory    */
257
258 #define CONFIG_SYS_INIT_RAM_ADDR        0x40000000  /* use data cache                  */
259 #define CONFIG_SYS_INIT_RAM_END 0x2000  /* End of used area in RAM             */
260 #define CONFIG_SYS_GBL_DATA_SIZE      128  /* size in bytes reserved for initial data */
261 #define CONFIG_SYS_GBL_DATA_OFFSET    (CONFIG_SYS_INIT_RAM_END - CONFIG_SYS_GBL_DATA_SIZE)
262 #define CONFIG_SYS_INIT_SP_OFFSET       CONFIG_SYS_GBL_DATA_OFFSET
263
264 /*
265  * Internal Definitions
266  *
267  * Boot Flags
268  */
269 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
270 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
271
272 #endif  /* __CONFIG_H */