global: Move remaining CONFIG_SYS_* to CFG_SYS_*
[platform/kernel/u-boot.git] / board / socrates / socrates.c
1 // SPDX-License-Identifier: GPL-2.0+
2 /*
3  * (C) Copyright 2008
4  * Sergei Poselenov, Emcraft Systems, sposelenov@emcraft.com.
5  *
6  * Copyright 2004 Freescale Semiconductor.
7  * (C) Copyright 2002,2003, Motorola Inc.
8  * Xianghua Xiao, (X.Xiao@motorola.com)
9  *
10  * (C) Copyright 2002 Scott McNutt <smcnutt@artesyncp.com>
11  */
12
13 #include <common.h>
14 #include <clock_legacy.h>
15 #include <env.h>
16 #include <init.h>
17 #include <pci.h>
18 #include <uuid.h>
19 #include <asm/global_data.h>
20 #include <asm/processor.h>
21 #include <asm/immap_85xx.h>
22 #include <ioports.h>
23 #include <flash.h>
24 #include <linux/delay.h>
25 #include <linux/libfdt.h>
26 #include <fdt_support.h>
27 #include <asm/io.h>
28 #include <i2c.h>
29 #include "upm_table.h"
30
31 DECLARE_GLOBAL_DATA_PTR;
32
33 void local_bus_init (void);
34 ulong flash_get_size (ulong base, int banknum);
35
36 int checkboard (void)
37 {
38         volatile ccsr_gur_t *gur = (void *)(CFG_SYS_MPC85xx_GUTS_ADDR);
39         char buf[64];
40         int f;
41         int i = env_get_f("serial#", buf, sizeof(buf));
42 #ifdef CONFIG_PCI
43         char *src;
44 #endif
45
46         puts("Board: Socrates");
47         if (i > 0) {
48                 puts(", serial# ");
49                 puts(buf);
50         }
51         putc('\n');
52
53 #if defined(CONFIG_PCI)
54         /* Check the PCI_clk sel bit */
55         if (in_be32(&gur->porpllsr) & (1<<15)) {
56                 src = "SYSCLK";
57                 f = get_board_sys_clk();
58         } else {
59                 src = "PCI_CLK";
60                 /* PCI is clocked by the external source at 33 MHz */
61                 f = 33000000;
62         }
63         printf ("PCI1:  32 bit, %d MHz (%s)\n", f/1000000, src);
64 #else
65         printf ("PCI1:  disabled\n");
66 #endif
67
68         /*
69          * Initialize local bus.
70          */
71         local_bus_init ();
72         return 0;
73 }
74
75 int misc_init_r (void)
76 {
77         /*
78          * Adjust flash start and offset to detected values
79          */
80         gd->bd->bi_flashstart = 0 - gd->bd->bi_flashsize;
81         gd->bd->bi_flashoffset = 0;
82
83         /*
84          * Check if boot FLASH isn't max size
85          */
86         if (gd->bd->bi_flashsize < (0 - CFG_SYS_FLASH0)) {
87                 set_lbc_or(0, gd->bd->bi_flashstart |
88                            (CONFIG_SYS_OR0_PRELIM & 0x00007fff));
89                 set_lbc_br(0, gd->bd->bi_flashstart |
90                            (CONFIG_SYS_BR0_PRELIM & 0x00007fff));
91
92                 /*
93                  * Re-check to get correct base address
94                  */
95                 flash_get_size(gd->bd->bi_flashstart, CONFIG_SYS_MAX_FLASH_BANKS - 1);
96         }
97
98         /*
99          * Check if only one FLASH bank is available
100          */
101         if (gd->bd->bi_flashsize != CONFIG_SYS_MAX_FLASH_BANKS * (0 - CFG_SYS_FLASH0)) {
102                 set_lbc_or(1, 0);
103                 set_lbc_br(1, 0);
104
105                 /*
106                  * Re-do flash protection upon new addresses
107                  */
108                 flash_protect(FLAG_PROTECT_CLEAR,
109                               gd->bd->bi_flashstart, 0xffffffff,
110                               &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
111
112                 /* Monitor protection ON by default */
113                 flash_protect(FLAG_PROTECT_SET,
114                               CONFIG_SYS_MONITOR_BASE, CONFIG_SYS_MONITOR_BASE +
115                               monitor_flash_len - 1,
116                               &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
117
118                 /* Environment protection ON by default */
119                 flash_protect(FLAG_PROTECT_SET,
120                               CONFIG_ENV_ADDR,
121                               CONFIG_ENV_ADDR + CONFIG_ENV_SECT_SIZE - 1,
122                               &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
123
124                 /* Redundant environment protection ON by default */
125                 flash_protect(FLAG_PROTECT_SET,
126                               CONFIG_ENV_ADDR_REDUND,
127                               CONFIG_ENV_ADDR_REDUND + CONFIG_ENV_SECT_SIZE - 1,
128                                &flash_info[CONFIG_SYS_MAX_FLASH_BANKS - 1]);
129         }
130
131         pci_init();
132
133         return 0;
134 }
135
136 /*
137  * Initialize Local Bus
138  */
139 void local_bus_init (void)
140 {
141         volatile fsl_lbc_t *lbc = LBC_BASE_ADDR;
142         volatile ccsr_local_ecm_t *ecm = (void *)(CFG_SYS_MPC85xx_ECM_ADDR);
143         sys_info_t sysinfo;
144         uint clkdiv;
145         uint lbc_mhz;
146         uint lcrr = CFG_SYS_LBC_LCRR;
147
148         get_sys_info (&sysinfo);
149         clkdiv = lbc->lcrr & LCRR_CLKDIV;
150         lbc_mhz = sysinfo.freq_systembus / 1000000 / clkdiv;
151
152         /* Disable PLL bypass for Local Bus Clock >= 66 MHz */
153         if (lbc_mhz >= 66)
154                 lcrr &= ~LCRR_DBYP;     /* DLL Enabled */
155         else
156                 lcrr |= LCRR_DBYP;      /* DLL Bypass */
157
158         out_be32 (&lbc->lcrr, lcrr);
159         asm ("sync;isync;msync");
160
161         out_be32 (&lbc->ltesr, 0xffffffff);     /* Clear LBC error interrupts */
162         out_be32 (&lbc->lteir, 0xffffffff);     /* Enable LBC error interrupts */
163         out_be32 (&ecm->eedr, 0xffffffff);      /* Clear ecm errors */
164         out_be32 (&ecm->eeer, 0xffffffff);      /* Enable ecm errors */
165
166         /* Init UPMA for FPGA access */
167         out_be32 (&lbc->mamr, 0x44440); /* Use a customer-supplied value */
168         upmconfig(UPMA, (uint *)UPMTableA, sizeof(UPMTableA) / sizeof(int));
169
170         /* Init UPMB for Lime controller access */
171         out_be32 (&lbc->mbmr, 0x444440); /* Use a customer-supplied value */
172         upmconfig(UPMB, (uint *)UPMTableB, sizeof(UPMTableB) / sizeof(int));
173 }
174
175 #ifdef CONFIG_BOARD_EARLY_INIT_R
176 int board_early_init_r (void)
177 {
178         volatile ccsr_gur_t *gur = (void *)(CFG_SYS_MPC85xx_GUTS_ADDR);
179
180         /* set and reset the GPIO pin 2 which will reset the W83782G chip */
181         out_8((unsigned char*)&gur->gpoutdr, 0x3F );
182         out_be32((unsigned int*)&gur->gpiocr, 0x200 );  /* enable GPOut */
183         udelay(200);
184         out_8( (unsigned char*)&gur->gpoutdr, 0x1F );
185
186         return (0);
187 }
188 #endif /* CONFIG_BOARD_EARLY_INIT_R */
189
190 #ifdef CONFIG_OF_BOARD_SETUP
191 int ft_board_setup(void *blob, struct bd_info *bd)
192 {
193         u32 val[12];
194         int rc, i = 0;
195
196         ft_cpu_setup(blob, bd);
197
198         /* Fixup NOR FLASH mapping */
199         val[i++] = 0;                           /* chip select number */
200         val[i++] = 0;                           /* always 0 */
201         val[i++] = gd->bd->bi_flashstart;
202         val[i++] = gd->bd->bi_flashsize;
203
204         /* Fixup FPGA mapping */
205         val[i++] = 3;                           /* chip select number */
206         val[i++] = 0;                           /* always 0 */
207         val[i++] = CFG_SYS_FPGA_BASE;
208         val[i++] = CFG_SYS_FPGA_SIZE;
209
210         rc = fdt_find_and_setprop(blob, "/localbus", "ranges",
211                                   val, i * sizeof(u32), 1);
212         if (rc)
213                 printf("Unable to update localbus ranges, err=%s\n",
214                        fdt_strerror(rc));
215
216         return 0;
217 }
218 #endif /* CONFIG_OF_BOARD_SETUP */
219
220 #if defined(CONFIG_OF_SEPARATE)
221 void *board_fdt_blob_setup(int *err)
222 {
223         void *fw_dtb;
224
225         *err = 0;
226         fw_dtb = (void *)(CONFIG_TEXT_BASE - CONFIG_ENV_SECT_SIZE);
227         if (fdt_magic(fw_dtb) != FDT_MAGIC) {
228                 printf("DTB is not passed via %x\n", (u32)fw_dtb);
229                 *err = -ENXIO;
230                 return NULL;
231         }
232
233         return fw_dtb;
234 }
235 #endif
236
237 int get_serial_clock(void)
238 {
239         return 333333330;
240 }