566777cf7fb639a917a448aa4e8a1c89f0ee991c
[platform/kernel/u-boot.git] / board / sbc8548 / sbc8548.c
1 /*
2  * Copyright 2007,2009 Wind River Systems, Inc. <www.windriver.com>
3  *
4  * Copyright 2007 Embedded Specialties, Inc.
5  *
6  * Copyright 2004, 2007 Freescale Semiconductor.
7  *
8  * (C) Copyright 2002 Scott McNutt <smcnutt@artesyncp.com>
9  *
10  * SPDX-License-Identifier:     GPL-2.0+
11  */
12
13 #include <common.h>
14 #include <pci.h>
15 #include <asm/processor.h>
16 #include <asm/immap_85xx.h>
17 #include <asm/fsl_pci.h>
18 #include <fsl_ddr_sdram.h>
19 #include <asm/fsl_serdes.h>
20 #include <spd_sdram.h>
21 #include <netdev.h>
22 #include <tsec.h>
23 #include <miiphy.h>
24 #include <linux/libfdt.h>
25 #include <fdt_support.h>
26
27 void local_bus_init(void);
28
29 int board_early_init_f (void)
30 {
31         return 0;
32 }
33
34 int checkboard (void)
35 {
36         volatile ccsr_local_ecm_t *ecm = (void *)(CONFIG_SYS_MPC85xx_ECM_ADDR);
37         volatile u_char *rev= (void *)CONFIG_SYS_BD_REV;
38
39         printf ("Board: Wind River SBC8548 Rev. 0x%01x\n",
40                         in_8(rev) >> 4);
41
42         /*
43          * Initialize local bus.
44          */
45         local_bus_init ();
46
47         out_be32(&ecm->eedr, 0xffffffff);       /* clear ecm errors */
48         out_be32(&ecm->eeer, 0xffffffff);       /* enable ecm errors */
49         return 0;
50 }
51
52 /*
53  * Initialize Local Bus
54  */
55 void
56 local_bus_init(void)
57 {
58         volatile ccsr_gur_t *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
59         volatile fsl_lbc_t *lbc = LBC_BASE_ADDR;
60
61         uint clkdiv, lbc_mhz, lcrr = CONFIG_SYS_LBC_LCRR;
62         sys_info_t sysinfo;
63
64         get_sys_info(&sysinfo);
65
66         lbc_mhz = sysinfo.freq_localbus / 1000000;
67         clkdiv = sysinfo.freq_systembus / sysinfo.freq_localbus;
68
69         debug("LCRR=0x%x, CD=%d, MHz=%d\n", lcrr, clkdiv, lbc_mhz);
70
71         out_be32(&gur->lbiuiplldcr1, 0x00078080);
72         if (clkdiv == 16) {
73                 out_be32(&gur->lbiuiplldcr0, 0x7c0f1bf0);
74         } else if (clkdiv == 8) {
75                 out_be32(&gur->lbiuiplldcr0, 0x6c0f1bf0);
76         } else if (clkdiv == 4) {
77                 out_be32(&gur->lbiuiplldcr0, 0x5c0f1bf0);
78         }
79
80         /*
81          * Local Bus Clock > 83.3 MHz. According to timing
82          * specifications set LCRR[EADC] to 2 delay cycles.
83          */
84         if (lbc_mhz > 83) {
85                 lcrr &= ~LCRR_EADC;
86                 lcrr |= LCRR_EADC_2;
87         }
88
89         /*
90          * According to MPC8548ERMAD Rev. 1.3, 13.3.1.16, 13-30
91          * disable PLL bypass for Local Bus Clock > 83 MHz.
92          */
93         if (lbc_mhz >= 66)
94                 lcrr &= (~LCRR_DBYP);   /* DLL Enabled */
95
96         else
97                 lcrr |= LCRR_DBYP;      /* DLL Bypass */
98
99         out_be32(&lbc->lcrr, lcrr);
100         asm("sync;isync;msync");
101
102          /*
103          * According to MPC8548ERMAD Rev.1.3 read back LCRR
104          * and terminate with isync
105          */
106         lcrr = in_be32(&lbc->lcrr);
107         asm ("isync;");
108
109         /* let DLL stabilize */
110         udelay(500);
111
112         out_be32(&lbc->ltesr, 0xffffffff);      /* Clear LBC error IRQs */
113         out_be32(&lbc->lteir, 0xffffffff);      /* Enable LBC error IRQs */
114 }
115
116 /*
117  * Initialize SDRAM memory on the Local Bus.
118  */
119 void lbc_sdram_init(void)
120 {
121 #if defined(CONFIG_SYS_LBC_SDRAM_SIZE)
122
123         uint idx;
124         const unsigned long size = CONFIG_SYS_LBC_SDRAM_SIZE * 1024 * 1024;
125         volatile fsl_lbc_t *lbc = LBC_BASE_ADDR;
126         uint *sdram_addr = (uint *)CONFIG_SYS_LBC_SDRAM_BASE;
127         uint *sdram_addr2 = (uint *)(CONFIG_SYS_LBC_SDRAM_BASE + size/2);
128
129         puts("    SDRAM: ");
130
131         print_size(size, "\n");
132
133         /*
134          * Setup SDRAM Base and Option Registers
135          */
136         set_lbc_or(3, CONFIG_SYS_OR3_PRELIM);
137         set_lbc_br(3, CONFIG_SYS_BR3_PRELIM);
138         set_lbc_or(4, CONFIG_SYS_OR4_PRELIM);
139         set_lbc_br(4, CONFIG_SYS_BR4_PRELIM);
140
141         out_be32(&lbc->lbcr, CONFIG_SYS_LBC_LBCR);
142         asm("msync");
143
144         out_be32(&lbc->lsrt,  CONFIG_SYS_LBC_LSRT);
145         out_be32(&lbc->mrtpr, CONFIG_SYS_LBC_MRTPR);
146         asm("msync");
147
148         /*
149          * Issue PRECHARGE ALL command.
150          */
151         out_be32(&lbc->lsdmr, CONFIG_SYS_LBC_LSDMR_PCHALL);
152         asm("sync;msync");
153         *sdram_addr = 0xff;
154         ppcDcbf((unsigned long) sdram_addr);
155         *sdram_addr2 = 0xff;
156         ppcDcbf((unsigned long) sdram_addr2);
157         udelay(100);
158
159         /*
160          * Issue 8 AUTO REFRESH commands.
161          */
162         for (idx = 0; idx < 8; idx++) {
163                 out_be32(&lbc->lsdmr, CONFIG_SYS_LBC_LSDMR_ARFRSH);
164                 asm("sync;msync");
165                 *sdram_addr = 0xff;
166                 ppcDcbf((unsigned long) sdram_addr);
167                 *sdram_addr2 = 0xff;
168                 ppcDcbf((unsigned long) sdram_addr2);
169                 udelay(100);
170         }
171
172         /*
173          * Issue 8 MODE-set command.
174          */
175         out_be32(&lbc->lsdmr, CONFIG_SYS_LBC_LSDMR_MRW);
176         asm("sync;msync");
177         *sdram_addr = 0xff;
178         ppcDcbf((unsigned long) sdram_addr);
179         *sdram_addr2 = 0xff;
180         ppcDcbf((unsigned long) sdram_addr2);
181         udelay(100);
182
183         /*
184          * Issue RFEN command.
185          */
186         out_be32(&lbc->lsdmr, CONFIG_SYS_LBC_LSDMR_RFEN);
187         asm("sync;msync");
188         *sdram_addr = 0xff;
189         ppcDcbf((unsigned long) sdram_addr);
190         *sdram_addr2 = 0xff;
191         ppcDcbf((unsigned long) sdram_addr2);
192         udelay(200);    /* Overkill. Must wait > 200 bus cycles */
193
194 #endif  /* enable SDRAM init */
195 }
196
197 #if defined(CONFIG_SYS_DRAM_TEST)
198 int
199 testdram(void)
200 {
201         uint *pstart = (uint *) CONFIG_SYS_MEMTEST_START;
202         uint *pend = (uint *) CONFIG_SYS_MEMTEST_END;
203         uint *p;
204
205         printf("Testing DRAM from 0x%08x to 0x%08x\n",
206                CONFIG_SYS_MEMTEST_START,
207                CONFIG_SYS_MEMTEST_END);
208
209         printf("DRAM test phase 1:\n");
210         for (p = pstart; p < pend; p++)
211                 *p = 0xaaaaaaaa;
212
213         for (p = pstart; p < pend; p++) {
214                 if (*p != 0xaaaaaaaa) {
215                         printf ("DRAM test fails at: %08x\n", (uint) p);
216                         return 1;
217                 }
218         }
219
220         printf("DRAM test phase 2:\n");
221         for (p = pstart; p < pend; p++)
222                 *p = 0x55555555;
223
224         for (p = pstart; p < pend; p++) {
225                 if (*p != 0x55555555) {
226                         printf ("DRAM test fails at: %08x\n", (uint) p);
227                         return 1;
228                 }
229         }
230
231         printf("DRAM test passed.\n");
232         return 0;
233 }
234 #endif
235
236 #ifdef CONFIG_PCI1
237 static struct pci_controller pci1_hose;
238 #endif  /* CONFIG_PCI1 */
239
240 #ifdef CONFIG_PCI
241 void
242 pci_init_board(void)
243 {
244         volatile ccsr_gur_t *gur = (void *)(CONFIG_SYS_MPC85xx_GUTS_ADDR);
245         int first_free_busno = 0;
246
247 #ifdef CONFIG_PCI1
248         struct fsl_pci_info pci_info;
249         u32 devdisr = in_be32(&gur->devdisr);
250         u32 pordevsr = in_be32(&gur->pordevsr);
251         u32 porpllsr = in_be32(&gur->porpllsr);
252
253         if (!(devdisr & MPC85xx_DEVDISR_PCI1)) {
254                 uint pci_32 = pordevsr & MPC85xx_PORDEVSR_PCI1_PCI32;
255                 uint pci_arb = pordevsr & MPC85xx_PORDEVSR_PCI1_ARB;
256                 uint pci_clk_sel = porpllsr & MPC85xx_PORDEVSR_PCI1_SPD;
257                 uint pci_speed = CONFIG_SYS_CLK_FREQ;   /* get_clock_freq() */
258
259                 printf("PCI: Host, %d bit, %s MHz, %s, %s\n",
260                         (pci_32) ? 32 : 64,
261                         (pci_speed == 33000000) ? "33" :
262                         (pci_speed == 66000000) ? "66" : "unknown",
263                         pci_clk_sel ? "sync" : "async",
264                         pci_arb ? "arbiter" : "external-arbiter");
265
266                 SET_STD_PCI_INFO(pci_info, 1);
267                 set_next_law(pci_info.mem_phys,
268                         law_size_bits(pci_info.mem_size), pci_info.law);
269                 set_next_law(pci_info.io_phys,
270                         law_size_bits(pci_info.io_size), pci_info.law);
271
272                 first_free_busno = fsl_pci_init_port(&pci_info,
273                                         &pci1_hose, first_free_busno);
274         } else {
275                 printf("PCI: disabled\n");
276         }
277
278         puts("\n");
279 #else
280         setbits_be32(&gur->devdisr, MPC85xx_DEVDISR_PCI1); /* disable */
281 #endif
282
283         setbits_be32(&gur->devdisr, MPC85xx_DEVDISR_PCI2); /* disable PCI2 */
284
285         fsl_pcie_init_board(first_free_busno);
286 }
287 #endif
288
289 int board_eth_init(bd_t *bis)
290 {
291         tsec_standard_init(bis);
292         pci_eth_init(bis);
293         return 0;       /* otherwise cpu_eth_init gets run */
294 }
295
296 int last_stage_init(void)
297 {
298         return 0;
299 }
300
301 #if defined(CONFIG_OF_BOARD_SETUP)
302 int ft_board_setup(void *blob, bd_t *bd)
303 {
304         ft_cpu_setup(blob, bd);
305
306 #ifdef CONFIG_FSL_PCI_INIT
307         FT_FSL_PCI_SETUP;
308 #endif
309
310         return 0;
311 }
312 #endif