8558b7426be22d7fda8adbd292e46fe80e8589ed
[platform/kernel/u-boot.git] / board / fads / fads.h
1 /*
2  * (C) Copyright 2000-2004
3  * Wolfgang Denk, DENX Software Engineering, wd@denx.de.
4  *
5  * Derived from FADS860T definitions by Magnus Damm, Helmut Buchsbaum,
6  * and Dan Malek
7  *
8  * Modified by, Yuli Barcohen, Arabella Software Ltd., yuli@arabellasw.com
9  *
10  * This header file contains values common to all FADS family boards.
11  *
12  * See file CREDITS for list of people who contributed to this
13  * project.
14  *
15  * This program is free software; you can redistribute it and/or
16  * modify it under the terms of the GNU General Public License as
17  * published by the Free Software Foundation; either version 2 of
18  * the License, or (at your option) any later version.
19  *
20  * This program is distributed in the hope that it will be useful,
21  * but WITHOUT ANY WARRANTY; without even the implied warranty of
22  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
23  * GNU General Public License for more details.
24  *
25  * You should have received a copy of the GNU General Public License
26  * along with this program; if not, write to the Free Software
27  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
28  * MA 02111-1307 USA
29  */
30
31 /****************************************************************************
32  * Flash Memory Map as used by U-Boot:
33  *
34  *                          Start Address    Length
35  * +-----------------------+ 0xFE00_0000     Start of Flash -----------------
36  * |                       | 0xFE00_0100     Reset Vector
37  * +                       + 0xFE0?_????
38  * | U-Boot code           |
39  * |                       |
40  * +-----------------------+ 0xFE04_0000 (sector border)
41  * |                       |
42  * |                       |
43  * | U-Boot environment    |
44  * |                       |                                 ^
45  * |                       |                                 | U-Boot
46  * +=======================+ 0xFE08_0000 (sector border)    -----------------
47  * | Available             |                                 | Applications
48  * | ...                   |                                 v
49  *
50  *****************************************************************************/
51
52 #if 0
53 #define CONFIG_BOOTDELAY        -1      /* autoboot disabled            */
54 #else
55 #define CONFIG_BOOTDELAY        5       /* autoboot after 5 seconds     */
56 #endif
57
58 #define CONFIG_ENV_OVERWRITE
59
60 #define CONFIG_NFSBOOTCOMMAND                                                   \
61     "dhcp;"                                                                     \
62     "setenv bootargs root=/dev/nfs rw nfsroot=$rootpath "                       \
63     "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:eth0:off;"              \
64     "bootm"
65
66 #define CONFIG_BOOTCOMMAND                                                      \
67     "setenv bootargs root=/dev/mtdblock2 rw mtdparts=phys:1280K(ROM)ro,-(root) "\
68     "ip=$ipaddr:$serverip:$gatewayip:$netmask:$hostname:eth0:off;"              \
69     "bootm fe080000"
70
71 #undef CONFIG_BOOTARGS
72
73 #undef  CONFIG_WATCHDOG                 /* watchdog disabled            */
74 #define CONFIG_BZIP2     /* include support for bzip2 compressed images */
75
76 /*
77  * New MPC86xADS and MPC885ADS provide two Ethernet connectivity options:
78  * 10Mbit/s on SCC and 100Mbit/s on FEC. FADS provides SCC Ethernet on
79  * motherboard and FEC Ethernet on daughterboard. All new PQ1 chips have
80  * got FEC so FEC is the default.
81  */
82 #ifndef CONFIG_ADS
83 #undef  CONFIG_SCC1_ENET                /* Disable SCC1 ethernet */
84 #define CONFIG_FEC_ENET                 /* Use FEC ethernet  */
85 #else                                   /* Old ADS has not got FEC option */
86 #define CONFIG_SCC1_ENET                /* Use SCC1 ethernet */
87 #undef  CONFIG_FEC_ENET                 /* No FEC ethernet  */
88 #endif /* !CONFIG_ADS */
89
90 #if defined(CONFIG_SCC1_ENET) && defined(CONFIG_FEC_ENET)
91 #error Both CONFIG_SCC1_ENET and CONFIG_FEC_ENET configured
92 #endif
93
94 #ifdef CONFIG_FEC_ENET
95 #define CFG_DISCOVER_PHY
96 #endif
97
98 #if !defined(FADS_COMMANDS_ALREADY_DEFINED)
99 /*
100  * Command line configuration.
101  */
102 #include <config_cmd_default.h>
103
104 #define CONFIG_CMD_ASKENV
105 #define CONFIG_CMD_DHCP
106 #define CONFIG_CMD_ECHO
107 #define CONFIG_CMD_IMMAP
108 #define CONFIG_CMD_JFFS2
109 #define CONFIG_CMD_MII
110 #define CONFIG_CMD_PCMCIA
111 #define CONFIG_CMD_PING
112
113 #endif
114
115
116 /*
117  * Miscellaneous configurable options
118  */
119 #define CFG_PROMPT              "=>"            /* Monitor Command Prompt       */
120 #define CFG_HUSH_PARSER
121 #define CFG_PROMPT_HUSH_PS2     "> "
122 #define CFG_LONGHELP                            /* #undef to save memory        */
123 #if defined(CONFIG_CMD_KGDB)
124 #define CFG_CBSIZE              1024            /* Console I/O Buffer Size      */
125 #else
126 #define CFG_CBSIZE              256             /* Console I/O Buffer Size      */
127 #endif
128 #define CFG_PBSIZE (CFG_CBSIZE + sizeof(CFG_PROMPT) + 16) /* Print Buffer Size  */
129 #define CFG_MAXARGS             16              /* max number of command args   */
130 #define CFG_BARGSIZE            CFG_CBSIZE      /* Boot Argument Buffer Size    */
131
132 #define CFG_LOAD_ADDR           0x00100000
133
134 #define CFG_HZ                  1000    /* decrementer freq: 1 ms ticks */
135
136 #define CFG_BAUDRATE_TABLE      { 9600, 19200, 38400, 57600, 115200 }
137
138 /*
139  * Low Level Configuration Settings
140  * (address mappings, register initial values, etc.)
141  * You should know what you are doing if you make changes here.
142  */
143
144 /*-----------------------------------------------------------------------
145  * Internal Memory Mapped Register
146  */
147 #define CFG_IMMR                0xFF000000
148
149 /*-----------------------------------------------------------------------
150  * Definitions for initial stack pointer and data area (in DPRAM)
151  */
152 #define CFG_INIT_RAM_ADDR       CFG_IMMR
153 #define CFG_INIT_RAM_END        0x2F00  /* End of used area in DPRAM    */
154 #define CFG_GBL_DATA_SIZE       64  /* size in bytes reserved for initial data */
155 #define CFG_GBL_DATA_OFFSET     (CFG_INIT_RAM_END - CFG_GBL_DATA_SIZE)
156 #define CFG_INIT_SP_OFFSET      CFG_GBL_DATA_OFFSET
157
158 /*-----------------------------------------------------------------------
159  * Start addresses for the final memory configuration
160  * (Set up by the startup code)
161  * Please note that CFG_SDRAM_BASE _must_ start at 0
162  */
163 #define CFG_SDRAM_BASE          0x00000000
164 #if defined(CONFIG_MPC86xADS) || defined(CONFIG_MPC885ADS) /* New ADS or Duet */
165 #define CFG_SDRAM_SIZE          0x00800000              /* 8 Mbyte */
166 /*
167  * 2048 SDRAM rows
168  * 1000 factor s -> ms
169  * 64   PTP (pre-divider from MPTPR) from SDRAM example configuration
170  * 4    Number of refresh cycles per period
171  * 64   Refresh cycle in ms per number of rows
172  */
173 #define CFG_PTA_PER_CLK         ((2048 * 64 * 1000) / (4 * 64))
174 #elif defined(CONFIG_FADS)                              /* Old/new FADS */
175 #define CFG_SDRAM_SIZE          0x00400000              /* 4 Mbyte */
176 #else                                                   /* Old ADS */
177 #define CFG_SDRAM_SIZE          0x00000000              /* No SDRAM */
178 #endif
179
180 #define CFG_MEMTEST_START       0x0100000       /* memtest works on     */
181 #if (CFG_SDRAM_SIZE)
182 #define CFG_MEMTEST_END         CFG_SDRAM_SIZE  /* 1 ... SDRAM_SIZE     */
183 #else
184 #define CFG_MEMTEST_END         0x0400000       /* 1 ... 4 MB in DRAM   */
185 #endif /* CFG_SDRAM_SIZE */
186
187 /*
188  * For booting Linux, the board info and command line data
189  * have to be in the first 8 MB of memory, since this is
190  * the maximum mapped by the Linux kernel during initialization.
191  */
192 #define CFG_BOOTMAPSZ           (8 << 20)       /* Initial Memory map for Linux */
193
194 #define CFG_MONITOR_BASE        TEXT_BASE
195 #define CFG_MONITOR_LEN         (256 << 10)     /* Reserve 256 KB for monitor   */
196
197 #ifdef CONFIG_BZIP2
198 #define CFG_MALLOC_LEN          (2500 << 10)    /* Reserve ~2.5 MB for malloc() */
199 #else
200 #define CFG_MALLOC_LEN          (384 << 10)     /* Reserve 384 kB for malloc()  */
201 #endif /* CONFIG_BZIP2 */
202
203 /*-----------------------------------------------------------------------
204  * Flash organization
205  */
206 #define CFG_FLASH_BASE          CFG_MONITOR_BASE
207 #define CFG_FLASH_SIZE          ((uint)(8 * 1024 * 1024))       /* max 8Mbyte   */
208
209 #define CFG_MAX_FLASH_BANKS     4       /* max number of memory banks           */
210 #define CFG_MAX_FLASH_SECT      8       /* max number of sectors on one chip    */
211
212 #define CFG_FLASH_ERASE_TOUT    120000  /* Timeout for Flash Erase (in ms)      */
213 #define CFG_FLASH_WRITE_TOUT    500     /* Timeout for Flash Write (in ms)      */
214
215 #define CFG_ENV_IS_IN_FLASH     1
216 #define CFG_ENV_SECT_SIZE       0x40000 /* see README - env sector total size   */
217 #define CFG_ENV_OFFSET          CFG_ENV_SECT_SIZE
218 #define CFG_ENV_SIZE            0x4000  /* Total Size of Environment            */
219
220 #define CFG_DIRECT_FLASH_TFTP
221
222 #if defined(CONFIG_CMD_JFFS2)
223
224 /*
225  * JFFS2 partitions
226  *
227  */
228 /* No command line, one static partition, whole device */
229 #undef CONFIG_JFFS2_CMDLINE
230 #define CONFIG_JFFS2_DEV                "nor0"
231 #define CONFIG_JFFS2_PART_SIZE          0xFFFFFFFF
232 #define CONFIG_JFFS2_PART_OFFSET        0x00000000
233
234 /* mtdparts command line support */
235 /* Note: fake mtd_id used, no linux mtd map file */
236 /*
237 #define CONFIG_JFFS2_CMDLINE
238 #define MTDIDS_DEFAULT          "nor0=fads0,nor1=fads-1,nor2=fads-2,nor3=fads-3"
239 #define MTDPARTS_DEFAULT        "mtdparts=fads-0:-@1m(user1),fads-1:-(user2),fads-2:-(user3),fads-3:-(user4)"
240 */
241
242 #define CFG_JFFS2_SORT_FRAGMENTS
243 #endif /* CFG_CMD_JFFS2 */
244
245 /*-----------------------------------------------------------------------
246  * Cache Configuration
247  */
248 #define CFG_CACHELINE_SIZE      16      /* For all MPC8xx CPUs                  */
249 #define CFG_CACHELINE_SHIFT     4       /* log base 2 of the above value        */
250
251 /*-----------------------------------------------------------------------
252  * I2C configuration
253  */
254 #if defined(CONFIG_CMD_I2C)
255 #define CONFIG_HARD_I2C         1       /* I2C with hardware support */
256 #define CFG_I2C_SPEED           400000  /* I2C speed and slave address defaults */
257 #define CFG_I2C_SLAVE           0x7F
258 #endif
259
260 /*-----------------------------------------------------------------------
261  * SYPCR - System Protection Control                            11-9
262  * SYPCR can only be written once after reset!
263  *-----------------------------------------------------------------------
264  * Software & Bus Monitor Timer max, Bus Monitor enable, SW Watchdog freeze
265  */
266 #if defined(CONFIG_WATCHDOG)
267 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | \
268                          SYPCR_SWE  | SYPCR_SWRI| SYPCR_SWP)
269 #else
270 #define CFG_SYPCR       (SYPCR_SWTC | SYPCR_BMT | SYPCR_BME | SYPCR_SWF | SYPCR_SWP)
271 #endif
272
273 /*-----------------------------------------------------------------------
274  * SIUMCR - SIU Module Configuration                            11-6
275  *-----------------------------------------------------------------------
276  * PCMCIA config., multi-function pin tri-state
277  */
278 #define CFG_SIUMCR      (SIUMCR_DBGC00 | SIUMCR_DBPC00 | SIUMCR_MLRC01)
279
280 /*-----------------------------------------------------------------------
281  * TBSCR - Time Base Status and Control                         11-26
282  *-----------------------------------------------------------------------
283  * Clear Reference Interrupt Status, Timebase freezing enabled
284  */
285 #define CFG_TBSCR       (TBSCR_REFA | TBSCR_REFB | TBSCR_TBE)
286
287 /*-----------------------------------------------------------------------
288  * PISCR - Periodic Interrupt Status and Control                11-31
289  *-----------------------------------------------------------------------
290  * Clear Periodic Interrupt Status, Interrupt Timer freezing enabled
291  */
292 #define CFG_PISCR       (PISCR_PS | PISCR_PITF)
293
294 /*-----------------------------------------------------------------------
295  * SCCR - System Clock and reset Control Register               15-27
296  *-----------------------------------------------------------------------
297  * Set clock output, timebase and RTC source and divider,
298  * power management and some other internal clocks
299  */
300 #define SCCR_MASK       SCCR_EBDF11
301 #define CFG_SCCR        SCCR_TBS
302
303 /*-----------------------------------------------------------------------
304  * DER - Debug Enable Register
305  *-----------------------------------------------------------------------
306  * Set to zero to prevent the processor from entering debug mode
307  */
308 #define CFG_DER          0
309
310 /* Because of the way the 860 starts up and assigns CS0 the entire
311  * address space, we have to set the memory controller differently.
312  * Normally, you write the option register first, and then enable the
313  * chip select by writing the base register.  For CS0, you must write
314  * the base register first, followed by the option register.
315  */
316
317 /*
318  * Init Memory Controller:
319  *
320  * BR0/OR0 (Flash)
321  * BR1/OR1 (BCSR)
322  */
323 /* the other CS:s are determined by looking at parameters in BCSRx */
324
325 #define BCSR_ADDR               ((uint) 0xFF080000)
326
327 #define CFG_PRELIM_OR_AM        0xFF800000      /* OR addr mask */
328
329 /* FLASH timing: ACS = 10, TRLX = 1, CSNT = 1, SCY = 3, EHTR = 0 */
330 #define CFG_OR_TIMING_FLASH     (OR_CSNT_SAM  | OR_ACS_DIV4 | OR_BI | OR_SCY_3_CLK | OR_TRLX)
331
332 #define CFG_OR0_PRELIM  (CFG_PRELIM_OR_AM | CFG_OR_TIMING_FLASH)   /* 8 Mbyte until detected */
333 #define CFG_BR0_PRELIM  ((CFG_FLASH_BASE & BR_BA_MSK) | BR_V )
334
335 /* BCSRx - Board Control and Status Registers */
336 #define CFG_OR1_PRELIM  0xFFFF8110              /* 64Kbyte address space */
337 #define CFG_BR1_PRELIM  ((BCSR_ADDR) | BR_V)
338
339 /*
340  * Internal Definitions
341  *
342  * Boot Flags
343  */
344 #define BOOTFLAG_COLD   0x01            /* Normal Power-On: Boot from FLASH     */
345 #define BOOTFLAG_WARM   0x02            /* Software reboot                      */
346
347 /* values according to the manual */
348
349 #define BCSR0                   ((uint) (BCSR_ADDR + 0x00))
350 #define BCSR1                   ((uint) (BCSR_ADDR + 0x04))
351 #define BCSR2                   ((uint) (BCSR_ADDR + 0x08))
352 #define BCSR3                   ((uint) (BCSR_ADDR + 0x0c))
353 #define BCSR4                   ((uint) (BCSR_ADDR + 0x10))
354
355 /*
356  * (F)ADS bitvalues by Helmut Buchsbaum
357  *
358  * See User's Manual for a proper
359  * description of the following structures
360  */
361
362 #define BCSR0_ERB       ((uint)0x80000000)
363 #define BCSR0_IP        ((uint)0x40000000)
364 #define BCSR0_BDIS      ((uint)0x10000000)
365 #define BCSR0_BPS_MASK  ((uint)0x0C000000)
366 #define BCSR0_ISB_MASK  ((uint)0x01800000)
367 #define BCSR0_DBGC_MASK ((uint)0x00600000)
368 #define BCSR0_DBPC_MASK ((uint)0x00180000)
369 #define BCSR0_EBDF_MASK ((uint)0x00060000)
370
371 #define BCSR1_FLASH_EN           ((uint)0x80000000)
372 #define BCSR1_DRAM_EN            ((uint)0x40000000)
373 #define BCSR1_ETHEN              ((uint)0x20000000)
374 #define BCSR1_IRDEN              ((uint)0x10000000)
375 #define BCSR1_FLASH_CFG_EN       ((uint)0x08000000)
376 #define BCSR1_CNT_REG_EN_PROTECT ((uint)0x04000000)
377 #define BCSR1_BCSR_EN            ((uint)0x02000000)
378 #define BCSR1_RS232EN_1          ((uint)0x01000000)
379 #define BCSR1_PCCEN              ((uint)0x00800000)
380 #define BCSR1_PCCVCC0            ((uint)0x00400000)
381 #define BCSR1_PCCVPP_MASK        ((uint)0x00300000)
382 #define BCSR1_DRAM_HALF_WORD     ((uint)0x00080000)
383 #define BCSR1_RS232EN_2          ((uint)0x00040000)
384 #define BCSR1_SDRAM_EN           ((uint)0x00020000)
385 #define BCSR1_PCCVCC1            ((uint)0x00010000)
386
387 #define BCSR1_PCCVCCON           BCSR1_PCCVCC0
388
389 #define BCSR2_FLASH_PD_MASK      ((uint)0xF0000000)
390 #define BCSR2_FLASH_PD_SHIFT     28
391 #define BCSR2_DRAM_PD_MASK       ((uint)0x07800000)
392 #define BCSR2_DRAM_PD_SHIFT      23
393 #define BCSR2_EXTTOLI_MASK       ((uint)0x00780000)
394 #define BCSR2_DBREVNR_MASK       ((uint)0x00030000)
395
396 #define BCSR3_DBID_MASK          ((ushort)0x3800)
397 #define BCSR3_CNT_REG_EN_PROTECT ((ushort)0x0400)
398 #define BCSR3_BREVNR0            ((ushort)0x0080)
399 #define BCSR3_FLASH_PD_MASK      ((ushort)0x0070)
400 #define BCSR3_BREVN1             ((ushort)0x0008)
401 #define BCSR3_BREVN2_MASK        ((ushort)0x0003)
402
403 #define BCSR4_ETHLOOP            ((uint)0x80000000)
404 #define BCSR4_TFPLDL             ((uint)0x40000000)
405 #define BCSR4_TPSQEL             ((uint)0x20000000)
406 #define BCSR4_SIGNAL_LAMP        ((uint)0x10000000)
407 #if defined(CONFIG_MPC823)
408 #define BCSR4_USB_EN             ((uint)0x08000000)
409 #define BCSR4_USB_SPEED          ((uint)0x04000000)
410 #define BCSR4_VCCO               ((uint)0x02000000)
411 #define BCSR4_VIDEO_ON           ((uint)0x00800000)
412 #define BCSR4_VDO_EKT_CLK_EN     ((uint)0x00400000)
413 #define BCSR4_VIDEO_RST          ((uint)0x00200000)
414 #define BCSR4_MODEM_EN           ((uint)0x00100000)
415 #define BCSR4_DATA_VOICE         ((uint)0x00080000)
416 #elif defined(CONFIG_MPC850)
417 #define BCSR4_DATA_VOICE         ((uint)0x00080000)
418 #elif defined(CONFIG_MPC860SAR)
419 #define BCSR4_UTOPIA_EN          ((uint)0x08000000)
420 #else /* MPC860T and other chips with FEC */
421 #define BCSR4_FETH_EN            ((uint)0x08000000)
422 #define BCSR4_FETHCFG0           ((uint)0x04000000)
423 #define BCSR4_FETHFDE            ((uint)0x02000000)
424 #define BCSR4_FETHCFG1           ((uint)0x00400000)
425 #define BCSR4_FETHRST            ((uint)0x00200000)
426 #endif
427
428 /* BSCR5 exists on MPC86xADS and MPC885ADS only */
429
430 #define CFG_PHYDEV_ADDR         (BCSR_ADDR + 0x20000)
431
432 #define BCSR5                   (CFG_PHYDEV_ADDR + 0x300)
433
434 #define BCSR5_MII2_EN           0x40
435 #define BCSR5_MII2_RST          0x20
436 #define BCSR5_T1_RST            0x10
437 #define BCSR5_ATM155_RST        0x08
438 #define BCSR5_ATM25_RST         0x04
439 #define BCSR5_MII1_EN           0x02
440 #define BCSR5_MII1_RST          0x01
441
442 /* We don't use the 8259.
443 */
444 #define NR_8259_INTS    0
445
446 /* Machine type
447 */
448 #define _MACH_8xx (_MACH_fads)
449
450 /*-----------------------------------------------------------------------
451  * PCMCIA stuff
452  *-----------------------------------------------------------------------
453  */
454 #define CFG_PCMCIA_MEM_ADDR     (0xE0000000)
455 #define CFG_PCMCIA_MEM_SIZE     ( 64 << 20 )
456 #define CFG_PCMCIA_DMA_ADDR     (0xE4000000)
457 #define CFG_PCMCIA_DMA_SIZE     ( 64 << 20 )
458 #define CFG_PCMCIA_ATTRB_ADDR   (0xE8000000)
459 #define CFG_PCMCIA_ATTRB_SIZE   ( 64 << 20 )
460 #define CFG_PCMCIA_IO_ADDR      (0xEC000000)
461 #define CFG_PCMCIA_IO_SIZE      ( 64 << 20 )
462
463 /*-----------------------------------------------------------------------
464  * IDE/ATA stuff
465  *-----------------------------------------------------------------------
466  */
467 #define CONFIG_MAC_PARTITION    1
468 #define CONFIG_DOS_PARTITION    1
469 #define CONFIG_ISO_PARTITION    1
470
471 #undef  CONFIG_ATAPI
472 #if 0   /* does not make sense when CFG_CMD_IDE is not enabled, too */
473 #define CONFIG_IDE_8xx_PCCARD   1       /* Use IDE with PC Card Adapter */
474 #endif
475 #undef  CONFIG_IDE_8xx_DIRECT           /* Direct IDE    not supported  */
476 #undef  CONFIG_IDE_LED                  /* LED   for ide not supported  */
477 #undef  CONFIG_IDE_RESET                /* reset for ide not supported  */
478
479 #define CFG_IDE_MAXBUS          1       /* max. 2 IDE busses    */
480 #define CFG_IDE_MAXDEVICE       (CFG_IDE_MAXBUS*2) /* max. 2 drives per IDE bus */
481
482 #define CFG_ATA_BASE_ADDR       CFG_PCMCIA_MEM_ADDR
483 #define CFG_ATA_IDE0_OFFSET     0x0000
484
485 /* Offset for data I/O                  */
486 #define CFG_ATA_DATA_OFFSET     (CFG_PCMCIA_MEM_SIZE + 0x320)
487 /* Offset for normal register accesses  */
488 #define CFG_ATA_REG_OFFSET      (2 * CFG_PCMCIA_MEM_SIZE + 0x320)
489 /* Offset for alternate registers       */
490 #define CFG_ATA_ALT_OFFSET      0x0000
491
492 #define CONFIG_DISK_SPINUP_TIME 1000000
493 /* #undef CONFIG_DISK_SPINUP_TIME */    /* usin  Compact Flash */