tizen 2.4 release
[kernel/u-boot-tm1.git] / include / mmc.h
1 /*
2  * Copyright 2008,2010 Freescale Semiconductor, Inc
3  * Andy Fleming
4  *
5  * Based (loosely) on the Linux code
6  *
7  * See file CREDITS for list of people who contributed to this
8  * project.
9  *
10  * This program is free software; you can redistribute it and/or
11  * modify it under the terms of the GNU General Public License as
12  * published by the Free Software Foundation; either version 2 of
13  * the License, or (at your option) any later version.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 59 Temple Place, Suite 330, Boston,
23  * MA 02111-1307 USA
24  */
25
26 #ifndef _MMC_H_
27 #define _MMC_H_
28
29 #include <linux/list.h>
30
31 #define SD_VERSION_SD   0x20000
32 #define SD_VERSION_2    (SD_VERSION_SD | 0x20)
33 #define SD_VERSION_1_0  (SD_VERSION_SD | 0x10)
34 #define SD_VERSION_1_10 (SD_VERSION_SD | 0x1a)
35 #define MMC_VERSION_MMC         0x10000
36 #define MMC_VERSION_UNKNOWN     (MMC_VERSION_MMC)
37 #define MMC_VERSION_1_2         (MMC_VERSION_MMC | 0x12)
38 #define MMC_VERSION_1_4         (MMC_VERSION_MMC | 0x14)
39 #define MMC_VERSION_2_2         (MMC_VERSION_MMC | 0x22)
40 #define MMC_VERSION_3           (MMC_VERSION_MMC | 0x30)
41 #define MMC_VERSION_4           (MMC_VERSION_MMC | 0x40)
42
43 #define MMC_MODE_HS             0x001
44 #define MMC_MODE_HS_52MHz       0x010
45 #define MMC_MODE_4BIT           0x100
46 #define MMC_MODE_8BIT           0x200
47
48 #define SD_DATA_4BIT    0x00040000
49
50 #define IS_SD(x) (x->version & SD_VERSION_SD)
51
52 #define MMC_DATA_READ           1
53 #define MMC_DATA_WRITE          2
54
55 #define NO_CARD_ERR             -16 /* No SD/MMC card inserted */
56 #define UNUSABLE_ERR            -17 /* Unusable Card */
57 #define COMM_ERR                -18 /* Communications Error */
58 #define TIMEOUT                 -19
59
60 #define MMC_CMD_GO_IDLE_STATE           0
61 #define MMC_CMD_SEND_OP_COND            1
62 #define MMC_CMD_ALL_SEND_CID            2
63 #define MMC_CMD_SET_RELATIVE_ADDR       3
64 #define MMC_CMD_SET_DSR                 4
65 #define MMC_CMD_SWITCH                  6
66 #define MMC_CMD_SELECT_CARD             7
67 #define MMC_CMD_SEND_EXT_CSD            8
68 #define MMC_CMD_SEND_CSD                9
69 #define MMC_CMD_SEND_CID                10
70 #define MMC_CMD_STOP_TRANSMISSION       12
71 #define MMC_CMD_SEND_STATUS             13
72 #define MMC_CMD_SET_BLOCKLEN            16
73 #define MMC_CMD_READ_SINGLE_BLOCK       17
74 #define MMC_CMD_READ_MULTIPLE_BLOCK     18
75 #define MMC_CMD_WRITE_SINGLE_BLOCK      24
76 #define MMC_CMD_WRITE_MULTIPLE_BLOCK    25
77 #define MMC_CMD_APP_CMD                 55
78
79 #define SD_CMD_SEND_RELATIVE_ADDR       3
80 #define SD_CMD_SWITCH_FUNC              6
81 #define SD_CMD_SEND_IF_COND             8
82
83 #define SD_CMD_APP_SET_BUS_WIDTH        6
84 #define SD_CMD_APP_SEND_OP_COND         41
85 #define SD_CMD_APP_SEND_SCR             51
86
87 /* SCR definitions in different words */
88 #define SD_HIGHSPEED_BUSY       0x00020000
89 #define SD_HIGHSPEED_SUPPORTED  0x00020000
90
91 #define MMC_HS_TIMING           0x00000100
92 #define MMC_HS_52MHZ            0x2
93
94 #define OCR_BUSY        0x80000000
95 #define OCR_HCS         0x40000000
96
97 #define MMC_VDD_165_195         0x00000080      /* VDD voltage 1.65 - 1.95 */
98 #define MMC_VDD_20_21           0x00000100      /* VDD voltage 2.0 ~ 2.1 */
99 #define MMC_VDD_21_22           0x00000200      /* VDD voltage 2.1 ~ 2.2 */
100 #define MMC_VDD_22_23           0x00000400      /* VDD voltage 2.2 ~ 2.3 */
101 #define MMC_VDD_23_24           0x00000800      /* VDD voltage 2.3 ~ 2.4 */
102 #define MMC_VDD_24_25           0x00001000      /* VDD voltage 2.4 ~ 2.5 */
103 #define MMC_VDD_25_26           0x00002000      /* VDD voltage 2.5 ~ 2.6 */
104 #define MMC_VDD_26_27           0x00004000      /* VDD voltage 2.6 ~ 2.7 */
105 #define MMC_VDD_27_28           0x00008000      /* VDD voltage 2.7 ~ 2.8 */
106 #define MMC_VDD_28_29           0x00010000      /* VDD voltage 2.8 ~ 2.9 */
107 #define MMC_VDD_29_30           0x00020000      /* VDD voltage 2.9 ~ 3.0 */
108 #define MMC_VDD_30_31           0x00040000      /* VDD voltage 3.0 ~ 3.1 */
109 #define MMC_VDD_31_32           0x00080000      /* VDD voltage 3.1 ~ 3.2 */
110 #define MMC_VDD_32_33           0x00100000      /* VDD voltage 3.2 ~ 3.3 */
111 #define MMC_VDD_33_34           0x00200000      /* VDD voltage 3.3 ~ 3.4 */
112 #define MMC_VDD_34_35           0x00400000      /* VDD voltage 3.4 ~ 3.5 */
113 #define MMC_VDD_35_36           0x00800000      /* VDD voltage 3.5 ~ 3.6 */
114
115 #define MMC_SWITCH_MODE_CMD_SET         0x00 /* Change the command set */
116 #define MMC_SWITCH_MODE_SET_BITS        0x01 /* Set bits in EXT_CSD byte
117                                                 addressed by index which are
118                                                 1 in value field */
119 #define MMC_SWITCH_MODE_CLEAR_BITS      0x02 /* Clear bits in EXT_CSD byte
120                                                 addressed by index, which are
121                                                 1 in value field */
122 #define MMC_SWITCH_MODE_WRITE_BYTE      0x03 /* Set target byte to value */
123
124 #define SD_SWITCH_CHECK         0
125 #define SD_SWITCH_SWITCH        1
126
127 /*
128  * EXT_CSD fields
129  */
130
131 #define EXT_CSD_BUS_WIDTH       183     /* R/W */
132 #define EXT_CSD_HS_TIMING       185     /* R/W */
133 #define EXT_CSD_CARD_TYPE       196     /* RO */
134 #define EXT_CSD_REV             192     /* RO */
135 #define EXT_CSD_SEC_CNT         212     /* RO, 4 bytes */
136
137 /*
138  * EXT_CSD field definitions
139  */
140
141 #define EXT_CSD_CMD_SET_NORMAL          (1<<0)
142 #define EXT_CSD_CMD_SET_SECURE          (1<<1)
143 #define EXT_CSD_CMD_SET_CPSECURE        (1<<2)
144
145 #define EXT_CSD_CARD_TYPE_26    (1<<0)  /* Card can run at 26MHz */
146 #define EXT_CSD_CARD_TYPE_52    (1<<1)  /* Card can run at 52MHz */
147
148 #define EXT_CSD_BUS_WIDTH_1     0       /* Card is in 1 bit mode */
149 #define EXT_CSD_BUS_WIDTH_4     1       /* Card is in 4 bit mode */
150 #define EXT_CSD_BUS_WIDTH_8     2       /* Card is in 8 bit mode */
151
152 #define R1_ILLEGAL_COMMAND              (1 << 22)
153 #define R1_APP_CMD                      (1 << 5)
154
155 #define MMC_RSP_PRESENT (1 << 0)
156 #define MMC_RSP_136     (1 << 1)                /* 136 bit response */
157 #define MMC_RSP_CRC     (1 << 2)                /* expect valid crc */
158 #define MMC_RSP_BUSY    (1 << 3)                /* card may send busy */
159 #define MMC_RSP_OPCODE  (1 << 4)                /* response contains opcode */
160
161 #define MMC_RSP_NONE    (0)
162 #define MMC_RSP_R1      (MMC_RSP_PRESENT|MMC_RSP_CRC|MMC_RSP_OPCODE)
163 #define MMC_RSP_R1b     (MMC_RSP_PRESENT|MMC_RSP_CRC|MMC_RSP_OPCODE| \
164                         MMC_RSP_BUSY)
165 #define MMC_RSP_R2      (MMC_RSP_PRESENT|MMC_RSP_136|MMC_RSP_CRC)
166 #define MMC_RSP_R3      (MMC_RSP_PRESENT)
167 #define MMC_RSP_R4      (MMC_RSP_PRESENT)
168 #define MMC_RSP_R5      (MMC_RSP_PRESENT|MMC_RSP_CRC|MMC_RSP_OPCODE)
169 #define MMC_RSP_R6      (MMC_RSP_PRESENT|MMC_RSP_CRC|MMC_RSP_OPCODE)
170 #define MMC_RSP_R7      (MMC_RSP_PRESENT|MMC_RSP_CRC|MMC_RSP_OPCODE)
171
172 #define     SDIO_BASE_CLK_96M       96000000        // 96 MHz
173 #define     SDIO_BASE_CLK_80M       80000000        // 80 MHz
174 #define     SDIO_BASE_CLK_64M       64000000        // 64 MHz
175 #define     SDIO_BASE_CLK_50M       50000000        // 50 MHz   ,should cfg MPLL to 300/350/400???
176 #define     SDIO_BASE_CLK_48M       48000000        // 48 MHz
177 #define     SDIO_BASE_CLK_40M       40000000        // 40 MHz
178 #define     SDIO_BASE_CLK_32M       32000000        // 32 MHz
179 #define     SDIO_BASE_CLK_26M       26000000        // 26  MHz
180 #define     SDIO_BASE_CLK_25M       25000000        // 25  MHz
181 #define     SDIO_BASE_CLK_20M       20000000        // 20  MHz
182 #define     SDIO_BASE_CLK_16M       16000000        // 16 MHz
183 #define     SDIO_BASE_CLK_8M        8000000         // 8  MHz
184
185 #define MMC_CMD_BCR     (3 << 5)
186 #define MMC_RSP_SPI_S1 (1 << 7)
187
188
189 struct mmc_cid {
190         unsigned long psn;
191         unsigned short oid;
192         unsigned char mid;
193         unsigned char prv;
194         unsigned char mdt;
195         char pnm[7];
196 };
197
198 /*
199  * WARNING!
200  *
201  * This structure is used by atmel_mci.c only.
202  * It works for the AVR32 architecture but NOT
203  * for ARM/AT91 architectures.
204  * Its use is highly depreciated.
205  * After the atmel_mci.c driver for AVR32 has
206  * been replaced this structure will be removed.
207  */
208 struct mmc_csd
209 {
210         u8      csd_structure:2,
211                 spec_vers:4,
212                 rsvd1:2;
213         u8      taac;
214         u8      nsac;
215         u8      tran_speed;
216         u16     ccc:12,
217                 read_bl_len:4;
218         u64     read_bl_partial:1,
219                 write_blk_misalign:1,
220                 read_blk_misalign:1,
221                 dsr_imp:1,
222                 rsvd2:2,
223                 c_size:12,
224                 vdd_r_curr_min:3,
225                 vdd_r_curr_max:3,
226                 vdd_w_curr_min:3,
227                 vdd_w_curr_max:3,
228                 c_size_mult:3,
229                 sector_size:5,
230                 erase_grp_size:5,
231                 wp_grp_size:5,
232                 wp_grp_enable:1,
233                 default_ecc:2,
234                 r2w_factor:3,
235                 write_bl_len:4,
236                 write_bl_partial:1,
237                 rsvd3:5;
238         u8      file_format_grp:1,
239                 copy:1,
240                 perm_write_protect:1,
241                 tmp_write_protect:1,
242                 file_format:2,
243                 ecc:2;
244         u8      crc:7;
245         u8      one:1;
246 };
247
248 struct mmc_cmd {
249         ushort cmdidx;
250         uint resp_type;
251         uint cmdarg;
252         uint response[4];
253         uint flags;
254 };
255
256 struct mmc_data {
257         union {
258                 char *dest;
259                 const char *src; /* src buffers don't get written to */
260         };
261         uint flags;
262         uint blocks;
263         uint blocksize;
264 };
265
266 struct mmc {
267         struct list_head link;
268         char name[32];
269         void *priv;
270         uint voltages;
271         uint version;
272         uint f_min;
273         uint f_max;
274         int high_capacity;
275         uint bus_width;
276         uint clock;
277         uint card_caps;
278         uint host_caps;
279         uint ocr;
280         uint scr[2];
281         uint csd[4];
282         uint cid[4];
283         ushort rca;
284         uint tran_speed;
285         uint read_bl_len;
286         uint write_bl_len;
287         u64 capacity;
288         block_dev_desc_t block_dev;
289         int (*send_cmd)(struct mmc *mmc,
290                         struct mmc_cmd *cmd, struct mmc_data *data);
291         void (*set_ios)(struct mmc *mmc);
292         int (*init)(struct mmc *mmc);
293 };
294
295 int mmc_register(struct mmc *mmc);
296 int mmc_initialize(bd_t *bis);
297 int mmc_init(struct mmc *mmc);
298 int mmc_read(struct mmc *mmc, u64 src, uchar *dst, int size);
299 void mmc_set_clock(struct mmc *mmc, uint clock);
300 struct mmc *find_mmc_device(int dev_num);
301 int mmc_set_dev(int dev_num);
302 void print_mmc_devices(char separator);
303 int board_mmc_getcd(u8 *cd, struct mmc *mmc);
304
305 #ifdef CONFIG_GENERIC_MMC
306 int atmel_mci_init(void *regs);
307 #else
308 int mmc_legacy_init(int verbose);
309 #endif
310 #endif /* _MMC_H_ */